Устройство асинхронного сопряжения синхронных двоичных сигналов

Иллюстрации

Показать все

Реферат

 

Изобретение относится к электросвязи. Цель изобретения - повышение точности сопряжения цифровых последовательностей. Для этого устройство асинхронного сопряжения синхронных двоичных сигналов содержит на передающей части два RS-триггера, датчик комбинации начального фазирования, три эл-та И, делитель на N, кольцевой регистр сдвига, блок задержки, умножитель тактовой частоты, два эл-та ИЛИ, фазовый компаратор, кодер фазы, регистр сдвига, дешифратор интервала тактовой частоты, управляемый распределитель, датчик фазирующей комбинации, вычитающий блок, блок формирования быстрых тактовых импульсов и блок памяти, а на приемной части декодер комбинации начального фазирования, RS-триггер, эл-т И, блок фазирования по циклам, дешифратор интервала тактовой частоты, блок формирования быстрых тактовых импульсов, коммутатор, регистр сдвига, кольцевой регистр сдвига, блок задержки, блок памяти, суммирующий блок, эл-т ИЛИ, управляемый распределитель, декодер фазы, схему ФАПЧ и умножитель тактовой частоты. Устройство по п.п. 2 и 3 ф-лы отличается выполнением кодера фазы и декодера фазы. 2 з.п. ф-лы, 4 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИК (51)5 Н 04 Л 3/00

0ПИСЛНИЕ ИЭОБРКткНия

Й A ВТОРСКОМУ СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ НОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И OTHPblTHAM

ПРИ ГКНТ СССР (61) 1285608 (21) 4347012/24-09 (22) 21. 12.87 (46) 23. 03. 90. Бюл. N 11 (71) Ленинградский электротехниче-. ский институт связи им. проф. М.А.Бонч-Бруевича (72) А.Н. Глухов, M.С.Новодворскнй ,и С.Е.Румянцев (53) 621.394(088.8) (56) Авторское свидетельство СССР

9 1285608, кл. H 04 J 3/00, 1984. (54) УСТРОЙСТВО АСИНХРОННОГО СОПРЯЖЕНИЯ СИНХРОННЫХ ДВОИЧНЫХ СИГНАЛОВ (57) Изобретение относится к электросвязи. Цель изобретения — повышение точности сопряжения цифровых последовательностей. Для этого устр-во асинхронного сопряжения синхронных двоичных сигналов содержит на передающей части два RS-триггера, датчик комбинации начального фазирования, три эл-та И, делитель на N, кольцеИзобретение относится к электросвязи, может использоваться для асинхронного ввода-вывода синхронных двоичных сигналов в цифровые тракты систем с импульсно-кодовой модуляцией, дельта-модуляцией и другими цифровыми методами модуляции и является усовершенствованием устройства по авт. св. 9 1285608.

Цель изобретения — повышение точности сопряжения цифровых последовательностей..Л0„„1552 8 А 2

2 вой регистр сдвига, блок задержки умножитель тактовой частоты, два эл-та ИЛИ, фазовый компаратор, кодер фазы, регистр сдвига, дешифратор ин-. тервала тактовой частоты, управляемый распределитель, датчик фазирующей комбинации, вычитающий блок, блок формирования быстрых тактовых импульсов и блок памяти, а на приемной части декодер комбинации начального фазирования, RS-триггер, эл-т И, блок фазирования по циклам, дешифратор интервала тактовой частоты, блок формирования быстрых тактовых импульсов, коммутатор, регистр сдвига, кольцевой регистр сдвига, блок задержки, Ю блок памяти, суммирующий блок, эл-т

ИЛИ, управляемый распределитель, декодер фазы схему ФАПЧ и умножитель тактовой частоты. Устр-во по пп. 2 и 3 ф-лы отличается выполнением кодера фазы и декодера фазы. 2 з.п.ф-лы, 4 ил.

На фиг. 1 представлена структурная электрическая схема передающей части ,предлагаемого устройства;на фиг. 2— то же, приемной части; на фиг. 3 электрическая схема кодера фазы; на фиг. 4 — электрическая схема декодера фазы.

Устройство содержит первый RS-триггер t датчик 2 комбинации начального фазирования, первый элемент

И 3, второй RS-триггер 4, второй элемент И 5, делитель 6 на N, третий

1552388 элемент И 7, кольцевой регистр 8 сдвига, блок 9 задержки, умножитель

10 тактовой частоты, первый элемент

ИЛИ 11, фазовый компаратор 12,- кодер

13 фазы, регистр 14 сдвига, дешифратор 15 интервала тактовой частоты (ИТЧ), управляемый распределитель 16,датчик 17 фазирующей комбинации, вычитающий блок 18, блок 19 формирова- 1ð ния быстрых тактовых импульсов, блок

20 памяти и второй элемент ИЛИ 21.

Кроме того, устройство асинхронного сопряжения синхронных двоичных сигналов содержит декодер 22 комбина- 15 ции начального фазирования, RS-триггер 23, элемент И 24, блок 25 фазирования по циклам, дешифратор 26 интервала тактовой частоты (ИТЧ), блок

27 формирования быстрых тактовых им- 20 пульсов, коммутатор 28, регистр 29 сдвига, кольцевой регистр 30 сдвига, блок 31 задержки, блок 32 памяти, суммирующий блок 33, элемент ИЛИ 34, управляемый распределитель 35, деко†25 дер 36 фазы, схему фазовой автоподстройки частоты (ФАПЧ) 37 и умножитель 38 тактовой частоты.

Кодер фазы содержит элемент И 39, элемент 40 задержки, двоичный счет- 30 чик 4 1 .и группу элементов И 42.

Декодер фазы содержит RS-триггер

43, элемент И 44, второй элемент 45 задержки, регистр 46 сдвига, первый элемент 47 задержки и дешифратор нуля 48.

Устройство работает следующим образом.

Синхронный двоичный сигнал, следующий с тактовой частотой, вводится в рр цифровой канал связи, характеризуемый ,более высокой несущей частотой

Эта операция осуществляется с помощью передающей части предлагаемого устройства. В начале сеанса связи на

R-входы первого и второго RS †триггеров 1 и 4 подается сигнал подготовки к запуску устройства. После этого первый элемент И З.фиксирует момент совпа— дения одно. о из импульсов канальной частоты fH с импульсом тактовой час— тоты Х и формирует единичный сигнал на своем выходе. Этот сигнал переводит второй RS-триггер 4 в единичное состояние, в результате чего с выхода

RS-триггера 4 на датчик 2, а также на делитель 6 и на второй и третий элементы И 5 и 7 направляется единичный сигнал запуска устройства. Под действием этого сигнала второй и третий элементы И 5 и 7 разрешают подачу на блоки устройства соответственно канальных и тактовых импульсов, а делитель 6 формирует опорные импульсы частоты f>/N. По сигналу запуска датчик 2 последовательно на частоте Ен через второй элемент ИЛИ 21 передает на приемную сторону устройства комбинацию начального фазирования длиной (N-1) элементов. Будучи принятой на приеме, эта комбинация обеспечивает начальное фазирование приемной и передающей частей устройства сопряжения, что необходимо для фиксации начала сверхцикла. После передачи комбинации датчик 2 отключается. Для этого используется первый опорный импульс с выхода делителя 6, который переводит в единичное состояние первый RS-триггер 1, а тот своим единичным выходным сигналом отключает датчик 2. !

Делитель 6 выдает первый опорный импульс после поступления N импульсов частоты f на его вход. Опорные импульсы с делителя 6 поступают в кольцевой регистр 8 сдвига, который продвигает поступающие импульсы по своим ячейкам, выходы которых подключены к входам блока 9. Опорные импульсы задерживаются на величину, соответствующую определенному циклу передачи в пределах сверхцикла. Задержанные опорнь|е импульсы через первый элемент ИЛИ 11 поступают на вход опорных импульсов фазового компаратора 12, который на свой первый выход выдает аналоговый сигнал фазового рассогласов .Ния между задержанным опорным и следующим вслед за ним тактовым импульсом, который называется управляющим импульсом. На втором выходе фазового компаратора 12 присутствуют управляющие импульсы. Аналоговый сигнал фазового рассогласования обрабатывается кодером 13, в который также поступают соответственно на второй вход управляющие импульсы из фазового компаратора 12, а на третий вход — так.— товая последовательность с выхода умножителя 10, который увеличивает тактовую частоту f в 2 раз. к

В результате обр.-.ботки аналогового сигнала фазового расхождения кодер 13 на своих выходах формирует двоичную кодовую комбинацию фазового рассогласования.

1552388

Двоичный счетчик 41 с приходом сигнала фазового рассогласования сопрягаемых последовательностей, обусловленного девиацией частот этих после5 довательностей, подсчитывает коли К чество импульсов частоты 2 1, укладывающих в интервале этого фазового рассогласования. Полученное число в двоичном виде параллельно через набор элементов И 42 в момент прихода управляющего импульса считывается в регистр 14. После этого задержанным в элементе 40 задержки управляющим импульсом двоичный счетчик 41 перево- 15 дится в исходное (нулевое) состояние.

Такая обработка сигнала фазового расхождения осуществляется в кодере

13 в каждом цикле передачи.

Поступившая в регистр 14 двоичная 2О группа фазового расхождения записывается в его первую половину. КолиФ чество ячеек этого регистра 14 вдвое превышает число разрядов группы с выхода кодера 13. Поэтому в первом 25 цикле передачи кодовая группа сигнала фазового рассогласования занимает одну половину ячеек регистра, тогда как в другой записаны нули. Регистр

14 представляет собой регистр с па- ЗО раллельной записью, последовательным переносом и параллельным считыванием. Сигналы обеих половин регистра

14 направляются в вычитающий блок 18, где осуществляется их вычитание в двоичном коде. Дня обработки информации используют быстрые тактовые импульсы с выхода блока 19, частота следования которых превышает канальную частоту Гн не менее, чем в 2 раз. ц> и

Разностный цифровой сигнал и знаковый сигнал разности с выхода вычитающего блока 18 записываются в соответствующие ячейки блока 20, отделенные для служебных. данных. В этот же блок 20 45 записывается кодовая комбинация фазирования циклов с выхода датчика 17, а также синхронный двоичный сигнал, Для записи синхронного двоичного сигнала (СДС) в соответствующие ячейки 5р блока 20 используются тактирующие импульсы с выходов управляемого распределителя 16, который запускается уп-. равляющим импульсом с второго выхода фазового компаратора 12. Информация записывается в ячейках блока 20 памяти, считывается оттуда в канал связи через элемент ИЛИ 21 последовательностью канальных импульсов частоты fg.

Во втором цикле передачи операция обработки сигнала рассогласования и формирования служебной кодовой группы повторяется с той лишь разни— цей, что информация с выхода кодера

13, записанная в первую группу ячеек регистра 14, в первом цикле передачи переписывается в его вторую группу, а на ее место записывается информация второго цикла передачи. Сравнение блоком 18 этих кодовых групп позволя— ет ему сформировать во втором цикле передачи кодовую комбинацию разностного сигнала и знака разностного сигнала рассогласования.

В третьем цикле передачи первая группа ячеек регистра 14 отводится под информацию о рассогласовании сопрягаемых последовательностей в этом цикле, тогда как вторая группа ячеек-под информацию второго цикла передачи и т.д. От цикла передачи к следую-. щему циклу передачи информация одной половины регистра 14 переписывается во вторую половину и стирается только в следующем цикле.В цикле передачи, в котором фазовое рассогласование сопрягаемых последовательностей, обусловленное девиацией частот, достигнет максимального значения, равного длительности С, закодированного в кодере 13, запишется в первую половину регистра 14 и после обработки быстрыми тактовыми импульсами все ячейки последнего обнуляются сигналом с выхода дешифратора 15. Дешифратор 15, представляющий собой многовходовой элемент И, формирует сигнал обнуления (сброса) регистра 14 при поступлении на его входы комбинации, соответствующей интервалу рассогласования л с и опорного задержанного импульса частоты f„/N. Таким образом, в следующем цикле передачи регистр 14 начинает работу с исходного состояния.

Из .канала связи цифровая информация поступает на вход приемной части устройства сопряжения. В начале сеанса связи детектор 22 принимает и обрабатывает соответствующую кодовую группу длиной (N-1) элементов, в результате чего на его выходе появляется единичный сигнал, который перевсдит RS-триггер 23 в единичное состояние, сохраняющееся до конца сеанса. Единичный выходной сигнал с выхода RS-триггера 23 открывает элемент

1552388

И 24 для прохождения информации из канала связи на коммутатор 28. На коммутатор 28 поступает фазирующий импульс, следующий непосредственно за комбинацией начального фазирования, т.е. Hà N-й позиции цикла передачи. Он направляется в блок 25, управляющий выход которого соединен со сдвигающим входом коммутатора 28. 10

Благодаря сигналам на этом входе гарантируется появление на i-м выходе коммутатора 28 именно i-ro импульса в пределах цикла передачи.

Информационные выходы коммутатора 15

28 с первого по (n+1)-и подключены к соответствующим входам блока 32. Служебные выходы коммутатора 28 с (n+2)-го по (N-i) -й подключены к входам регистра 29, который представля ет собой регистр с параллельной за тисью и параллельным считыванием. В одну его часть записывается служебная информация об относительном фазовом рассогласовании и знаке этого 25 рассогласования, поступающая из коммутатора 28, в другой хранится информация об абсолютном значении фазового рассогласования, обусловленного взаимной девиацией частот сопрягае- 3g мых последовательностей в предыдущем цикле передачи, и которая обновляется в каждом цикле передачи сигналами от суммирующего блока 33 после обработки последним служебной информации.

При поступлении во вторую часть регистра 29 кодовой комбинации о величине рассогласования, равной ь, дешифратор 26, аналогичный дешифратору 15 на передаче, в момент прихода 4р опорного импульса дешифрирует это состояние регистра 29 и формирует сигнал обнуления (сброса) всех ячеек регистра 29. Запись служебных сигналов в регистр 29 осуществляется на 45 частоте быстрых тактовых импульсов, поступающих из блока 27 формирования

БТИ. Последний выполнен аналогично одноименному блоку 19, входящему в состав передающей части устройства сопряжения. Служебная кодовая группа направляется из ячеек регистра 29 в суммирующий блок 33, где с учетом знакового разряда определяется кодовая группа фазового рассогласования соответствующего цикла передачи.

Сигналы с выхода суммирующего блока 33 направляются в декодер 36. На другой вход декодера 36 от блока 25 фазирования по циклам поступает последовательность опорных импульсов частоты f„/N, синхронных с опорными не задержанными импульсами на передаче. На третий вход декодера 36 поступает тактовая последовательность частоты 2 . f с выхода умножителя 38, который аналогичен умножителю 10 на передаче.

Декодер 36 восстанавливает положение импульса, который, будучи задержан на соответствующую величину 3;, представляет собой управляющий импульс для соответствующего цикла передачи в пределах сверхцикла.

В каждом цикле передачи на входы регистра 46, который представляет собой тактируемый регистр сдвига с параллельной записью, поступает кодовая комбинация об абсолютном рассогласовании сопрягаемых последовательностей, обусловленном девиацией частот

f и f . Эта комбинация параллельно записывается в ячейки этого регистра.

С приходом опорного импульса частоты f /N RS-триггер 43 перекидывается в единичное состояние и разрешает через элемент И 44 подачу тактовой последовательности импульсов частоты ,к

2 f для последовательного вывода инс формации, записанной в регистре 46.

В момент поступления импульса задержанной тактовой последовательности

К частоты 2 Е по окончании вывода информации, записанной в регистре 46, срабатывает дешифратор 48 нуля, который по реализации является элементом И и формирует коро кий импульс.

После этого с помощью короткого импульса, задержанного первым элементом 47 задержки, RS-триггер 43 переведен в исходное (нулевое) состояние, Полученный на выходе декодера 36 импульс задерживается на величину о соответствующего цикла передачи в пределах сверхцикла с помощью цепоч ки кольцевой регистр 30 сдвига — блок

:31 — элемент ИНИ 34 и направляется в схему 37 для регенерации тактовой частоты и запуска управляемого распределителя 35, который тактируется восстановленной в схеме ФАПЧ 37 тактовой частотой Х, В итоге восстановленный синхронный двоичный сигнал с выхода блока

32 направляется в абонентскую линию потребителю информации. По оконча1552388 нии сеанса связи на R вход RS-тригге.— ра 22 подается сигнал, устанавливающий его в исходное состояние.

Формула из обретения

1. Устройство асинхронного сопряжения синхронных двоичных сигналов по авт. св. - 1285608, о т л и ч а ю-;О щ е е с я тем, что, с целью повышения точности сопряжения цифровых последовательностей, введены на передающей стороне умножитель тактовой частоты, блок формирования быстрых тактовых импульсов (БТИ), дешифратор интервала тактовой частоты (ИТЧ), регистр сдвига, вычитающий блок, выходы кодера фазы подсоединены к входам записи информации блока памяти через 2р последовательно соединенные регистр сдвига и вычитающий блок, вход и выход блока формирования БТИ подключены соответственно к входу несущей частоты блока памяти и к объединенным между собой соответствующими входами вычитающего блока и регистра сдвига, другая группа выходов регистра сдвига подключена к дешифратору ИТЧ, вход и выход которого подключены соответ- 30 ственно к выходу первого элемента ИЛИ и соответствующему входу регистра сдвига, второй и третий входы кодера фазы подключены соответственно к второму выходу фазового компаратора и к выходу умножителя тактовой частоты, J вход которого подключен к выходу третьего элемента И, а на приемной стороне введен умнажитель тактовой частоты, блок формирования БТИ, дешифра- 4р тор ИТЧ, регистр сдвига и суммирующий блок, информационные входы декодера фазы соединены с выходами служебных сигналов коммутатора через последовательно соединенные регистр сдвига и 45 суммирующий блок К, выходы которого подключены к соответствуницим К входам регистра сдвига, другая группа выходов которого подключена к соответствующей группе входов дешифратора ИТЧ, выход и вход опорных импульсов которого подключены соответственно к первому входу регистра сдвига и к выходу опорных импульсов блока фаэирования по циклам, выход блока формирования

БТИ подключен к объединенным тактовым входам регистра сдвига и суммирующего блока, а вход блока формирования БТИ является входом несущей частоты, вход и выход умножителя тактовой частоты подключены соответственно к объединенным тактирующему входу управляемого распределителя и выходу схемы ФАПЧ и к третьему входу декодера фазы.

2. Устройство по п. 1, о т л и ч аю щ е е с я тем, что кодер фаз содержит элемент И, элемент задержки, двоичный счетчик и группу элементов И, первые входы которой подключены к соответствующим К выходам двоичного счетчика, а вторые входы объединены с входом элемента задержки и являются первым входом кодера фазы, выходы группы элементов И являются выходами кодера фазы, вторым и третьим входами которого явпяются первый и второй входы элемента И, выход которого подключен к первому входу двоичного счетчика, к остальным К входам которого подключен многоотводный выход элемента задержки.

3. Устройство по и, 1, о т л и ч аю щ е е с я тем, что декодер фаз содержит последовательно соединенные регистр сдвига, дешифратор нуля первый элемент задержки, RS-триггер, элемент И и вторсй элемент задержки, выход которого подключен к соответствующему входу дешифратора нуля, выход элемента И подключен к объединенным тактовым входам второго элемента И, к объединенным тактовым входам второго элемента задержки и регистра сдвига, К входов которого являются информационными входами декодера фазы, S-вход

RS-триггера и второй вход элемента И являются соответственно управляющим и третьим входами декодера фазы, выход дешифратора нуля является выходом

Декодера фазы.

1552388

С ам окоииь ию

iiu cu с/я у

Редактор А.Мотыль

Заказ 341 Тираж 5?7 Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-издательский комбинат "Патент", г. Ужгород, ул. Гагарина, 101

AAeeehe

< алушту

Составитель О.Мелькова, Техред Л.Сердюкова Корректор М.Самборская