Устройство для измерения отношения сигнал/низкочастотная помеха
Иллюстрации
Показать всеРеферат
Изобретение относится к телевидению. Цель изобретения - сокращение времени измерения. Устройство содержит блок фиксации 1, коммутаторы 2 и 5, временной селектор 3, фильтр 4 нижних частот, преобразователь 6 напряжения, АЦП 7, формирователь 8 управляющих сигналов, блок памяти 9, блок вычислений 10, блок индикации 11, вычитатель 12, блок выбора 13 максимума и генератор 14 адресов. Весь цикл измерения осуществляется в два этапа. На первом этапе производится измерение размаха сигнала, а на втором этапе - измерение уровня низкочастотной помехи. Далее по полученным результатам производится вычисление отношения уровня сигнала к уровню низкочастотной помехи. При этом время, необходимое для измерения этого отношения, сокращается в два раза. 1 ил.
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК
„,Я0„„1552
А1 (5115 Н 0" N 17/00
ГОСУДАРСТВЕННЫЙ КОМИТЕТ
ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ
APH ГКНТ СССР
H АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
1 (21) 4388052/24-09 (22) 04.01.88 (46) 23.03.90. Бюл. и 11 (71) Ленинградский электротехнический институт связи им. проф. H.A.БончБруевича (72) В.Я.Черный, В.А.Стригин и И.Б.Мишненков (53) 621.397 (088.8) (56) Авторское свидетельство СССР
У 660301, кл. Н 04 N 17/00, 03.10.75. (54) УСТРОЙСТВО ЦЛЯ ИЗМЕРЕНИЯ ОТНОШЕНИЯ СИГНАЛ/НИЗКОЧАСТОТНАЯ ПОМЕХА (57) Изобретение относится к телевидению. Цель изобретения - сокращение времени измерения. Устр-во содержит блок фиксации 1, коммутаторы 2 и
5, временной селектор 3, фильтр 4 нижних частот, преобразователь 6 напряжения, АЦП 7, формирователь 8 управляющ..х сигналов, блок памяти 9, блок вычислений 10, блок индикации 11, вычитатель 12, блок выбора 1.3 максимума и генератор 14 адресов. Весь цикл измерения осуществляется в два этапа. На первом этапе производится
:измерение размаха сигнала, а на втором этапе - измерение уровня низкочастотной помехи., Далее по полу" ченным результатам производиться вычисление отношения уровня сигнала к уровню низкочастотной помехи. При этом время, необходимое для измерения этого отношения, сокращается в два раза. 1 ил.
1552406
Изобретение относится к телевизионным измерениям и может быть использовано для измерения низкочастотной фоновой помехи.
Цель изобретения - сокращение времени измерения.
На чертеже представлена структурная схема устройства для измерения тношения сигнал/низкочастотная поеха .
Устройство содержит блок 1 фиксаии, первый коммутатор 2, временной едектор 3, фильтр 4 нижних частот
ФНЧ), второй коммутатор 5, преобраователь б напряжения, аналого-циф1 овой преобразователь (АЦП} 7, форирователь 8 управляющих сигналов, лок 9 памяти, блок 10 вычислений, !
1лок 11 индикации, Вычитатель 12р блок 13 выбора максимума и генератор 14.адресов.
Устройство работает следующим образом.
На первом этапе цикла измерений производится измерение размаха сиг-!
1ала. При этом фиксированный по задним площадкам строчных.,гасящих импульсов в блоке 1 Фиксации ТВ сигнал, поступает на преобразователь 6 напряжения, .который может представЗО гать собой последовательно соединен-! ые ФНЧ, выделяющий сигнал яркости, пиковый детектор. В преобразователе б размах сигнала преобразуется в квазипостоянное напряжение, которое г1оступает на первый вхоц второго коммутатора 5. С его выхода это наПряжение попадает на АЦП 7„ где преобразуется в цифровую форму и запоми40 нается в регистре памяти блока 10 вычислений, На втором этапе производится измерение уровня низкочастотной фоновой !!!омехи, при этом сигнал поступает на входы первого коммутатора 2 непосредственно через блок- 1 фиксации.
Коммутатор 2 .служит для выбора режима измерений. Суммарная составляющая
Уровня низкочастотной фоновой помехи измеряется без фиксации уровня, а мультипликативная составляющая - после фиксации уровня. С выхода коммутатора 2 сигнал через временной селектор.3, исключающий из полного ТВ сигнала импульсы синхронизации, пос1"упает на вход ФНЧ 4, предназначенный для снижения погрешности, обусЛовленной наличием флуктуационной помехи. С выхода ФНЧ 4 сигнал через второй коммутатор 5 поступает в АЦП
7, где преобразуется в цифровую форму в заданных участках растра, определяемых генератором 14 адресов.
Полученные в течение первого кадра отсчеты запоминаются в блоке 9 памяти. В последующих кадрах цикла измерений при повторении тех же самых адресов происходит преобразование сигнала в АЦП 7 и вычисление разности отсчетов в первых и последующих кадрах и вычитателе 12. Полученная разность поступает в блок 13 выбора максимума, где за время, равное полупериоду разностной частоты, определяется максимальное значение, поступающее с вычитателя 12. Это значение и соответствует уровню фоновой помехи. Измеренное значение фоновой поме-. хи поступает в блок 10 вычислений, где производится вычисление отношения уровня фоновой помехи к уровню сигнала.
Полученное отношение индицируется в блоке 11 индикации.
Генаратор 11 адресов может быть выполнен в виде счетчика последовательного регистра и генератора тактовых импульсов. Счетчик сбрасывается кадровыми импульсами, а считает импупьсы строк. Код со счетчика поступает на адресные линии блока 9 памяти, Регистр сдвига сбрасывается импульсом строк, а сигнал в нем про" двигается импульсами с генератора тактовой частоты. Импульсы с последовательных разрядов регистра сдвига подаются на АЦП 7, вход блока памяти и на управляющий вход блока 13 выбора максимума. ! блок 13 выбора максимума построен следующим образом. Сигнал с выхода вычитателя 12 поступает на один .вход арифметического устройства {АУ). На . второй его вход подается сигнал "0".
В зависимости от знака входной разности в АУ выбирается операция "0-8" или "0+S". Таким образом, на выходе
АУ всегда устанавливается положительное число. Сигнал с выхода АУ поступает на входы компаратора непосредственно и через регистр. Вход разрешения записи в регистр соединяется с выходом компаратора ")", а на его тактовый вход подается сигнал с генератора 14 адресов. В начале цикла измерения регистр обнуляется, а в конСоставитель А.Цветков
Техред N.Êîðãåíòàë Корректор Э.Лончакова
Редактор Н.Рогулич
Тираж 524
Заказ 342
Подписное
ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР
113035, Москва, Ж-35, Раушская наб., д ° 4/5
Производственно-издательский комбинат "Патент", г.ужгород, ул .Гагарина, 101
5 1552ч це цикла его содержимое равно максимуму абсолютного значения сигнала на выходе вычитателя 12.
Применение устройства позволяет в 2 раза сократить время, необходимое для измерения отношения сигнал/низкочастотная помеха на телецентрах и при контроле ТВ приемников °
10 формула изобретения
Устройство для измерения отношения сигнал/низкочастотная помеха, содержащее блок фиксации, формирователь управляющих сигналов, блок памяти, блок вычислений, блок индикации, а также первый коммутатор, выход которого через последовательно включенные временной селектор и фильтр нижних частот подключен к первому сиг- 20 нальному входу второго коммутатора, второй сигнальный вход которого соединен с выходом преобразователя напряженйя . а выход - с первым входом аналого-цифрового преобразователя, 25 вход преобразователя напряжения объединен с первым сигнальным входом первого коммутатора и с выходом блока- фиксации, первый, второй, третий, четвертый выходы формирователя уп-. з0 равляющих сигналов поочередно подключены к управляющим входам соответственно второго и первого коммутаторов, вреиенного селектора и блока фиксации, вход которого обьединен с вто35 рым сигнальным входом первого комму\
06 6 татора, входом формирователя управляющих сигналов и является входом устройства, о т л и ч а ю щ е е с я тем, что, с целью сокращения времени измерения, введены вычитатель„ блок выбора максимума и генератор адресов, причем выход аналого-цифррвого преоб" разователя параллельно подключен к сигнальному входу блока памяти, первому входу вычитателя и к первому сигнальному входу блока вычислений, выход которого соединен с сигналь-. ным входом блока индикации, пятый, шестой, седьмой и восьмой выходы формирователя управляющих сигналов поо" чередно подключены к управляющим входам соответственно блока индикации, блока выбора максимума, блока вычислений и блока памяти, девятый и десятый выходы формирователя уп" равляющих сигналов подключены к nep" вому и второму входам генератора ад" ресов, первый и второй выходы которого подключены к адресным входам соответственно аналого-цифрового преобразователя и блока выбора максимума, выход которого соединен с вторым сигнальным входом блока вычислений, третии и четвертый выходы генератора адресов подключены к первому и второму. адресным входам блока памяти, выход которого. соединен с вторым вхо" дом вычитателя, выход которого подключен к сигнальному входу блока выбора максимума.