Устройство коммутации
Иллюстрации
Показать всеРеферат
Изобретение относится к электросвязи и может быть использовано в системах цифровой коммутации. Цель изобретения - повышение скорости коммутации. Устройство содержит приемник 1 входного группового потока, формирователь 2 выходного группового потока и блок 3 управления. Блок 3 содержит триггеры 4 и 5, регистр 6 кода команды, регистр 7 адреса, три дешифратора 8 - 10, блок 11 сравнения, коммутаторы 12 и 13, элемент И 14, элемент ИЛИ 15, блок 16 управляющей памяти, регистр 17 управляющей памяти, генератор 18 тактовых импульсов и два счетчика 19 и 20. Устройство работает в четырех режимах: I - режим поиска команд, II - режим установления коммутации, III - режим обмена, IY - режим разрыва связи. 1 з.п. ф-лы, 2 ил.
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК,80„„1552 (51) 5 Н 04 11/04
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
H АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (54) УСТРОЙСТВО КОММУТАЦИИ
ГОСУДАРСТВЕННЫЙ КОМИТЕТ
ПО HBOSPETEHHRM И ОТКРЫТИЯМ
ПРИ ГКНТ СССР
1 (61) 1485429 (21) 4326389/24-09 (22) 05,10.87 (46) 23.03.90. Бюл. N 11 (72) В.С.Ракошиц, A.Ô.ÒèõoíoB, А.А.Загревский, А.Е.Иижин и М.Е.Кондратов (53) 621.395.63 (088.8) (56) Авторское свидетельство СССР
N 1485429, кл. Н 04 О 11.!04, 30 ° 09.87(57) Изобретение относится к электросвязи и м.б. использовано в системах цифровой коммутации, Цель изобрете2 ния - повышение скорости коммутации.
Устр-во содержит приемник 1 входного группового потока, Формирователь 2, выходного группового потока и блок
3 управления. Блок 3 содержит триггеры 4 и 5, регистр 6 кода команды, регистр 7 адреса, три дешифратора
8-10, блок 11 сравнения, коммутаторы
12 и t3, элемент И 14, элемент ИЛИ
15, блок 16 управляоцей памяти, ре" гистр 17 управляющей памяти, генератор 18 тактовых импульсов и два счетчика 19 и 20. Устр-во работает в четырех режимах: I — режим поиска команд, II — режим установления коммутации, III — режим обмена, IV — режим разрыва связи. 1 з.п.ф-лы, 2 ил..
1552408
Изобретение относится к электросвязи и может быть использовано в системах цифровой коммутации и является усовершенствованием устройства по авт. са. Н 1485429.
Целью изобретения является повышение скорости коммутации.
На фиг. 1 представлена структурная электрическая схема устройства коммутации; на фиг. 2 — структурная электрическая схема первого счетчика.
Устройство содержит приемник 1 входного группового потока, формирователь 2 выходного группового потока и блок 3 управления, содержащий первый 4 и второй 5 триггеры, регистры кода команды 6 и адрес- 7, первый
8, второй 9 и третий 10 дешифраторы, блок 11 сравнения, первый 12 и второй 13 коммута-; îðû,,элемент И 14, элемент ИЛИ 15„ блок 16 управляющей памяти, регистр 17 управляющей памяти, генератор 18 тактовых импульсов и первый 19 и второй .20 счетчики.
Первый счетчик !9 содержит первый
21, второй 22 и третий 23 дешифраторы, первый 24 и второй 25 блоки триггеров, шифратор 26 приоритетов, блск
27 элементов И, элемент ИЛИ 28 и
30 первый 29 и второй 30 элементы И.
Устройство работает следующим образом.
I. Режим поиска команд.
В этом режиме блок 3 последовательно перебирает с помощью первого счетчика 19 номера свободных приемников
1, номера канальных интервалов, и через первый коммутатор 12 и второй дешифратор 9 формирует на соответстаующ1ем номеру приемника 1 выходе запроса сигнал, выставляя адрес, состоящий из номера канального интервала и бита стирания, (который устанавливается а единицу в том случае, если данные после чтения из приемника 1 стираются в нем) на адресный выход.
В этом режиме данные =÷èòûâàþòñÿ без стирания, Блок 3 читает данные с информационной шины, принимая их а регистр 6, далее код команды дешифруется первым дешифратором 8 и под
lI 11 управлением сигнала с выхода Вызов первого дешифратора -8 в регистр 7
55 записываетея номер требуемого формирователя 2 выходного группового потока с входа, а номер приемника 1 и номер канального интервала - с аыхода первого счетчика 19. Этим же сигналом устанавливается первый триггер 4, сигнал с инверсного выхода которого запрещает работу первого счетчика 19. Кроме того, под управлением сигнала с выхода "Вызов" первого дешифратора 8 устанавливается триггер в первом блоке 24, определяемый адресом на выходе шифратора 26, и блок 3 управления переходит в режим установления коммутации.
Режим установления коммута ции.
Блок 3, располагая командой требования коммутации, сравнивает в блоке 11 номер формирователя 2, находящийся а регистре 7 с номером формирователя 2, на выходе второго счетчика 20. При сравнении номеров сигнал с выхода блока 11 поступает на первый вход элемента И t4, на второй вход которого приходит бит свочодности текущего канального интервала данного формирователя 2 выходного группового потока, сигнал с выхода элемента И 14 через элемент ИЛИ 15 устанавливает режим записи в блоке
i6 и по сигналу с выхода третьего дешифратора 10 в ячейку блока 13, соответствующую текущему канальному интервалу выбранного формирователя
2, записывается слово запроса на коммутацию, содержащее номер приемника номер канального интервала, бит стирания и бит занятости канального интервала. Кроме того, сигналом с выхода элемента И 14 сбрасывается первый триггер 4, разрешая продолжение работы первого счетчика 19. Таким
;образом, запрос на коммутацию запи< сывается в ближайший свободный канальный интервал выбранного формирователя 2.
III. Режим обмена.
Блок 3 выделяет каждому Формирователю 2 временной промежуток для приема информации в течение каждого канального интервала. Канальный интервал делится на И + 1 промежуток, где M - -количество формироват елей 2, И + 1-й интервал предназначен для работы блока 3 в режиме поиска команд в приемниках l Кроме того, для поиска команд блок 3 использует временные промежутки свободных в данном кана;;,ном интервале формирователей 2.
И блока 16 в регистр 17 считывается слово запроса Формирователя 2
5 15524 по адресу текущего канального интервала. Номер приемника 1 дешифруется на втором дешифраторе 9, который формирует на соответствующем выходе зап5 роса сигнал на чтение соответствующего приемника 1, через первый комму- . татор 12 на адресный выход выставляется номер канального интервала приемника 1 и бит стирания, одновременно с этим блок 3 сигналом на выходе выбора подключает соответствующий формирователь 2 выходного группового потока к информационной шине, по которой последний принимает данные от приемника 1. Формирователь 2 считывает данные из приемника только со стиранием. Кроме того, все данные, передаваемые по информационной шине, анализируются в блоке
ТЧ. Режим разрыва связи.
Если в процессе обмена по информационной шине первый дешифратор 8 блока 3 продешифрирует команду отбоя, на выходе "Отбой" первого дешифрато- 25 ра 8 появляется сиг ал, который переключает второй коммутатор 13 и, устанавливая режим записи в блоке 16, записывает на место слова запроса в текущем канальном интервале нули с шины логического нуля. Одновременно с этим под управлением сигнала "Отбой", приходящего на вход разрешения сброса первого счетчика 19, сбрасывается триггер первого блока 24, номер которого приходит на адресный
35 вход первого счетчика 19 с регистра
17. После этого данный канальный сигнал может быть занят для коммутации следующей связи ° Синхронизация
40 работы устройства осуществляется . сигналами с выхода генератора 18.
Сигнал начала канального интервала, подаваемый на Формирователи 2, вырабатывается вторым тригге ом
Фор мула
2. Устройство по и, 1, о т л и ч а ю щ е е с я тем, что первый счетчик содержит первый дешифратор, выходы которого подключены к входам установки первого блока триггеров, второй дешифратор, выходы которого подключены к входам сброса первого блока триггеров, выходы которого подключены к информационным входам второго блока триггеров, входы сброса которого подключены к выходам третьего дешифратора, входы которого объединены с первыми входами блока элементов И, входами первого дешифратора и подключены к выходам шифратора приоритетов, входы которого соеди-. нены с выходами второго блока триггеров и входами элемента ИЛИ, выход
Первый счетчик 19 в режиме поиска команд блока 3 работает следующим образом. В соответствии с положением первого установленного триггера второго блока 25 шифратор 26 вырабаты- 50 вает адрес незанятого канального интервала приемника 1. Если очередной промежуток времени в канальном интервале предоставлен для поиска команд или формирователю 2 свободному в данном канальном интервале, первый коммутатор 12 пропускает на выход адрес от первого счетчика 19. В конце этого промежутка.под,управлением
Оо 6 сигнала на втором. входе (управления сбросом) первого счетчика 19 сигналом с первого дешифратора 21 сбрасывается триггер второго блока 25. На выходе шифратора 26 устанавливается адрес, соответствующий следующему установленному триггеру второго блока
25, и процесс повторяется. В конце кадра, когда все триггера второго блока 25 оказываются сброшенными, под управлением сигнала, приходящего на вход управления записью первого счетчика 19, производится перепись содержимого триггеров первого блока
24 в триггера второго блока 25, и ра-, бота первого счетчика 19 продолжается. При нахождении команды установления коммутации до записи адреса в блок 16 работа первого счетчика
19 блокируется сигналом на первом входе (разрешения выдачи). изобретения
1. Устройство коммутации по авт. св. Ч !485429, о т л и ч а ю щ е ес я тем, что, с целью повышения ско" рости коммутации, в блоке управления первый и второй выходы первого дешифратора подключены соответственно к входу разрешения сброса и к входу разрешения установки первого счетчика, вход приоритета и адресный вход которого подключены соответственно к первому и второму выходам регистра управляющей памяти, а дополнительный выход третьего дешифратора подключен к входу управления записью первого счетчика.
1552408
Составитель В.Шевцов г
ТехредМ.Иоргентал Корректор М. Самборская
Редактор Н.Рогулич
Заказ 342
Тираж 523
Подписное
ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР
113935, Москва, Ж-35, Раушская наб., д. 4/5 в
Производственно-издательский комбинат "Патен ", г.ужгород, ул.Гагарина, 101 которого подключен к первому входу первого элемента И, выход которого полключен к объединенным вторым входам блока элемветов И, выходы. которого являются выходом первого счетчика, вторым входом и входом приоритета которого являются соответственно прямой и инверсный входы второго элемента И, выход которого ,соединен с управляющим входом третьего дешифратора, причем объединенные ! тактовые входа второго блока триггеров являются входом управления записью первого соетчика, первым входом которого является второй вход первого элемента И, входами разрешения установки и разрешения сброса первого счетчика являются управляющие входы соответственно первого и второго дешифраторов, информационный вход пос. леднего из которых является адресным входом первого счетчика,