Преобразователь частоты в код

Иллюстрации

Показать все

Реферат

 

Изобретение относится к автоматике, измерительной и вычислительной технике и может быть использовано для преобразования аналоговых сигналов в цифровой код при обработке сигналов от частотных датчиков. Повышение точности преобразования достигается за счет введения в устройство, содержащее формирователь 1 импульсов, шину 8 логической единицы, генератор 3 импульсов, счетчик 5 и регистр 7, инвертора 2 и матрицы 6 перемножения.

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

„„SU„„1554142 (51) 5 Н 03 М 1/60

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР 1

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4459107/24-24 (22) 12,07,88 (46) 30.03.90. Бюл. и 12 (71) Институт кибернетики им, В.М.Глушкова АН УССР (72) В.К.Белик (53) 681.3(088.8) (56) Авторское свидетельство СССР

М 443482, кл. Н 03 К 13/20, 197.1, Авторское свидетельство СССР

М 1231612, кл. Н 03 M 1/60, 1984. ((54) ПРЕОБРАЗОВАТЕЛЬ ЧАСТОТЫ В КОД

2 (57) Изобретение относится к автоматике, измерительной и вычиСлительной технике и может быть использовано для преобразования аналоговых сигналов в цифровой код при обработке сигналов от частотных датчиков. Повы.шение точности преобразования достигается за счет введения в устройство, содержащее формирователь 1 импульсов, шину 8 логической единицы, генератор

3 импульсов, счетчик 5 и регистр 7, инвертор 2 и матрицы 6 перемножения.

1554142

Изобретение относится к автоматике, измерительной и вычислительной технике и может быть использовано при преобразовании аналоговых сигналов в цифровой код и при обработке сигналов от частотных датчиков.

Цель изобретения — повышение точности преобразования, На чертеже приведена структурная схема предлагаемого преобразователя частоты в код, Преобразователь частоты в код содержит формирователь 1 импульсов, инвертор 2, генератор 3 импульсов, элемент И 4, счетчик 5 импульсов, матрицу 6 умножения, регистр 7, шину 8 логической "1", входную 9 т . п ходную 10 шины.

Устройство pBGoTaeT следji.ы ii иоразом.

Импульсные сигналы„ частоту f. ко-. горых требуется определить, с входной

Шины 9 устройства поступают на вхсд формирователя 1. С выхода формирователя 1 стттиталы.„сформированные по уровню и длительности, которые обеспечивают функционирование последующих блоков, поступают параллельно на вход инвертора 2, на вход установки в единичное состояние счетчика 5 и на вход стробирования рег тстра ?, Установка счетчика 5 в единичное состояние (1,0...0) производится по

)тереднему фронту каждого входного импульса, На выходе инвертора 2 формируется положительный. импульс длительности, равный периоду Т следования входных импульсов, который, поступая на первый вход элемента И 4, обеспечивает поступление опорной час40 тоты Г > f от генератора 3 через второй вход элемента И 4 на вычитающий вход счетчика 5, В течение периода времени Т на выходе счетчика 5

45 образуется параллельный код, равный я (l-N),: где И=2 — число импульсов опорной частоты fo, поступающих на вход счетчика 5. Параллельный код (1 И) с выхода счетчика поступает на входы первого сомножителя матрицы 6

50 умножения. С учетом того, что один иэ входов, соответствующий целой части числа, второго сомножителя матри". цы 6 соединен с шиной 8 логической п)ll

55 после появления сигналов кода (1-N) на входах первого сомножителя матрицы 6 на ее выходе образуется код ()-N).1. Учитывая., то, что выходы разрядов, соответствующие коду дробной части результата умножения матрицы 6, соединены с входами соответствующих разрядов второго сомножителя, и то, что вход регистра 7, соответствующий разряду кода целой части результата умножения, соединен с шиной 8, то с дискретностью, определяемой периодом импульсов генератора

3, в матрице 6 умножения осуществляется иттерационный процесс, соответствующий уравнению

Y., )+(1 N) У 1+(1 ))+(1 N) + ;.",- и па :.,:, - (, -:т) т ) что

) ф

:<.,л<пшп ст:, . " (! ? — 1 прет

s (! ti: .HIo i giIMbj гpQh1eтричес ! р,грессп и

Ж к а ) 1

aq) — — —.f

1-q, (1-N) N f, где .(— эначенне кода па выходе матрицы 6, а=l, q=)-N.

Таким образом,. значение кода на выходе матрицы 6 отслеживает изменение.кода на выходе счетчика 5 и по окончании периода Т, через время за" вершения последней иттерации в матрице 6 на ее выходе устанавливается

) код результата †.- Е, пропорциональноб го мгновенному значению входной частоты. При ттоступлетттттт очередного входного импульса с выхода формирователя

1 на стробирующий вход регистра 7 на выходах :О устройства появляется код результата преобразования входной часll тоты f в код -„— -f т. о

Формула изобретения

Преобразователь частоты в код, содержащий формирователь импульсов, вход котсрого является входной шиной устройства, а выход соединен с управляющим входом регистра и входом устанонки "1" старшего разряда счетчика импульсов, генератор импульсов, о т— л и ч а ю шийся тем, что, с целью.повышения точности преобразования, в него введены элемент И, матрица умножения и инвертор, вход которого соединен с выходом формирователя ытпульсов, а выход — с первым входом элемента И, второй вход которого объединен с управляющим входом мат, 1554142

Составителв Д,Хачикян

Редактор С,Лисина Техред JI.Сердюкова Корректор И.Муска

Заказ 465 Тираж 663 Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-издательский комбинат "Патент", г.Ужгород, ул. Гагарина, 101 рицы умножения и соединен с выходом генератора импульсов, а выход — с вычитающим входом счетчика, выходы ко-. торого соединены с соответствующими

5 входами первой группы. входов матрицы умножения, выходы которой соеДинены с первого на N-й входами регистра и с первого по М-й входами второй группы входов матрицы умножения, (5+1}-é вход второй группы входов которой объединен с соответствующим входом регистра и.является шиной единичного потенциала, выходы регистра являются выходной шиной устройства.