Стабилизатор постоянного напряжения
Иллюстрации
Показать всеРеферат
Изобретение относится к электротехнике и может быть использовано при создании БИС на моп-приборах. Цель изобретения - расширение функциональных возможностей. Стабилизатор содержит выходной транзистор 1, соединенный стоком через защитный транзистор 16 с входным выводом питания, истоком с выходным выводом, а затвором соответственно через нагрузочный 3 и защитный 15 транзисторы с входным выводом и через ключевой 4 и токозадающий транзисторы с общей шиной, причем затвор ключевого 4 транзистора подключен к выходному выводу, а исток через управляющий 5 и защитный 14 транзисторы - к входному выводу, затвор управляющего транзистора 5 подключен к точке соединения стока и истока коммутирующих транзисторов 11, 12, источник и сток которых подключены соответственно к выводам для подключения двух различных задающих напряжений, а затворы коммутирующих транзисторов 11, 12 подключены к соответствующим выходам 18, 19 управляемого инвертора 13, управляющий сигнал которого обеспечивает выбор из двух выходных напряжений стабилизатора. 1 ил.
ССЮЗ СОВКтСИИХ
СОЦИАЛЯСТИЧЕСКИХ
РЕСГ1УБИИН (115 С 05 Г 1/56
ГОСУДЛРСтЭРИНЫЙ НОМИт т
ПО ИЗСИ.ГтККЯЯМ Ч ОтнРЫтИЛМ
ПРИ ГКНТ СССР (21) 4454596/24-07 (22) 05.07.88 (46) 15,04.90. Бюл, "- 14 (72) В.П-Сидоренко, П.П.Зуб, 10.В.Прокофьев и А.Я.Сирота (53) 621.316.722.1(088.8) (56) Авторское свидетельство СССР
1," 1277077,. кл. С 05 Г 1/613, 1984.
Авторское свидетельство СССР & 1233125, кл. 0 05 Г 1/56, 1984. (54) СТАБИЛИЗАТОР ПОСТОЛППОГО 11АПРЛЖЕНИЯ (57) Изобретение относится к электротехнике и может быть использовано при создании БИС на 11ДП-приборах, Цель изобретения — расширение функциональных возможностей. Стабилизатор
cîäåðæèT выходной транзистор 1, соединенный стоком через защитный транзистор 16 с входным выводом питания, истоком с выходным выводом, а затво„„Я0„1557552 А 1 ром соответственно через нагрузочный
3 и защитный 15 тран: исторы с входным выводом и через ключевой 4 и токозадающий транзисторы с общей шиной, причем затвор ключевого 4 транзистора подключен к выходному выводу, а исток через управляющий 5 и защитный 14 транзисторы — к входному выводу, затвор управляющего транзистора 5 подключен к точке соединения стока и ис— тока коммутирующих транзисторов 11.
12, исток и сток которых подключены соответственно к выводам для подключения двух различных задающих напряжений, а затворы коммутирующих транзисторов 11, 12 подключены к соответствующим выходам 18, 19 управляемого инвертора 13, управляющий сигнал которого обеспечивает выбор одного из двух выходных напряжений стабилизатора, 1 ил.
1557552
Изобретение относится к электро= технике и может быть использовано при создании БИС на 1ЩП-приборах.
Цель изобретения — расширение
5 функциональных возможностей.
На чертеже приведена электрическая схема стабилизатора постоянного напряжения. .Устройство содержит выходной поле- fp вой транзистор 1, исток которого подключен к выходному выводу 2, нагрузочный полевой транзистор 3, исток которого соединен с затвором выходного транзистора 1, ключевой полевой f5 транзистор 4, сток которого соединен с истоком нагрузочного, а затвор — с истоком выходного транзистора I, повторитель напряжения на управляющем полевом транзисторе 5, исток которого 2р подключен к истоку ключевого транзистора 4, токозадающий полевой транзистор б стоком соединен с истоком уп- равляющего транзистора 5, а истоком— с общей шиной 7, выводы 8 и 9 для 25 подключения первого и второго. задаюцих напряжений соответственно, вывод
10 для подключения управляющего сигнала, первый 11 и второй 12 коммутируюцие полевые транзисторы,,инвертор
13, первый 14, второй 15 и третий 16 защитные полевые транзисторы, входной вывод 17 питания, выход 18 инвертора
13 соединен с выводом 10 для подключения управляюцего сигнала и r. затво- . ром первого коммутирующего транзистора ll, исток которого соединен выводом 8 для подключения первого эадаюцего напряжения, а сток — с затвором управляющего транзистора 5 и истоком второго коммутирующего транзистора 12, сток которого подключен к выводу 9 для подключения второго задающего напряжения, а затвор — к выходу 19 инвертора 13 ° Стоки первого 14, второго 15 и третьего 16 защитных транзисторов подключены к входному выводу 17 питания, а их истоки соединены соответственно со стоками управляющего 5, нагруэочного 3 и выходного транзисторов.
Стабилизатор работает следующим образом.
При подаче на .вывод 10 управляюще
И Н
ro сигнала напряжения логической 1
55 первый коммутирующий транзистор 11 открывается и передает на затвор управляющего транзистора 5 первое зада-. ющее напряжение с вывода 8. На выходе 19 инвертора 13 при этом присутствует напряжение логического "0", поэтому второй коммутирующий транзистор
12 закрыт. Если же на вывод 10 управляющего сигнала подано напряжение ло гического "0", то транзистор 11 закрыт и на выходе 19 инвертора 13 при этом устанавливается напряжение логической "1", второй коммутирующий транзистор 12 открыт и на затвор управляюцего транзистора 5 передается второе задающее напряжение с вывода 9. Повторитель напряжения, выполненный на управляющем 5, токозадающем 6 и защитном 14 транзисторах, вырабатывает на истоке ключевого транзистора 4 опорное напряжение, величина которого определяется напряжением на затворе управляющего транзистора 5, которое, в свою очередь, зависит от того, какой из коммутирующих. транзисторов открыт. Величина опорного напряжения ниже напряжения на затворе управляюцего транзистора 5 на величину напряжения отпирания этого транзистора. Поскольку величины напряжений отпирания управляюцего 5 и ключевого 4 транзисторов выполняются один ако выми, то выходно е напряжение ст абилизатора равно напряжению на затворе управляющего транзистора 5. Если
rio какой-либо причине (например, уве личение тока нагрузки) происходит отклонение (уменьшение) выходного напряжения от заданного уровня, то ключевой транзистор 4 призакрывается, поскольку напряжение на истоке (опорное напряжение) остается неизменным, а затворное уменьшается. Это вызывает увеличение напряжения на затворе выходного 1 транзистора. В результате ток транзистора 1 увеличивается, что приводит к восстановлению выходного напряжения на заданном уровне. Аналогичным образом происходит стабилизация и при уменьшении тока нагрузки.
Таким образом, стабилизатор постоянного напряжения позволяет обеспечивать два значения выходного напряжения, которые выбираются сигналом управления, что необходимо для обеспечения разных режимов работы БИС.
Кроме того, зацитные транзисторы 14, 15 и 16, зацицаюцие стоки управляющего 5, нагрузочного 3 и выходного 1 транзисторов от пробоя, позволяют расширить диапазон входного питающего и выходных стабилизирующих напряжений, 15575
Формула изобретения
Составитель В.Мосин
Редактор Л.Веселовская Техред M.Äèäûê Корректор С,Черни
Заказ 717 Тираж 652 Подписное
ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР
113035, Москва, Ж-35, Раушская наб., д. 4/5
Производственно-издательский комбинат "Патент", г.Ужгород, ул. Гагарина,!01
Стабилизатор постоянного напряжения, содержащий выходной полевой транзистор, исток которого подключен к выходному выводу, нагрузочный полевой транзистор, исток которого соединен с затвором выходного транзистора, ключевой полевой транзистор, сток ко" торого соединен с истоком нагрузочного, а затвор — с истоком выходного транзисторов, повторитель напряжения на управляющем полевом транзисторе, исток которого подключен к истоку 15 ключевого транзистора, и токозадающий полевой транзистор, сток которого соединен с истоком управляющего транзистора, а исток " с общей шиной, о т— л и ч а ю шийся тем, что, с.целью расширения функциональных возможностей, в него введены вывод для подключения источника управляющего сигнала, инвертор, два коммутирующих по25 г2 6 левых транзистора, три защитных полевых транзистора, причем вход инвертора соединен с выводом для подключения управляющего сигнала и затвором первого коммутирующего транзистора, исток которого соединен с выводом для подключения первого задающего напряжения, а сток соответственно — с затворами управляющего транзистора и первого защитного транзистора, и истоком второго коммутирующего транзистора, сток которого соединен с выводом для подключения второго задающего напряжения, а затвор — с выходом инвертора, стоки первого, второго и третьего защитных транзисторов подкпючены к входному выводу питания, а их истоки соединены соответственно со стоками управляющего, нагруэочного и выходного транзисторов, причем затворы второго и третьего защитных транзисторов объединены и подключены к истоку второго защитного транзистора.