Многокомпараторное устройство обработки сигналов для воспроизведения двоичной информации
Иллюстрации
Показать всеРеферат
Многокомпораторное устройство обработки сигналов для воспроизведения двоичной информации содержит накопитель 1 элементарных элементов, состоящий из блока 3 управления, N компараторов 4.1-4N, источника 5 опорных элементов, и постоянное запоминающее устройство. В зависимости от уровней выбранных значений опорных напряжений на выходе устройства возможно появление одного из сигналов: 1,0 или С.
СОЮЗ СОВЕТСНИХ
СОЦИАЛИСТИЧЕСНИХ
PFQlVB JIHH (51)5 С 11 В 20/00
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К А ВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Ма
ГОСУДАРСТВЕННЫЙ НОМИТЕТ
IlO ИЗОБРЕТЕНИЯМ И OTHPblTHflM
ПРИ ГКНТ СССР
1 (21) 4456642!24-10 (22) 08.07.88 (46) 30.04.90. Бюл. - 16 (72) Н.Б.Залялов, В.Г.И1етинин, B.A.Ñàâåëüåâ, А.И.Дралин и В,И.Михайлов (53) 681.84 (088.8) (56) Лапий В.IÎ.,Колкикный А.Я., Красный Л.Г. Устройство ранговой обработки информации. Киев: Техника, 1986.
„.80„„) 561097 А 1
2 (54) ИНОГОКОИПАРАТОРНОЕ УСТРОЙСТВО
ОБРАБОТ!Л СИГНАЛОВ ДЛЯ ВОСНРОИЗВЕДЕНИЯ ДВОИЧНОЙ ИИФОРИАЩ1И (57) 11ногокомпараторное уст; ойство обработки сигналов для воспроизведения двоичной информации содержит накопитель 1 элементарных лементов, состоящий из блока 3 управлсния, и компараторов 4. 1-4.п и источника 5 опорных элементов, и постоянное запоминающее устройство, В зависимости от уровней выбранных значений опорных напряжений на выходе устройства возможно появление одного из сигналов:
1,0 или С. 1 ил.
15б1097
Пзобретение относится к вычислительной технике и технике связи и может быть использовано в высокоскоростных устройствах воспроизведения двоичной информации, например, с дискового оптического носителя, а также в высокоскоростных системах передачи цифровой информации для повышения достоверности считывания или приема цифровых сообщений.
Цель изобретения — увеличение
1 . достоверности воспроизведения информации.
На чертеже представлена структурная электрическая схема многокомпараторного устройства обработки сигналов для воспроизведения двоичной информации .
Устройство содержит накопитель 1 элементарных элементов и постоянное запоминающее устройство (ПЗУ) 2, Накопитель 1 элементарных элементов образуют блок 3 управления, п компараторов 4.1-4.п и источник 5 опорных напряжений.
Устройство работает следующим образом.
Воспроизводимый с носителя и усиленный сигнал двоичной информации Ug< 30 поступает на первые входы всех и компараторов 4. 1-4.п,.На вторые входы
1 компараторов с выходов источника 5 опорных напряжений подаются напряже" ния, которые задают пороги срабатывания компараторов.
На вход блока 3 управления поступает сигнал управления, который представляет собой синхросигнал, задающий тактовую частоту записи и считы- „ вания информации с носителя. За время единичного интервала Т, равного длительности единичного элемента, на выходах с 1-го по и-й блока 3 управления последовательно во времени с интервалом Т/и генерируются импульсы, которые последовательно поступают на управляющие входы компараторов, фиксируя их состояния в моменты времени
i-T/и, где -i - =1 п. В зависимости от соотношения между входным и. опорными напряжениями на выходах компараторов фиксируются элементарные элементы, которые запоминаются в регистре б. К концу единичного ннт рвала Т в регистре 6 накапливается п элементарных элементов, образуя унитарный код, который подается на адресные входы ПЗУ 2, По концу единичного интервала Т с некоторой задержкой вырабатывается сигнал на n+t-м выходе блока 3 управления, который поступает на управляющий вход ПЗУ 2 и разрешает считывание информации, В зависимости от значения унитарного кода на адресных входах на соответствующем информационном выходе (0,1 или (;) ПЗУ 2 вырабатывается единичный сигнал, соответствующий воспроизведенной двоичной информации (выход 0 или 1) или сигналу стирания (выход С).
Формула изобретения
1. Иногокомпараторное устройство обработки сигналов для воспроизведения двоичной информации, содержащее накопитель элементарных элементов, о т л и ч а ю щ е е с я тем, что, с целью увеличения достоверности воспроизведения информации, в него введено постоянное запоминающее устройство, управляющий н адресные входы которого соединены соответственно с управляющимии информационными выходами накопителя элементарных элементов, а его три информационных выхода являются выходами воспроизведения двоичной информации и сигнала стирания.
2. Устройство по и. I, о т л и— ч а ю щ е е с я тем, что накопитель элементарных элементов содержит п компараторов, блок управления постоянным запоминающим устройством и компараторами, источник и опорных на-! пряжений, выходы которого соединены с первыми входами и компаратофов, вторые входы которых объединены и подключены к информационному входу устройства и регистр, и входов которого соединены с выходами компараторов, а п выходов — с адресными входами постоянного запоминающего устройства, при этом управляющий вход устройства является входом блока уп" равления.