Устройство для считывания графической информации

Иллюстрации

Показать все

Реферат

 

Изобретение относится к автоматике и вычислительной технике и может быть использовано для ввода графической информации в ЭВМ. Целью изобретения является повышение помехоустойчивости устройства при возникновении одиночных импульсных помех. Устройство содержит планшет с ортогонально расположенными координатными шинами в виде одиночных проводников. Излучаемый катушкой съемника координат синусоидальный сигнал поочередно принимается координатными шинами. Положение центра съемника координат определяется блоком определения координат путем сложения грубого и точного отсчетов по каждой координате. Грубый отсчет определяется сменой фазы сигнала, индуцированного в соседних координатных шинах. Смена фазы сигнала выявляется блоком сравнения. При определении точности отсчета устройство реализует уравнение линейной регрессии для двух усредненных амплитуд. Блок определения координат содержит мультиплексор, оперативную память, умножитель, схему сравнения, делитель, формирователь дополнительного кода, коммутатор, реверсивный счетчик адреса шин, постоянную память, сумматор и распределитель. Устройство позволяет повысить помехоустойчивость за счет отбрасывания наибольшей и наименьшей амплитуд считанного сигнала с координатной шины и усреднения модулей амплитуд отсчетов, взятых с каждой координатной шины. 2 з.п.ф-лы, 6 ил.

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИК (19) (И) ($1)5 С 06 К 11/00

30ГОЬ" .1 " патнэм

БИБЛь1С

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К А BTOPCHOMV СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ НОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТНРЫТИЯМ

ПРИ ГКНТ СССР (21) 4316422/24-24 (22) 12.10.87 (46) 15.05.90. Бюл. K 18 (71) Казахский опытно-экспериментальный завод геофизических приборов

"Казгеофизприбор" (72) В.В.Вайсер, В,М,Зуев, В.А.Кашицын, В.А,Красюков, В.Т.Курточкин и Е.В.Тишина (53) 681,327.12(088.8) (56) Заявка Великобритании Р 2093299, кл. С 06 К 11/06, 1982.

Заявка Великобритании Р 2080539, кл. G 08 С 21/00, 1982.

{54) УСТРОЙСТВО ДЛЯ СЧИТЫВАНИЯ ГРАФИЧЕСКОЙ ИНФОРМАЦИИ (57) Изобретение относится к автоматике и вычислительной технике и может быть использовано для ввода графической информации в ЭВМ. Целью изобретения является повышение помехоустойчивости устройства при возникновении одиночных импульсных помех, Устройство содержит планшет с ортогонально расположенными координатными шинами в виде одиночных проводников.

Изобретение относится к области автоматики и вычислительной техкики,а именно к устройствам для считывания графической информации, и может быть использовано для ввода графической информации в ЭВМ.

Целью изобретения является повышение помехоустойчивости устройства.

Излучаемый катушкой съеь1ниь а координат синусоидальнйй сигнал поочередно принимается координатными шинами.

Положение центра съемника координат определяется блоком определения координат путем сложения грубого и точного отсчетов по каждой координате °

Грубый отсчет определяется сменой фазы игнала, индуцированного в соседних координатных шинах. Смена фазы сигнала выявляется блоком сравнения, При пределекии точного отсчета устройс;во реализует уравнение линейкой регрессии для. двух усредненных аьячлитуд. Блок определения координат содержит мультиплексор оперативную па- Ф

У

В мять„ умножитель, схему сравнения, делитель, формирователь дополнительного кода, коммутатор, реверсивный счетчик адреса шин, постоянную память, С сумматор и распределитель. Устройство позволяет повысить помехоустойчивость за счет отбрасывания наибольшей и наименьшей амплитуд считанного сигнала с координатной шины и усреднения модулей амплитуд с счетов, взятых с каждой координатной шины. 2 3 II ф-лы, 6 ил.

На фиг 1 изображена блок-схема устройства; ка фиг. 2 — структурная схема блока определения координат; на фиг. 3 — структурная схема блока сравнения, на фиг. 4 — диаграмма, поясняющая влияние одиночной импульсной помехи на амплитуду отсчета (модуль числа); на фиг. 5 — эпюры

1564661 напряжений в характерных точках схемы устройства; на фиг. 6 — алгоритм работы распределителя.

Устройство (фиг. 1) содержит план5 шет 1 с системами взаимно ортогональных координатных шин 2, выполненных в виде одиночных проводников Х,, Х<,...,Х и и. У„,Уд,...,Уи, уложенных е постоянным шагом по осям Х и У.

1 Одни концы координатных шин подключены к общей шине устройства, а другие — к соответствующим информационным входам коммутатора 3 шин Х и коммутатора 4 шин У. Катушка возбуждения съемника 5 координат подключена к выходу усилителя 6, вход которого соединен с выходом синусоидального сигнала генератора 7 сигналов.

Информационные выходы коммутаторов

3 и 4 подключены ко входу последовательной цепочки, состоящей из усилителя 8, полосового фильтра 9, блока 10 аналоговой памяти, фильтра 11 нижних частот, АЦП 12, причем вход стробирования блока 1О и управляющий вход АЦП 12 соединены соответственно с выходом стробирования и управляющим входом г нератора 7. Выходы модуЛя числа и знака числа АЦП

12 соединены соответственно с информационными входами (входами модуля числа и знака числа) 13 и 14 блока 15 сравнения, управляющий вход 16 которого соединен с управляющим выходом генератора 7. Выходы модуля числа

17, смены знака 18 и синхронизации

19 блока 15 сравнения соединены соОтветственно с входом 20 модуля чис- 40 ла, входом 21 смены знака и входом

22 синхронизации блока 23 определения координат, Выход 24 номера координатной шины блока 23 соединен с адресными входами коммутаторов 3 и 4. 45

Информационный выход ?5 блока 23 соединен с линией связи микроЭВМ 26.

Вход 20 модуля числа.и выход 24 номера координатной шины блока 23 соединены соответственно с первым и вторым информационными входами мультиплексора 27 (фиг. 2), к третьему информационному входу которого подключен выход постоянной памяти 28. Четвертый — седьмой информационные вхо55 ды мультиплексора 27 соединены соответственно с выходом сумматора 29, делителя 30, информационным выходом схемы 31 сравнения и выходом умножителя 32. Выход мультиплексора 27 соединен с информационным входом оперативной памяти 33, выход которой соединен с информационными входами делителя 30, схемы 31 сравнения, умножителя 32 и формирователя 34 кодов, вход и выход которого соединены соответственно с первым и вторым информа-, ционными входами коммутатора 35, выход которого соединен с информационным входом сумматора 29. Управляющий выход схемы 31 сравнения соединен с первым входом распределителя 36,второй вход которого, являющийся входом

21 смены знака блока 23 определения координат, соединен с выходом 18 смены знака блока 15 сравнения. Первый и второй выходы распределителя 36 соединены соответственно с тактовым входом и входом управления направлением счета счетчика 37 адреса шин, выход которого соединен с выходом номера координатной шины 24 блока 23, а с третьего по десятый выходы распределителя 36 соединены соответственно с управляющими входами сумматора 29, коммутатора 35, формирователя 34 (дополнительного) кода, делителя 30, схемы 31 сравнения, умножителя 32, оперативной памяти 33 и мультиплексора 27 °

Блок 15 сравнения (фиг. 3) содержит компаратор 38, первый вход которого соединен с входом 13 модуля числа блока 15 и через ключ 39 соединен с выходом числа 17 блока 15 сравнения ° Второй вход компаратора 38 соединен с выходом постоянной памяти 40.

Вход 14 знака числа блока 15 соединен с D-входами первого 41 и второго 42 Dтриггеров, прямые выходы которых через элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 43 подключены к выходу 18 смены знака блока 15. Входы синхронизации первого

41 и второго 42 D-триггеров соедине.ны соответственно с прямым и инверсным выходами счетного триггера 44, вход формирователя 45 подключен к управляющему входу 16 блока 15, входы установки в ноль триггеров 41, 42 и

44 соединены с выходом компаратора 38 и с управляющим входом ключа 39, а выход формирователя 45 соединен с тактовым входом счетного триггера 44 и выходом 19 синхрбнизации блока 15.

Устройство для считывания графической информации работает следующим образом.

1564661

Излучаемый катушкой съемника 5 координат синусоидальный сигнал поочередно принимается координатными шинами Х Хг,Хп У Уг У Поло 5 жение центра съемника координат определяется блоком 23 путем сложения грубого и точного отсчетов по каждой. координате, Грубый отсчет определяется сменой фазы сигнала, индуци- 10 рованного в соседних координатных шинах j и j+1, и последующим умно- жением номера координатной шины j на расстояние между шинами. Смена фазы сигнала выявляется блоком 15 сравнения. При определении точного отсче та А устройство реализует уравнение линейной регрессии для двух усреднен ных амплитуд А и А +,.

А + +А

А=0,5- -- — — ——

2 (А,-А1)

Усредненные амплитуды А и А1 1 определяются путем отбрасывания максимального и минимального модулей амплитуд и усреднения остальных модулей амплитуд в серии из Р отсчето взятых с одной и той же координатной шины 3 или j+ 1:

1 1

P-2 г" 1 " P-2 ",j 1

Число P выбирают преимущественно в пределах 5-20. !

После установки съемника 5 в нужную точку планшета 1 (фиг. 1) оператор нажимает кнопку "Пуск" (не показана), в результате чего обнуляются все ячейки оперативной памяти

33 (фиг,. 2), реверсивный счетчик 37 адреса шин и сбрасываются в нуль триг" геры 41, 42 и 44 (фиг. 3). На выходах блока 15 устанавливаются нулевые сигналы. С выхода счетчика 37 нуле.—

Как видно из фиг. 4, в серии из

10 отсчетов (Р=10), взятых с 1-й координатной шины, под влиянием одиночной импульсной помехи (фиг. 4а) искажены 5 (наибольший) и 6 (наименьший) модули амплитуд отсчетов

A, (фиг. 4б), которые при сортировке по возрастанию перемещаются соответственно на 10 и 1 позиции (фиг. 4в) и затем отбрасываются. при определении усредненного отсчета:

А = ц,К- А

8 =г

25 вэ

50 вой адрес поступает на второй вход мультиплексора 27 и через выход 24 номера координатной шины блока 23— на адресные входы коммутаторов 3 и

4 шин Х и У. Коммутатор 3 шин Х подключает на вход усилителя 8 шину

Х, (фиг. 5а). Посту-, ающий с выхода синусоидального сигнала генератора 7 синусоидальный сигнал с частотой преимущественна 200-400 кГц усиливается усилителем 6 (фиг. 5б), который запитывает катушку съемника 5. Вели.чина наведенного в координатных шинах

Х и У сигнала зависит от расстояния от них съемника 5. Усиленный усилителем 8 сигнал, наведенный в координатной шине, пропускается через пэлосовой фильтр 9, центральная частота полосы пропусхания которого устдновлена равной частоте сигнала, излучаемого съемником 5. Отфильтрованный полосовым фильтром 9 сигнал (фиг.5r) поступает далее на информационный вход блока 10 аналоговой памяти, на вход стробирования которого с выхода сигнала стробирования генератора ? поступает серия из пяти строб-импуль эв,.синхронизированных во времени с вершиной положительной полуволны выходного напряжения усилителя

6 (.. -г. 5в). Выходной сигнал блока

l0 в виде полки постоянного напряжения (фиг. 5д) фильтруется от коммутационных выбросов и высокочастотных помех фильтром 11 нижних частот (фиг. 5е) и подается на информационный вход АЦП 12, на управляющий вход которого с управляющего выхода генератора 7 подается импульс с длительностью около полутора периодов стробимпульсов, разрешающий оцифровывание сигналов (фиг, 5ж), причем передний фронт импульса совпадает с четвертым строб-импульсом серии. На выходе модуля числа АЦП 12 до окончания действия управляющего импульса устанавливается модуль числа, со-, ответствующий амплитуде сигнала, наведенного в соответствующей коорди-натной шине, а на выходе знака числа — знак числа, которые поступают на соответствующие входы 13 и 14 блока 15. Синхронизация работы блока 15 с процессом аналого-цифрового преобразования осуществляется путем подачи на управляющий вход 16 блока 15 того же импульса с управляющего выхода генератора 7, что и на управляющий

1564661. вход AIIII 12 (фиг. 5ж). По заднему фронту этого импульса формирователем, 45 (фиг, 3, фиг. 5з) генерируется им пульс синхронизации, поступающий на тактовый вход счетного триггера 44 и на выход 19 синхронизации блока 15.

В блоке 15 (фиг. 3) производится анализ оцифрованного сигнала по модулю и по знаку. Когда модуль числа, поступающий через вход 13 блока 15 на первый вход компаратора 38, меньше, чем заранее заданный порог шумов, поступающий в виде цифрового кода с выхода постоянной памяти 40 на второй вход компаратора 38, триггеры

41, 42 и 44 удерживаются в нулевом состоянии "1", поступающей с выхода компаратора 38. Этим же сигналом с выхода компаратора 38 ключ 39 удержи" 20 вается в разомкнутом состоянии. На выходе модуля числа 17 блока 15 присутствует "0". "0" с прямых выходов i D-триггеров 41 и 42 поступают на входы элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 43 25 и на его выходе, являющемся выхо— дом l8 смены знака блока 15, при, сутствует "tj"1 Нулевые значения с выходов 17 и 18 блока 25 поступают на входы 20 и 21 блока 23, который

) .с ! с приходом синхроимпульса с выхода, :19 синхронизации блока 15 на вход 22 синхронизации блока 23 через выход

24 номера координатной шины разрешает опрос следующей координатной шины Х путем добавления единицы в счетчик 37 (фиг. 5a).

Описанный процесс опроса координатных шин Х продолжается до тех ,пор, пока модуль числа на первом вхо- 40 де компаратора 38 не превысит значения кода порога шумов на его втором входе, на его выходе появится "0", разрешающий переключение всех триггеров блока 15, ключ 39 при этом за- 45 мыкается и модуль числа проходит на выход 17 модуля числа блока 15. На выходе 18 смены знака блока 15 будет удерживаться нулевой уровень, По мере приближения опрашиваемых; координатных шин к съемнику координат значение наведенного в них сигнала бу дет возрастать (фиг. 5г).

При каждом запуске процесса аналого-цифрового преобразования гене55 ратор 7 подает соответствующий; импульс длительностью Ф на управляющий вход ADII 12 и управляющий вход 16 блока 15. В момент окончании этого импульса формирователь 45 вырабатывает синхроимпульс, который поступает на тактовый вход счетного триггера

44 и на выход 19 синхронизации блока

I5. Когда компаратор 38 разрешает работу триггеров, счетный триггер 44 под действием синхроимпульса с выхода формирователя 45 перебрасывается н по положительному фронту сигнала, поступающего с его прямого или инверсного выхода, записывает "0" или "1", поступающие с входа 14 знака числа блока 15 в соответствующий П-триггер.

Пока знак числа не меняется, в обоих

D-триггерах 41 и 42 записано одно и то:же двоичное число — нуль или единица, и на выходе элемента 43 ИСКЛЮЧАЮНЕЕ HJIH присутствует "О". Как только произойдет смена фазы считанного координатными шинами сигнала означающая, что на шине Х амплитуда

1 сигнала имеет один знак, а на шине

Х << — обратный знак, на входе 14 знака числа блока 15 логический сигнал изменится на противоположный, в одном из триггеров 41 или 42 состояние изменится на противоположное, на од ном входе элемента 43 ИСКЛЮЧАЮЩЕЕ

ИЛИ будет присутствовать "О", на другом — "1" и на его выходе появится

11 11

1, которая поступит на выход

18 смены знака блока 15. С выхода

18 смены знака блока 25 ")" поступает на вход 21 смены знака блока 23 и далее на первый вход распределителя 36. Распределитель 36 через первый управляющий выход подает на вход управления счета счетчика 37 сигнал на перевод его в режим вычитания, а через второй управляющий выход добавляет одиночный импульс на тактовый вход счетчика 37 и на его выходе адрес меняется со значения

j+1 на j, Затем это число j через второй вход мультиплексора 27 распределитель 36 заносит в ячейку g оперативной памяти 33, .а в ячейку g+1 заносит из постоянной памяти 28 число, соответствующее шагу координатной сетки в миллиметрах. Значения из ячеек g, g+I оперативной памяти 33 под управлением распределителя 36 последовательно заносятся в умножйтель

32, а результат умножения, представляющий собой грубый отсчет положения съемника координат по координате Х, заносится в ячейку g+2 оперативной памяти 33. Так заканчивается стадия

9 1S грубого отсчета положения центра съемника координат по координате Х.

Затем распределитель 36 прекращает подачу импульсов на тактовый вход счетчика 37. Начинается точный отсчет положения съемника координат, Модули считанных с одной и той же координатной шины Х сигналов в так1 тах 1,2,..., P поступают на вход модуля числа 20 блока 23 и далее через первый вход мультиплексора 27 под управлением распределителя 36 разме-. щаются в ячейках Sl S2, SP оперативной памяти 33. Далее распределитель 36 с помощью схемы 31 сравнения производит сортировку чисел в ячейках

Si S2, БР по возрастанию, располагая наименьшее число в ячейке Sl a наибольшее — в ячейке SP. Сортировка производится P раз путем последовательного занесения чисел из соседних ячеек S„ S,(1 (P) в схему 31 сравнения и перемены адресов ячеек, если число из ячейки S больше числа из ячейки Я;,, Затем производится сложение чисел из ячеек S2,. ° .,SP-1 под управлением распределителя 36 путем последовательных операций сложения содержимого ячейки j имеющей первоначальное нулевое значение, с содержимым ячеек S2, SP-I, подаваемым из оперативной памяти 33 через коммутатор 35 на сумматор 29. Результат каждого сложения из сумматора 29 через четвертый вход мультиплексора, 27 записывается в оперативную память

33 no j. Затем распределитель

36 переводит счетчик 37 в режим прямого счета и подает одиночный импульс на его тактовый вход. На выходе счетчика 37 устанавливается адрес j+1. Распределитель 36 повторяет операции считывания модулей сигналов с шины Х„ „ расположения и сортировки их по возрастанию в ячейках

Sl S2,...,SP и сложения чисел из яче. ек S2, БР-1, помещая результат.в ячейку j+1 оперативной памяти 33.

Затем под управлением распределителя

36 числа из ячеек j и j+1 оперативной памяти 33 последовательно подаются через коммутатор 35, находящийся в первом положении, на сумматор 29 и сумма А +А 1, записывается в ячейку

j+2. Затем число А +< из ячейки j+1 через коммутатор 35 заносится в сумматор 29, распределитель 36 переключает коммутатор 35 во второе поло10

64661

55 жение и заносит число А из ячейки «1 в формирователь 34 кода, откуда дополнительный код числа . через ком 1 мутатор 35 поступает в сумматор 29, где путем сложения с дополнительным кодом числа произво ится его вычитание. Результат сложения А -А за)+! носится в ячейку j +3 оперативной памяти 33. Затем под управлением распределителя 36 числа А +А„ < из ячейки j+2 и А -А из ячейки j+3 опе)М ративной памяти 33 последовательно заносятся в делитель 30, где первое число делится на второе. Результат деления через пятый вход мультиплексора 27 заносится в ячейку j+4 оперативной памяти 33, B ячейках j+5„

j+6 оперативной памяти 33 из посгоянной памяти 28 через третий вход мультиплексора 27 последовательно заносятся константы 2 и 0,5. Затем содержимое ячеек j+4 и j+5 последовательно заносится в делитель 30, где первое число делится на второе и результат заносится в ячейку j+7 оперативной памяти 33. Затеи распределите.:ь 36 переводит коммутатор 35 и заносит в сумматор 29 константу

0,5. Далее распределитель 36 переводит .оммутатор 35 во второе положение и из ячейки j+7 оперативной памяти 33 заносит число в формирователь 34 кодов, откуда дополнительный код числа из ячейки ) 7 поступает в сумматор 29 и путем сложения производится его вычитание из константы

0 5. Результат, являющийся точным отсчетом положения центра съемника по координате Х, остается в сумматоре 29. Распределитель 36 переводит коммутатор 35 в первое положение и из ячейки g+2 оперативной памяти 33 через коммутатор 35 заносит значение грубого отсчета в сумматор 29, Результат сложения заносится в ячейку

j+B. Содержимое ячейки j+8 оперативной памяти 33 является суммой грубого и точного отсчетов полол. ения центра съемника по координате Х. Содержимое этой ячейки оперативной памяти

33 под управлением распределителя 36 выдается на информационный выход 25 блока 23 и далее на линию связи с микроЭВМ 26.

Аналогйчно определяется и положение съемчика координат по координате У.

1564661

Формула изобретения

1. Устройство для считывания графической информации, содер)кащее план)пет с системами взаимно ортогональ лых координатных шин, подключенных

Ж информационным входам коммутаторов, адресные входы которых соедииены с первым выходом блока опреде- 10 т ения координат, второй выход котоого является выходом устройства, ыходы коммутатора подключен к входу ервого усилителя, выход которого

1 соединен с входом. полосового фильтра, )с ильтр низкой частоты, выход которого подключен к информационному входу аналого-цифрового преобразователя, енератор сигналов, первый выход коорого соединен через второй усили- 20 тель со съемником координат, индук)тивно связанным с координатными шина ми планшета, о т л и ч а ю щ е е с я

1ем, что, с .целью повьппения помехоус)Фойчивости устройства, оно содержит лок аналоговой памяти и блок срав л ения, выходы которого подключены сортветственно к первому, второму и третьему информационным входам блока, )эпределения координат, второй выход 30

Генератора сигналов соединен со стро бирующим входом блока аналоговой паМяти, информационный вход которого

Подключен к выходу полосового фильтра, а выход — к входу фильтра низкой

)частоты, третий выход генератора сигналов соединен со стробирующими входами аналого-цифрового преобразователя и блока сравнения,, информациьнные входы которого подключены-к 40

Выходам аналого-цифрового преобразователя. 2 ° Устройство по п. 1 о т л ич а ю щ е е с я тем, что блок определения координат содержит постоянную память, мультиплексор, сумматор, делитель, схему сравнения, умножитель,: формирователь кода, коммутатор, распределитель и реверсивный счетчик, счетный и управляющий входы которого соединены соответственно с первым и ,Вторым выходами распределителя, тре гий и четвертый выходы которого

Подключены соответственно к управ.ляющим входам мультиплексора и one55 ратинной памяти, а пятый,, шестой, Юедьмой, восьмой, девятый и десятый

Выходы распределителя соединены соответственно с первыми информационными входами умножителя, схем сравнения, делителя, формирователя кода, управляюшим входом коммутатора и первым информационным входом сумматора, второй информационный вход которого подключен к выходу коммутатора, пер;ый информационный вход которого соединен с выходом формирователя кс— да, выход реверсивного счетчика является первым выходом блока и подключен к второму информационному вхомультиплексора, первый информациьнный вход которого является первым информационным входом блока, вторым и третьим информационными входами г которого являются первый и второй информационные входы распределителя, третий информационный вход которого соединен с первым выходом схемы сравнения, второй выход которой подключен к шестому информационному входу мультиплексора, выход которого соединен с информационным входом оперативной памяти, выход которой подключен к вторым информационным входам коммутатора, формирователя кода, узла деления, схемы сравнения, умножителя и является вторым выходом блока, выход постоянной памяти соединен с третьим информационным входом мультиплексора, четвертый, пятый и седьмой информационные входы которого подключены соответственно к выходам сумматора, делителя и умножителя.

3. Устройство по п. 1, о т л ич а ю щ е е с я тем, что блок сравнения содержит компаратор, ключ, постоянную память, два В-триггера, элемент ИСКЛЮЧА)О))ДЕ ИЛИ, счетный триггер и формирователь импульсов, вход которого является входом стробирования блока, первым информационным входом которого является первый информационный вход компаратора, соединенный с информационным входом ключа, управляющий вход которого, соединенньпл с установочными входами триггеров, подключен к выходу компаратора, второй информационный вход которого сое/ цинен с выходом постоянной памяти, прямой и инверсный выходы счетного триггера подключены соответственно к

С-входам первого и второго D-триггеров, выходы которых соединены с входами элемента ИСКЛЮЧА10ЩЕЕ ИЛИ, выход формирователя импульсов подключен к

Т-входу счетного триггера и является

1З 1564661 14 первым выходом блока, вторым и тре- ветственно выходы ключа и элемента тьим выходами которого являются соот-. ИСКЛЮЧАЮЩЕЕ ИЛИ, I

Ф б

Фиюию спаяли сниюрМИ tua1

)564661 NOH.

А(,)

A(,j д

)564661

Capo дход б w дыход колос

Фихвя йпод

AX I д дыход

ВНЧ I

IInp бк ж ШПа дыход сдинх. 3 у 00vg6 а сть днов. 2I флака 23сиг о сиене мака? йат

Фиаба

Фиаб Ю

Кочны

) i)

/-2 дыход усил

g ноанб сть д а zs ич- IIcm оулвс cvìrdoюаийит

ы ать начныи имоульс щ такта уход счетчика xi ре еив счеанноб31 ремин нпиайооабиав единииу б счетчик 37 о ин ть око н иплексора е и хоо с й™хвда счетчика Ю ВУ Б ло ад с еоеключиив ых нуИьтиилексора

Х7 на еео третий бкод

«е с аа коо натюп ши

ud Г33 78 f йу 33 по адресу у+I жиюв ячеек у и о+I лосле р лью занести 6 унй хитель г и и бе ти их иножение

DedIInoIrraor уанождния ору nm уанести д ячейку +2 03у33

1564661

1564661

Составитель Т. Ничипорович

Редактор О.Спесивых ТехредМ.Ходанич Корректор В, Каб аций

Заказ 1 162 Тираж 559 Подписио е

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-издательскпй комбинат "Патент", r. Ужгород, ул. Гагарина, 101