Устройство для передачи и приема цифровых сигналов
Иллюстрации
Показать всеРеферат
Изобретение относится к электросвязи. Цель изобретения - повышение помехоустойчивости путем формирования сбалансированного биимпульсного сигнала и повышение устойчивости выделения тактового сигнала на приемной стороне. Для этого устройство для передачи и приема цифровых сигналов содержит на передающей стороне источник цифрового сигнала, источник тактового сигнала, формирователь синхросигнала, три эл-та И, сумматор, два триггера, выходной согласующий блок, инвертор и формирователь запирающего импульса, а на приемной стороне - входной согласующий блок, фильтр, формирователь импульсов, резонансный блок, приемник цифрового сигнала, приемник тактового сигнала, блок выделения синхросигнала, два компаратора, пять триггеров, регистр сдвига цифрового сигнала, два инвертора, анализатор сигналов синхронизации, регистр сдвига синхросигнала и два эл-та ИСКЛЮЧАЮЩЕЕ ИЛИ. Устройство по п.2 ф-лы отличается введением на передающей стороне анализатора цифрового сигнала и четвертого эл-та И. Устройство по пп. 3,4 и 5 отличается выполнением формирователя запирающего импульса, анализатора сигналов синхронизации и анализатора цифрового сигнала. 4 з.п. ф-лы, 9 ил.
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИН (51)5 Н 04 L 5/14
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
H A BT0PCH0MV СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ КОМИТЕТ
flQ ИЗОБРЕТЕНИЯМ И ОТНРЫТИЯМ
ПРИ ГКНТ СССР
1 (21) 44 53 01 7/24-09 (22) 30.06.88 (46) 15.05.90. Бюл. и 18 (71) Новосибирский электротехнический институт связи им. Н.Д.Псурцева (72) И.В.Ситняковский, В.A.Кряжев, С.О.Скворцов, А.M.Березин и Б.Н.Маглицкий (53) 621.394.6(088.8) (56) Авторское свидетельство СССР 978375, кл. H 04 L 5/14, 1980. (54) УСТРОЙСТВО ДЛЯ ПЕРЕДАЧИ И ПРИЕМА
ЦИФРОВЫХ СИГНАЛОВ (57) Изобретение относится к электросвязи. Цель изобретения — повышение помехоустойчивости путем формирования сбалансированного биимпульсного сигнала и повышение устойчивости выделения тактового сигнала на приемной стороне. Для этого .устр-во для передачи и приема цифровых сигналов содержит на передающей сторо" не источник цифрового сигнала, исИзобретение относится к электросвязи и может быть использовано для передачи и приема сигналов в цифровых системах.
Целью изобретения является повышение помехоустойчивости путем формирования сбалансированного биимпульсного сигнала и повышение устойчивости выделения тактового сигнала на приемной стороне.
На Фиг. 1 представлена структурная электрическая схема передающей стороны устройства для передачи и приема цифровых сигналов; на фиг. 2
ÄÄSUÄÄ 1564735 А 1 г точник тактового сигнала, формирова тель синхросигнала, три эл-та И, сумматор, два триггера, выходной согласующий блок, инвертор и формирователь запирающего импульса, а на приемной стороне - входной согласующий блок, фильтр, формирователь импульсов, резонансный блок, приемник цифрового сигнала, приемник тактового сигнала, блок выделения синхросигнала, два компаратора, пять триггеров, регистр сдвига цифрового сигнала, два инвертора, анализатор сигналов синхронизации, регистр сдвига синхросигнала и два эл-та ИСКЛОЧЯОЦЕЕ ИЛИ. Устр-во по и. 2 ф-лы отличается введением на передаюцей стороне анализатора цифрового сигнала и четвертого эл-та И. Устр-во по пп. 3, 4 и 5 отличается выполнением формирователя запираюцего импульса, анализатора сигналов синхронизации и анализатора цифрового сигнала.
4 з.п. ф-лы, 9 ил. структурная электрическая схема приемной стороны устройства;на фиг.3 вариант структурной электрической схемы передающей стороны устойства; на фиг. 4 — структурная электрическая схема Формирователя запирающего импульса; на фиг. 5 — анализатор сигналов синхронизации; на фиг. 6 анализатор цифрового сигнала; на фиг. 7-9 — временные диаграммы работы устройства.
Устройство для передачи и приема цифровых сигналов на передающей стороне содержит (фиг. 1) источник 1
156473 5 цифрового сигнала, источник 2 тактового сигнала, Формирователь 3 синхросигнала, первый и второй элемент И 4 и 5, сумматор 6, первый триггер 7, выходной согласующий блок 8, а второй триггер 9, инвертор 10, третий элемент И 11, формирователь 12 запирающего импульса, а на.приемной стороне (фиг. 2) содержит входной согла- 10 сующий блок 13, фильтр 14, формирователь 15 импульсов, резонансный блок 16, приемник 17 цифрового сигна, ла, приемник 18 тактового сигнала, блок 19 выделения синхросигнала, первый и второй компараторы 20 и 21, первый, второй и третий триггеры
,22 - 24, регистр 25 сдвига цифрового
; сигнала, второй инвертор 26, пятый триггер 27, анализатор 28 сигналов 2р синхронизации, регистр 29 сдвига синхросигнала, первый и второй элементы ИСКЛЮЧАЮЩЕЕ ИЛИ 30 и 31, первый инвертор 32 и четвертый триггер
33 ° 25
Устройство для передачи и приема цифровых сигналов на передающей сто-. роне содержит также (фиг. 3) анализатор 34 цифрового сигнала и четвертый элемент И 35. Формирователь 12 запирающего импульса (Фиг. 4) содержит инвертор 36, первый и второй триггеры 37 и 38 и элемент И 39. Анализатор 28 сигналов синхронизации (Фиг. 5) содержит регистр сдвига 40, элемент И-НЕ 41, элемент И 42, элемент 43 задержки и инвертор 44. Анализатор 34 цифрового сигнала (фиг. 6) содержит регистр сдвига 45 и элемент
И 46. ,40
Устройство передачи и приема цифровых сигналов работает следующим образом.
На передающей стороне цифровой сигнал (фиг.-7а) от источника 1 циф- 4> рового сигнала поступает на один из входов первого элемента И 4. Сигнал (фиг. 7б) удвоенной тактовой частоты от источника 2 тактового сигнала поступает на входы второго триггера
9 и инвертора 10. Синхросигнал (фиг. 7в) от формирователя 3 синхросигнала поступает на второй вход формирователя 12 запирающего импульса.
На первый вход формирователя 12 запирающего импульса поступает сигнал тактовой частоты (Фиг. 7г) с инверсного выхода триггера 9. В Формирователе 12 запирающего импульса (фиг. 4) синхросигнал (фиг. 7в) инвертируется инвертором 36 и поступает на информационный вход триггера 37, где сдвигается на половину тактового интервала под воздействием сигнала тактовой частоты (Фиг ° 7г). поступающего на тактовый вход триггера 37, Триггер
38 сдвигает выходной сигнал триггера 37 еще на половину тактового интервала. В результате перемножения, выходных сигналов триггеров 37 и 38 на выходе элемента И 39 Формируется запирающий импульс (Фиг. 7д), задержанный относительно синхросигнала на половину тактового интервала. и длительностью, равной двум тактовым интервалам. В результате перемножения запирающего импульса (фиг. 7д) и сигнала (Фиг. 7г) тактовой частоты, поступающего с инверсного выхода триггера 9, на выходе второго элемента И 5 формируется последовательность импульсов (фиг. 7е), в которой отсутствуют два подряд следующих импульса на тактовых интервалах, соответствующих передаче синхросигнала. Сигнал (фиг. 7ж) тактовой частоты с единичного выхода триггера 9 поступает на второй вход элемента И 4, где перемножается с цифровым сигналом (фиг. 7а). В результате перемножения формируется импульсная последовательность (Фиг. 7з), наличие импульса в которой соответствует передаче цифровой 1, а его отсутствие - передаче
О. В результате логического сложения сигналов (фиг. 7е и 7з) в сумматоре
6 и стробирования суммарного сигнала в элементе И 11 инвертированным сигналом удвоенной тактовой частоты Формируется импульсная последовательность (фиг. 7и), поступающая на вход триггера 7 и формирующая на выходе выходного согласующего блока 8 относительный биимпульсный сигнал (Фиг ° 7 1). Его переходы между уровнями на границах тактовых интервалов переносят признаки цифрового сигнала: наличие перехода - при передаче цифровой единицы, отсутствие — при передаче О. Переходы в середины тактовых интервалов являются признаками тактового сигнала, а их отсутствие на двух соседних тактовых интервалах - признаком передачи дополнительного синхросигнала. При этом интервал времени между переходами определяется стабильностью удвоенной такто5
15
45
55
15 вой частоты и не зависит от разброса времени задержки в элементах И 4 и 5.
Так как стабильность удвоенной тактовой частоты при применении кварцевой стабилизации достаточно высока, то формируемые биимпульсы хорошо сбалансированы, что повышает помехоустойчивость передачи цифровых сигналов.
При введении на передающей стороне (Фиг. 3) анализатора 34 цифрового сигнала и четвертого элемента И 35 цифровой сигнал (фиг. 8а) от источника 1 цифрового сигнала поступает на первый вход анализатора 34 цифрового сигнала, т.е. первый вход регистра
45 сдвига (фиг. 6), на второй вход которого, т.е. тактовый вход регистра сдвига 45 (Фиг. 6), поступает сигнал (фиг. 86) тактовой частоты с единичного выхода триггера 9. Благодаря некоторой задержке цифрового сигнала (фиг. 8а) относительно фронтов сигнала (фиг. 86) тактовой частоты цифровой сигнал записывается в регистр
45 сдвига и сдвигается. Сигналы с выходов регистра 45 сдвига (Фиг. 8в8д) поступают на входы элемента И 46 (Фиг. 6), на выходе которого формируется импульс длительностью, равной длительности тактового интервала, при наличии сигнала логической единицы на всех входах элемента И (фиг.8е), -что соответствует .наличию в цифровом ,сигнале последовательности из трех подряд следующих единиц. Сигнал (Фиг. 8е) с выхода элемента И 46, который является вторым выходом анализатора 34 цифрового сигнала, поступает на второй вход элемента И 35 (Фиг. 3), на первый вход которого поступает синхросигнал (Фиг. 8ж) от формирователя 3 синхросигнала, и при их совпадении по времени синхросигнал проходит на вход формирователя 12 запирающего импульса, где формируется запирающий импульс (фиг. 8з). Цифровой сигнал (фиг. 8д) с последнего выхода регистра 45 сдвига, являющегося первым выходом анализатора 34 цифрового сигнала, поступает на первый вход первого элемента И 4. Далее по алгоритму, формируется относительный биимпульсный сигнал (фиг. 8и)„ при этом признак передачи синхросигнала формируется только в том сЛучае, если перед началом синхросигнала в .цифровом сигнале на выходе источника
1 цифрового сигнала (фиг. 8а) присутствует последовательность из трех подряд следующих единиц (заштрихованная область на Фиг. 8и). В противном
I случае признак синхросигнала не Формируется (область.с двойной штриховкой на Фиг. 8и) . Таким образом, синхросигнал в этом случае передается не постоянно, а время от времени в зависимости от статистики цифрового сигнала. Такой метод передачи синхросигнала допустим в связи с тем, что, как правило, достаточно установить синхронизацию в начале работы устройства, . а в дальнейшем только изредка подтверждать синхронизм. Поэтому достаточно обеспечить условие передачи синхросигнала (создать последовательность из трех единиц) при включении устройства, а далее передавать синхросигнал статистически. При этом сформированный линейный сигнал сбалансирован по постоянной составляющей и при передаче признака синхросигнала (в области с двойной штриховкой на Фиг. 8 при передаче признака синхросигнала возникло бы нарушение баланса). Наличие третьей единицы в последовательности, разрешающей передачу признака синхросигнала, исключает Формирование в выходном сигнале импульса длительностью, равной полуторам тактовым интервалам, который возник бы при комбинации в цифровом сигнале 110.
Относительный биимпульсный сигнал, прошедший физическую цепь, входной согласующий блок 13 и фильтр 14, ком40 паратором 20 преобразуется в прямоугольные импульсы (фиг. 9а), которые поступают на информационный вход триггера 22 и вход Формирователя 15 импульсов. По каждому фронту прямоугольных импульсов (Фиг. 9а) на выходе формирователя 15 импульсов формируется короткий импульс (Фиг. 96), из последовательности которых резонансным блоком 16 выделяется сигнал удвоенной тактовой частоты, который компаратором 21 преобразуется в пос" леДЬвательность прямоугольных импульсов (Фиг. 9в) . При воздействии даннои последовательности на такто" вые входы триггеров 22 и 23 на их выходах из сигнала (Фиг. 9a) поступающего на информационный вход триггера 22, Формируются сигналы (Фиг.9гд), сдвинутые относительно друг дру1564735 га на половину тактового интервала, из которых путем сложения по модулю
2 в элементе ИСКЛЮЧЛОГ!ЕЕ ИЛИ 31 формируется сигнал (Фиг. 9е) содержащий
5 информацию о переходах - единица соответствует наличию перехода, О
его отсутствию. Последовательность импульсов удвоенной тактовой часто ты (Фиг. 9в) поступает также на один из входов элемента ИСКЛЮЧАЮ Г1ЕЕ ИЛИ
)О, на другой вход которого поступает сигнал (фиг. 9ж) с второго выхода; анализатора 28 сигналов синхронизации (с выхода элемента И-НЕ 41, иг. 5). Инвертированный сигнал ,Фиг. 9з) удвоенной тактовой частоты лоступает на вход триггера 33, на выходе которого Формируется сигнал (Фиг. 9и) тактовой частоты. Сигнал тактовой частоты на выходе триггера
1 3 в зависимости от начального состояния триггера может иметь две раз° типичных фазы, отличающиеся на 180 дна из которых неверная. При пра- 25 ильно установившейся фазе передние ронты сигнала тактовой частоты (Фиг. 9и) совпадают с признаком передачи тактового сигнала в импульсной последовательности (Фиг. 9е) на выходе элемента ИМКЛЮЧАЮЦЕЕ ИЛИ 31, при этом возможно наличие только двух подряд следующих нулей - передача признака синхросигнала. Если же Фаза сигнала тактовой частоты уСтановлена неверно, то передние
Фронты сигнала на выходе триггера 33 (фиг. 9и) совпадают с признаком цифрового сигнала в последовательности (фиг. 9е) и число нулей может
40 быть любым. На этом свойстве основан алгоритм установки фазы на выходе триггера 33. Контроль и установка правильной фазы сигнала тактовой частоты происходит при наличии в цифровом сигнале комбинаций из четырех
45 или более подряд следуюц|их нулей,, которая может создаваться принудительно в .начале работы устройства и возникает случайно в процессе передачи цифрового сигнала. При неверно 50 установленной Фазе сигнала тактовой частоты и наличии комбинации из четырех подряд следующих нулей в цифровом сигнале на выходе триггера 27 формируется последовательность из четырех подряд следующих единиц (фиг. 9к), которая поступает на информационный вход регистра 40 сдвига
1 (фиг. 5) анализатора 28 сигналов синхронизации и переписывается на выходы регистра 40 сдвиг-а сигналом тактовой частоты (Фиг. 9и), поступающим на его тактовый вход. При появлении на всех четырех входах элемента И-НЕ 41 сигналов "1" (фиг.9лн) на его выходе, являющемся вторым .выходом анализатора 28 сигналов синхронизации, появляется короткий импульс логического нуля (фиг. 9ж), который делит на выходе элемента
ИСКЛЮЧАЮЩЕЕ ИЛИ 30 импульс на два импульса (Фиг. 9з) - момент to в результате чего дополнительно перебрасывается триггер 33, что соответствует смене фазы сигнала тактовой частоты на противоположную (фиг.9и) момент ta . При этом короткий импульс
"О", задержанный элементом 43 задержки для обеспечения времени, достаточного для срабатывания, поступает на вход инвертора 44, с выхода которого импульс "1" поступает на входы установки "0" регистра 40 сдвига и триггера 27 и сбрасывает их в нуль (фиг. 9к-н) - момент времени t
После установки правильной фазы сигнала тактовой частоты единица записывается в триггер 27 только в отсутствии тактового перехода в принимаемом биимпульсном сигнале. При записи в триггер 27 двух подряд следующих единиц (Фиг. 9к) на обоих входах элемента И 42 (Фиг. 5) анализатора
28 сигналов синхронизации устанавливается сигнал "1" (фиг. 9о), вызываюций появление сигнала "1" на выходе элемента И 42 (Фиг. 9о), являющегося первым выходом анализатора 28 сигналов синхронизации. Импульс "1", являющейся признаком синхросигнала, поступает на информационный вход регистра 29 сдвига синхросигнала, на тактовый вход которого поступает сигнал тактовой частоты (Фиг. 9и) и с выхода регистра ?9 сдвига синхросиг-. нала поступает в блок 19 выделения синхросигнала. Ложный импульс на выходе элемента И 42 (заштрихованный на фиг. 9о), появляющийся в момент установления тактового синхронизма, в регистр 29 сдвига синхросигнала не записывается, так как находится между передними фронтами сигнала тактовой частоты (Фиг. 9и) . Из изложенного следует, что ложные устранения переходов в середине тактовых интер1 56473 5
l0 валов относительно биимпульсного сигнала, возникающие под воздействием помех на одиночных тактовых интервалах, не приводят к нарушение синх.ронизации, что повышает помехоустойчивость приема цифровых сигналов °
Инвертированный сигнал тактовой час тоты, поступающий с выхода инвертора 32 на тактовый вход триггера 24 переписывает на его выход признаки цифрового сигнала (фиг. 9р) из сигнала (Фиг. 9е). поступающего на информационный вход триггера 24, тем самым восстанавливается принимаемый цифровой сигнал. Восстановленный цифровой сигнал после сдвига в регистре 25 сдвига цифрового сигнала поступает в приемник 17 цифрового сигнала. На фиг. 9р штриховкой обозначена область неверно принятого цифрового сигнала до установления тактового синхронизма. Регистры сдвига 5 цифрового сигнала (25) и синхросигнала (29) обеспечивают установление вре-. менных положений цифрового и синхросигналов, необходимых для нормальной работы приемника 17 цифрового сигнала.
Ф о р м у л а изобретения
1. Устройство для передачи и приема цифровых сигналов, содержащее на передающей стороне источник цифрового сигнала с источником тактового сигнала и Формирователем синхросигнала, последовательно соединенные первый элемент И, к первому входу которого подключен выход источника цифрового сигнала, и сумматор, к второму входу которого подключен выход второго элемента И, и последовательно соединенные первый триггер и выходной согласующий блок, а на приемной стороне - последовательно соединенные входной согласующий блок и фильтр, последовательно соединенные первый и второй триггеры, формирователь импульсов, резонансный блок, третий триггер, первый инвертор и приемник цифрового сигнала с приемником такто" вого сигнала и блоком выделения синхросигнала, о т л и ч а ю щ е ес я тем, что, с целью повышения помехоустойчивости путем формирования, сбалансированного биимпульсного сигнала и повышения устойчивости выделения тактового сигнала на приемной стороне, введены на передающей стороне — второй триггер, прямой и инверсный выходы которого соединены соответственно с вторым входом первого элемента И и входом источника так5 тового сигнала и первым входом второго элемента И, последовательно соединенные второй инвертор, к входу которого подключен вход второго
10 триггера и выход источника тактового сигнала, и третий элемент И, к другому входу которого подключен выход сумматора, а выход соединен с входом первого триггера, и Формирователь запирающего импульса, к первому и второму входам которого подключены соответственно выход формирователя синхросигнала и инверсный выход второго триггера, а выход сое20 динен с вторым входом второго элемента И, а на приемной стороне введены первый компаратор, к входу которого подключен выход фильтра, а выход соединен с объединенными первым вхо25 дом первого триггера и входом формирователя импульсов, выход которого соединен с входом резонансного блока, последовательно соединенные второй компаратор, к входу которого подключен выход резонансного блока, первый элемент ИСКЛЮЧАЮЩЕЕ ИЛИ и четвертый триггер, выход которого соединен с входом приемника тактового сигнала, последовательно соединенные второй элемент ИСКЛЙЧАЮЦЕЕ
35 .
ИЛИ, к первому и второму входам которого подключены соответственно вход и выход второго триггера, второй инвертор, пятый триггер, анализатор сигнала синхронизации и регистр сдвига синхросигнала, выход которого соединен с входом блока выделения синхросигнала, а также регистр сдвига цифрового сигнала, выход которого
45 соединен с входом приемника цифрового сигнала, первый вход — с выходом третьего триггера, а второй вход - с объединенными выходом четвертого триггера, входом первого инвертора, вторым входом регистра сдвига синхросигнала, вторым входом анализатора сигналов синхронизации и вторым входом пятого триггера, к третьему входу которого подключен второй выход
55 анализатора сигналов синхронизации третий выход которого соединен, с вторым входом первого элемента ИСКЛЮЧАЮЦЕЕ ИЛ(1, к первому входу которого подключен также второй вход первого
11 156 триггера, а к второму входу третьего триггера - выход второго элемента
И КЛЮЧАЮЦЕЕ ИЛИ.
2. Устройство по и. 1, о т л ич а ю щ е е с я тем, что на передающ и стороне введены последовательно срединенные анализатор цифрового сигнала и четвертый элемент И, при этом в ход формирователя синхросигнала соединен с первым входом формировате,ля запирающего импульса через второй вход четвертого элемента И, выход источника цифрового сигнала соединен
cjпервым входом первого элемента И ч рез первый вход анализатора цифров ro сигнала, к другому входу которог подключен прямой выход второго т иггера.
3. Ус1ройство по пп. 1 и 2, о тл и ч а ю щ е е с я тем, что формир ватель запирающего импульса содержит последовательно соединенные инвфртор, вход которого является первым входом формирователя запирающего ими льса, первый триггер, второй тригг р, другой вход которого объединен с. вторым входом первого триггера и я ляется вторым входом формирователя запирающего импульса, и элемент И, к другому входу которого подключен вход второго триггера, а выход является выходом формирователя запирающе гф импульса.
4. Устройство по пп. 1 и 2, о т— л и ч а ю щ е е с я тем, что анализатор сигналов синхронизации содержит последовательно соединенные ре5 гистр сдвига, первыи вход которого ч является первым входом анализатора сигналов синхронизации, элемент ИНЕ, элемент задержки и инвертор, выход которого соединен с вторым входом регистра сдвига и является вторым выходом анализатора сигналов синхронизации, третий вход которого является вторым входом анализатора сигналов синхронизации, а также элемент И, первый и второй входы которого соединены с и и (n-1)-м выходами регистра сдвига; а выход является вторым выходом анализатора сигналов синхрони20 зации, третьим выходом которого является выход элемента И.-HE„ к дополнительному входу которого подключен первый вход регистра сдвига.
5. Устройство по и. 2, о т л и25 ч а ю щ е е с я тем, что анализатор цифрового сигнала содержит регистр сдвига .и элемент И, входы которого соединены с выходами регистра сдвига, первый и второй входы которого являются соответственно первым и вторым входами анализатора цифрового сигнала, первый и второй выходы которого соединены с выходом элемента И и последним выходом регистра сдвига.
156 > 73 5
Фиг.2,15б4735
Фиа 5 и
Фиг.7
)564735 н о
Фиа9