Преобразователь напряжения в код
Иллюстрации
Показать всеРеферат
Изобретение относится к измерительной технике и может быть использовано в устройствах сбора и обработки информации. Изобретение позволяет повысить точность преобразования. Это достигается тем, что в преобразователь, содержащий источник 1 эталонного напряжения, блок 2 управления, генератор 3 импульсов, ключи 4, 5, 6, интегратор 12, компаратор 13, счетный блок 11, введены ключи 7-10. 3 з.п. ф-лы, 5 ил.
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК (51) 5 Н 03 2 1/52
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К А ВТОРСКОМУ СВИДЕТЕЛЬСТВУ
ГОСУДАРСТ8ЕННЫЙ НОМИТЕТ
ПО ИЗОБРЕТЕНИЯМ И ОТНРЫТИЯМ
ПРИ ГКНТ СССР (21) 4298295/24-24 (22) 1 9.08.87 (46) 23.05 90. Бнл. !! 19 (71) Научно-исследовательский и про— ектно-конструкторский институт автоматизированных систем управления транспортом газа (72) Е.Н. Бантиков, В.Г. Ершов, В.И.Антонец, А.В. Павловский и А.И. Яценко (53) 681 .325(088 .8) (56) Авторское свидетельство СССР
У 1283973, кл. Н 03 М 1/.52, 1986.
Авторское свидетельство СССР
II- 347909, кл. H 03 И 1/52, 1968.
„„SU„„1566481 А 1
2 (54) ПРЕОБРАЗОВАТЕХГЬ НАПРЯ!КН1ИЯ В КОД (57) Изобретение относится к измерительной технике и может быть исполь— зовано в устройствах сбора и обработки информации. Изобретение позволяет повысить точность преобразования. Это достигается тем, что в преобразовав тель, содержащий источник 1 эталонного напряжения, блок 2 управления, генератор 3 импульсов, клн чи 4, 5, 6, интегратор 12, компаратор 1 3, счетный блок 11, введены клн чи 7-10. 3 э.п. ф-лы, 5 ил.
) 566481
Изобретение относится к измерительной технике, в частности к интегрирующим аналого-цифровым преобразователям, и может быть использовано в устройствах сбора и обработки информации.
Целью изобрете:ия является повышение точности преобразования.
На фиг. 1 приведена Функциональная схема преобразователя напряжения в код, на фиг. 2 — Функциональная схема блока управления; на Фиг. 3
Функциональная схема генератора импульсов; на Фиг. 4 — функциональная схема компаратора; на фиг. 5 — схема
Формирователя импульсов .
Преобразователь напряжения в код (фиг.1) содержит источник 1 эталонного напряжения, блок 2 управления, 20 генератор 3 импульсов, клк1чи 4-10, счетный блок ) 1, интегратор ) 2, компаратор 13, шину 14 нулевого потенциала, входную шину 15, шину 16 "Пуск", шину 17 "Сеть, выходную шину 18, ши- g5 ну 19 знака, сигнальную шину 20, шину 21 неисправности датчика, шину 22 неисправности датчика и преобразователя.
Счетный блок (Фиг.1) содержит эле- 30 менты И 23 и 24, реверсивный счетчик
25, RS-триггер 26. Интегратор 12 (фиг.2) содержит резисторы 27-29, операционный усилитель 30, конденсатор 31 . Компаратор 1 3 (фиг.2) со—
35 держит резисторы 32 и 33, операционный усилитель 34, резисторы 35-37, операционный усилитель 38, диод 39, резистор 40, диод 41, резисторы 42 и
43, операционный усилитель 44, форми- 40 рователь 45 импульсов. Влок управления (Фиг . 2) содержит элемент НЕ 46, Формирователь 47 импульсов, элемент
ИЛИ 48, RS-триггер 49, элементы И
50 и 51, RS-триггеры 52 и 53, элемент 45
54 задержки, элемент KIH 55, элемент
И 56, элемент ИЛИ-НЕ 57, Формирователь 58 импульсов, элементы 59-61 развязки, элемент ИЛИ 62.
Генератор импульсов (Фиг . 3) содержит Формирователи 63 и 64 импульсов, элементы ИЛИ 65 и 66, КБ-триггер 67, элементы 68 и 69 задержки, элемент И 70, делитель 71 частоты, RS-триггер 72, элемент HE 73, элемен55 ты И 74 и 75, интегратор 76, управляемый генератор 77 импульсов . Компара тор 1 3 (фиг . 4) содержит рез ис торы 78 и 79 операционный усилитель
80, формирователь 81 импульсов.
Формирователи 45 и 81 импульсов (фиг.5) содержат транзисторы 82 и
83, резисторы 84 и 85, положительную
86 и отрицательную 87 шины источника питания, резистор 88, импульсный трансФорматор 89 с обмотками 90-92, резисторы 93 и 94, шины 95 и 96 нулевого потенциала.
Преобразователь напряжения в код работает следующим образом.
В исходном состоянии имеются сигналы на третьем и четвертом выходах блока 2 и отсутствук т сигналы на первом, втором, пятом и шестом выходах.
Сигнал с четвертого выхода блока 2 удерживает в нулевом положении счетный блок 1).
Сигнал с третьего выхода блока 2 разрешает подстройку частоты генератора 3 и удерживает в открытом положении ключи 6, 9 и 10. Через клкч 6 шина 14 подключена к первому входу интегратора 1 2, через клкч 9 выход источника 1 — к второму входу интегратора 1 2 и компаратора 13. Через ключ 1 О внутри интегратора 12 параллель но конденсатору 31 подключен резис rop 29 и таким образом, интегратор 12 переведен в режим работы обычного усилителя сигналов. На выходе компаратора 13 отсутствуют импульсы. На шинах 1 8 отсутствует код, на шине 19 имеется сигнал.
Преобразователь напряжения в код начинает работать при подаче потенциального сигнала на шину 1 6, перед этим на шину 15 подается преобразуемое напряжение U< Цикл одного преобразования напряжения в код осуществляется в течение двух тактов — в первом (такте интегрировани ) конденсатор 31 интегратора 1 2 заряжа,ется напряжением, равным разности входного (Uz), подключаемого к второму входу интегратора )2, и эталонного (U» ), подключаемого к первому входу интегратора 1 2, напряжений в течение времени, равного периоду сетевого напряжения, во втором (такте дезинтегрирования) конденсатор 31 интегратора
12 разряжается эталонным напряжением, которое подключается к второму входу интегратора 12, к первому входу которого подключается О В (шина 14). При подаче сигнала на шину )б переклкчается блок 2 управления, при этом ис15664 чеэают сигналы на его третьем и четвертом выходах и появляется сигнал на его первом выходе. Вследствие исчезновения сигнала на четвертом вы5 ходе блока 2 снимается запрет на работу счетного блока ll, который не начинает работать, так как отсутствует разрешение с пятого выхода блока 2. Вследствие исчезновения сигнала на третьем выходе блока 2 запрещается подстройка частоты генератора
3 и закрываются ключи 6, 9 и 10 от первого входа интегратора 12 отключается нулевая шина 14, а от второго входа интегратора 12 — источник
1 эталонного напряжения, кроме того, иэ-за закрытия ключа 10 резистор 29 отключается от выхода интегратора 12 (т.е. отключается цепь закорачивания 20 конденсатора 31), и интегратор 12 переходит в режим интегрирования.
Вследствие появления сигнала на первом выходе блока 2 открываются ключи
4 и 7, через ключ 4 источник 1 зта- 25 лонного напряжения подключается к первому входу интегратора J 2, а через ключ 7 преобразуемое напряжение (с шины 15) подключается к второму входу интегратора !2 и второму 30 входу компаратора 13. В момент открытия ключей 4 и 7 на выходе интеграто— ра 2 оказывается напряжение
0,05 В и, таким образом, разность напряжений на входах компаратора 13 остается равной — 0,05 В (т.е. такой же, как в исходном состоянии), на выходах компаратора 13 импульсы не появляются.
Начинается первый такт работы пре- 40 образователя — такт интегрирования, в котором заряжается конденсатор 3! интегратора 12. В момент, когда напряжение на выходе интегратора 12 станет равным U,компаратор 13 выдает 45 на свой первый выход импульс, поступающий на второй вход блока 2 управления, на пятом выходе которого появляется сигнал, разрешающий работу счетного блока 11, который начинает работать в режиме суммирования, определяя число импульсов генератора 3, поступивших на Первый вход счетного блока 11 после появления сигнала на пятом выходе блока 2 (T.е. от момента, 55 когда заряд конденсатора равен О ).
В момент времени, когда с начала счета импульсов пройдет время, равное периоду напряжения сети переменного
8I 6 тока, счетный блок I ле реключ итс я в режим вычитания и выдаст на свой первый выход импульс, поступакщий на четвертый вход блока 2. Одновременно с этим на шине 19 исчезает сигнал, что соответствует знаку + преобразуемого кода. На первом выходе блока
2 исчезает сигнал, а на втором появляется, на пятом выходе блока 2 сигнал сохраняется. Вследствие исчезновения сигнала на первом выходе блока
2 закрываются ключи 4 и 7, а вследствие появления сигнала на втором выходе блока 2 открываются клкчи 5 и
8, к первому входу интегратора 12 оказывается подключенной нулевая шина 14, а к вторым входам интегратора
1 2 и компаратора 1 3 — источник 1 ..
Начинается второй такт работы преобразователя — такт дезинтегрирова— ния. К моменту нечала второго такта конденсатор 31 интегратора 1 2 заряжен до напряжения U — U . Во втором такте напряжение на конденсаторе 31 и на выходе интегратора 2 уменьшается, и в момент, когда напряжение на выходе интегратора 12 станет равным 1! срабатывает компаратор 13 и выдает импульс на свой второй выход . Импульс с второго выхода компара.тора 13 поступает на третий вход блока 2, который переключается — исчезают сигналы на втором и на пятом выходах, выдается импульс на шестой выход и появляется сигнал на третьем выходе.
Вследствие исчезновения сигнала на втором входе и появления сигнала на третьем выходе блока 2 закрывактся ключи 5 и 8 и открываются клкчи 6,8 и 1 О. Вследствие исчезновения сигнала на пятом выходе блока 2 запрещается работа счетного блока 11 в режимах суммирования и вычитания. ITo импульсу с шестого выхода блока 2 считывается результат преобразования напряжения в код и после этого снимается сигнал с первого входа блока
2, т.е. с шины 16, при этом появляется сигнал на четвертом выходе блока 2, на третьем выходе которого сигнал сохраняется, и преобразователь напряжения в код переходит в исходное состояние (при появлении сигнала на четвертом выходе блока счетный блок
1l устанавливается в нулевое положение).
Если входное преобразуемое напряжение положительно, то на шине 9
1 566481 отсутствует сигнал после окончания преобразования, если преобразуемое напряжение отрицательно, тс до окончания второго такта в счетчике 25 произойдет обнуление в процессе вычитания, в результате чего RS-триг— гер 26 счетного б;,ока 11 установится в нулевое состояние, обеспечивающее прохождение счетных импульсов по вхо- 10 ду счетчика "+1 с выхода элемента 24 счетного блока 11 и появление сигнала — знака -" преобразуемого кода на шине 1 9.
Компаратор 13 (Фиг.I) работает 15 следукщим образом.
В исходном положении к второму входу компаратора 13 подключен через ключ 9 источник 1 и, следовательно, на этом входе имеется напряжение -2В, 20 к второму входу подклкчен интегратор
12, на выходе которого напряжение равно — 2,05 В. На выходе операционного усилителя 34, который вместе с резисторами 32 и 33 образует схему повторителя сигнала, напряжение равно — 2 В, на выходе операционного усилителя 38, который вместе с резисторами
35-40 и диодами 39 и 41 образует схему преобразователя Формы сигна- 30 ла (преобразователь формы сигнала выполнен по схеме усилителя с нелинейной обратной связью и за счет выбора величин резисторов 35-40 и типов диодов 39 и 41 имеет большой .-" 10 — 50 коэфФициент усиления в области малых (до 0,1 В) разностей входных напряжений и коэффициент усиления = 2-10 в области разностей напряжений, боль— ших 0,1 В), напряжение равно = 2,5 В. 40
На выходе операционного усилителя 44, который вместе с резисторами 42 и 43 образует схему сравнения напряжений (собственно компаратора), напряжение равно +10 В, на выходах Формирова- 45 теля 45 импульсов отсутствук т импульсы.
В момент вклкчения преобразователя напряжения в код на первом входе компаратора устанавливается напряжение на втором — (U — 0,05 В) и так как разность напряжений на входах компаратора 13 не изменяется, то на выходе операционного усилителя 44 напряжение остается равным +10 В, сле — дователъно, на выходах формирователя
45 импульсы не появляются .
Далее при заряде конденсатора 31 интегратора 12 (в такте интегрирования) напряжение на втором входе коми ара тора 1 3 нач ина е т увеличивать с я, разность напряжений на входах компа ратора 1 3 нач инает уменьшаться по абсолютной велич ине (при этом Koэффициент усиления преобразователя формы сигнала увеличивается) и в момент изменения знака разности напряжений на положительный скачком изменяется напряжение на выходе операционного усилителя 44 до величины — 10 В, вследствие этого формирователь 45 импульсов выдает импульс на свой первый выход. При дальнейшем возрастании напряжения на первом входе компаратора 13 в первом такте (такте интегрирования) и при уменьшении напряжения во втором такте (такте дезинтегрирования) до момента, когда разность напряжений на входах кампаратора 13 изменит знак, на выходе операционного усилителя 44 сохраняется напряжение — 1 0 В . В момент, когда разность напряжений на входах компаратора 1 3 изменит знак с положительного на отрицательный, на выходе операционного усилителя 44 напряжение станет равным +1 0 В, и Формирователь
45 выдаст импульс на свой второй выход .
Блок 2 управления (Фиг . 2) работает следукщим образом.
В исходном положении на входах блока 2 отсутствуют сигналы, RS-триггеры 46,52 и 53 находятся в нулевом положении, на третьем и четвертом выходах блока 2 имеются сигналы, на всех остальных (первом, втором, пятом, шестолi и седьмом) выходах блока
2 отсутствуют сигналы.
Блок 2 управления начинает работать при поступлении сигнала на первый вход, при этом на выходе элементов 46 и 48 и на четвертом выходе блока 2 исчезает сигнал, Формирователь 47 выдает импульс, устанавливакщий RS — триггеры 49 и 52 в единичное положение. Сигнал с прямого выхода
RS-триггера 49 поступает через элемент 59 развязки на первый выход блоKë 2, кроме того, подготавливает к открытию элемент 50 и поступает на второй вход элемента 57, на выходе которого и третьем выходе блока 2 исчезает сигнал, из-за исчезновения сигнала на инверсном выходе ВБ-триггера 49 закрываются элементы 51 и 56.
Сигнал с прямого вь хола РБ-триггера
1 566481
52 запускает элемент 54. Через установленное время появляется импульс на втором входе блока 2, этот импульс устанавливает в исходное — нулевое
5 положение RS-триггер 52, при этом снимается сигнал с входа элемента 54, который устанавливается в исходное положение, кроме того, через элемент
50 устанавливает в единичное положение RS-триггер 53. Сигнал с выхода
RS-триггера 53 поступает на вход формирователя 58, первые входы элементов 56 и 57 и пятый выход блока 2.
Далее поступает сигнал — импульс на четвертый вход блока 2 и устанавливает RS-триггер 49 в нулевое положение, вследствие этого исчезает сигнал на первом выходе блока 2, срабатывает элемент 56, который через элемент
60 развязки выдает сигнал на второй выход блока 2, закрывается элемент
60 и подготавливается к срабатыванию элемент 51 . После этого на третий вход блока 2 поступает импульс, ко- 25 торый через элемент 51 устанавливает в нулевое положение RS-триггер 53, при Этом исчезает сигнал на пятом выходе блока 2, закрывается элемент
56 и на его выходе и втором выходе 30 блока 2 также исчезает сигнал, появляется сигнал на выходе элемента 57, который поступает через элемент 61 развязки на третиР выход блока 2, и срабатывает формирователь 58, с выхода которого импульс поступает на шестой выход блока 2. Далее по сигналу с шестого выхода блока 2 снимается сигнал с первого входа и блок 2 оказывается в исходном положении, 40
В том случае, если через установленное время после подачи сигнала на первый вход блока 2 на его втором входе не появится импульс, то появляется сигнал на выходе элемента 54, ко- 45 торый поступает через элемент 55 на седьмой выход блока 2, сигнализируя о неисправности преобразователя, и шестой выход блока 2 через элемент
ИЛИ 62, выдавая сигнал об окончании преобразования, по сигналу с шестого выхода снимается сигнал с первого входа, и блок 2 переходит в исходное положение. Величина времени задержки элемента 54 выбирается исходя из того, что за это время должен появиться сигнал на первом выходе формирователя 45 импульсов и RS-триггер
52 должен установиться в нулевое положение. Для укаэанных далее (в рлГоте устройства и его блоков) условий это время должно превышать время заряда конденсатора 31 интегратора
12 на величину напряжения 0,05 В и составляет величину в пределах 0,61,0 мс. Таким образом, в этом случае преобразование напряжения в код не выполняется.
В том случае, если после подачи сигнала на первый вход появится сиг— нал на пятом входе блока 2 (это сигнал о неисправности подключенного датчика), то этот сигнал проходит через элемент 55 на седьмоР выход блока 2, сигнализируя о неисправности (что, кроме того, и говорит о ненужности преобразования напряжения от этога источника) и через элемент 62 на шестой выход блока 2.
По сигналу с шестого выхода блока 2 снимается сигнал с первого входа блока 2, который устанавливается в исходное положение, т.е, в этом случае, напряжение не преобразовывается в код.
Генератор 3 импульсов (Фиг.3) работает следующим образом.
Рассмотрим сначала работу узла, состоящего из Формирователей 63 и 64, элементов 65 и бб, RS-триггера 67 и элементов 68 и 69.
Синусоидальное напряжение, поступающее на второй вход генератора 3 (нулевая шина источника питания генератора 3 и одна из шин 17 Сеть" соединены между собой и на фиг.3 не показаны), преобразуется формирователем 63 в прямоугольные импульсы, по переднему фронту каждого из которых
Формирователь 64 выдает импульс на свой первый выход, а по заднему фронту — на второй выход. Допустим, что
RS-триггер 67 находится в нулевом положении, тогда импульс, появившийся на первом выходе формирователя
64, через элемент 65 устанавливает.
RS-триггер 67 в единичное положение, запускается элемент 68 и устанавливается в исходное положение элемент
69 вследствие исчезновения сигнала на его входе. До появления сигнала на выходе элемента 68 появляется импульс на втором выходе Формирователя
64, который через элемент 66 устанавливает RS-триггер 67 в нулевое положение; запускается элемент 69 и устанавливается в исходное положение эле)566481
)2 мент 68 вследствие исчезновения сигнала на его входе. До появления сигнала на выходе элемента 69 появляется снгнал на первом выходе формиро5 вателя 64 и устанавливает КБ-триггер
67 в единичное положение, далее узел работает аналогично.
В том случае, если исчезает синусоидальное напряжение на втором входе генератора 3, то, соответственно, отсутствун!т импульсы на выходе формирователя 63 и выходах формирователя
64. Допустим, что в этом случае RSтриггер 67 также находится в нулевом положении, тогда появляется сигнал на выходе элемента 69, который через элемент 65 устанавливает в единичное положение RS-триггер 67, запускается элемент 68 и устанавливается в исходное положение элемент 69 вследствие исчезновения сигнала на его входе. Через время задержки, на выходе элемента 68 появляется сигнал, уста— навливающий через элемент 66 в нуле- 25 вое положение RS-триггер 67, запускается элемент 69 задержки и устанавливается в исходное положение элемент
68, вследствие исчезновения сигнала и на его входе. Через время, появ— ляется сигнал на выходе элемента 59 и далее узел работает аналогично.
Таким образом, при наличии на втором входе генератора 3 синусоидального напряжения RS-триггер 67 переключа—
35 ется при каждоМ переходе синусоидального напряжения через нулевое значение, т.е. формирует импульсы с периодом, равным периоду синусоидального напряжения и скважностью два, а в 40 том случае, если на втором выходе генератора 3 исчезает синусоидальное напряжение, то триггер 67 на своих выходах Формирует импульсы с перио— дом, равным 2 g, и такыре со скважно- 45 стью два.
Работу генератора 3 в целом рассмотрим при наличии сигнала на его первом входе с момента включения питания, когда на выходе интегратора 76 отсутствует напряжение, и генератор 77 не вьдает поэтому импульсы, при этом принимается, что элементы 74 и 75 закрыты, на входы интегратора 76 не поступает напряжение. При установке в единичное положение КБ-триггера 67 в единичное положение устанавливается и RS-триг— гер 72, но элементы 74 и 75 остаются закрытыми. При последующей установке RS-триггера 67 в нулевое положение открывается элемент 74 и на первый вход интегратора 76 поступает напряжение. На выходе интегратора 76 появляется возрастающее напряжение, начинает заряжаться кон— денсатор (не показан) интегратора 76, вследствие чего управляемый генератор 77 начинает вьдавать импульсы.
При установке RS-триггера 67 в единичное положение элемент 74 закрывается и нарастание напряжения на выходе интегратора 76 прекращается (интегратор 76 запоминает полученную
I! !! порцию напряжения) . При установке
RS-триггера 67 в нулевое положение элемент 74 открывается и вьдает на первый вход интегратора 76 новую !! >! порцию напряжения, частота импульсов, вьдаваемых управляемым генератором .77, возрастает. При установке
RS-триггера 67 в единичное положение элемент 74 закрывается. I åíåðàòîð 3 работ; ет указанным образом до тех пор, пока напряжение на выходе интегратора 76 не достигнет величины, при которой частота импульсов, вьдаваемых управляемым генератором 77, не станет равной или больше установленной f . Если частота импульсов станет равной f, то в момент пере ключения RS-триггера 67 в нулевое положение иь)пульс с выхода делителя
71 переклнчает ВS-триггер 72 в нулевое положение, тогда элементы 74 и 75 остаются закрытыми, а на входы интегратора 76 не поступают сигналы.
Вследствие утечек напряжение на выходе интегратора 76 уменьшается, поэтому частота импульсов, выдаваемых управляемым генератором 77, также уменьшается. В этом случае сигнал на выходе делителя 71 появится через некоторое время после переключения
RS òðèããåðà 67 в нулевое положение, в течение времени между моментом переключения триггера 67 в нулевое положение и моментом переключения в нулевое положение RS-триггера 72 под действием импульса с выхода делителя
71 на выходе элемента 74 — сигнал, напряжение на выходе интегратора 76 начинает возрастать и, соответственно, возрастает частота имт ульсов, вьдаваемых управляемым генератором
77. Если напряжение на выходе интегратора 76 возрастет настолько, что час14
1566481
l3 тота импульсов, выдаваемых управляемым генератором 77, станет больше f y то импуль с с выхода делителя 71 и е реключит RS-триггер 72 в нулевое поло5 жение за некоторое время до переключения RS-триггера 67 в нулевое поло— жение, и в этом случае срабатывает элемент 75, сигнал с его выхода в течение времени между укаэанными моментами поступает на второй вход интегратора 76 и напряжение на его выходе начинает уменьшаться (конденсатор интегратора 76 начинает разряжаться) а в соответствии с этим начнет уменьшаться частота импульсов, выдаваемых генератором 77.
В том случае, если необходимо запретить подстройку частоты импульсов, выдаваемых генератором 77 и, соответ- 2р ственно, генератором 3, необходимо снять сигнал с первого входа генератора 3 и тогда элементы 74 и 75 закрыты, и напряжение на выходе интегратора 76 только уменьшается под действи- 25 ем внутренних утечек °
Ф о р м у л а и з о б р е т е н и я
1. Преобразователь напряжения в Зр код, содержащий первый, второй и третий ключи, интегратор, компаратор, счетный блок, генератор, импульсов, блок управления, источник эталонного напряжения, выход которого соединен с первым входом первого ключа, второй вход которого соединен с первым выходом блока управления, второй и третий выходы которого соединены соответственно с первыми входами вто- 4р рого и третьего ключей, выходы первого, второго и третьего ключей объединены и соединены с первым входом интегратора, выход которого соединен с первым входом компаратора, вы- 45 ход генератора импульсов соединен с первым входом счетного блока, о т л и ч а ю шийся тем, что, с целью повышения точности преобразования, в него введены четвертый, пятый, шестой и седьмой ключи, первый вход четвертого ключа является входной шиной, второй вход соединен с первым выходом блока управления, вторые входы второго и третьего ключей объединены и являются шиной нулевого потенциала, первые входы пятого и шестого ключей объединены с первым входом первого ключа, второй вход пятого ключа объединен с первым входом второго ключа, второй вход шестого ключа объединен с первыми входами седьмого и третьего клнчей и генератора импульсов, второй вход которого является шиной "Сеть, второй вход седь— мого ключа объединен с первым входом компаратора, выходы четвертого, пятого и шестого кл чей объединены и соединены с вторыми входами интегратора и компаратора, выход седьмого ключа соединен с третьим входом интегратора, первый вход блока управления является шиной "Пуск, второй и третий входы соединены соответственно с первым и вторым выходами компаратора, четвертый вход блока управления соединен с первым выходом счетного блока, второй и третий выходы которого являются соответственно выходной шиной и шиной знака, второй и третий входы счетного блока соединены соответственно с четвертым и пятым выходами блока управления, шестой выход является сигнальной шиной, седьмой выход является шиной неисправности датчика и преобразователя, пятый вход †. шиной неисправности датчика.
2. Преобразователь по п. 1, о т л и ч а ю шийся тем, что блок управления выполнен на элементе НЕ, элементе ИЛИ-НЕ, трех элементах развязки, трех RS-триггерах, трех элементах И, трех элементах ИЛИ, элементе задержки и двух формирователях импульсов, вход первого формирователя импульсов объединен с входом элемента НЕ, R-входами первого и второго
RS-триггеров и является первым входом блока, инверсный выход формирователя импульсов соединен с S-входами первого и второго RS-триггеров, Свход первого RS-триггера является четвертым входом блоха, D-вход первого RS-триггера объединен с Daxqдом второго и первым К-входом третьего RS -триггеров, первым входом первого элемента ИЛИ и соединен с выходом элемента НЕ, второй вход первого элемента ИЛИ объединен с первым входом второго элемента ИЛИ и является пятым входом блока, второй вход второго элемента ИЛИ через элемент задержки соединен с выходом второго
RS-триггера, выход второго элемента
ИЛИ соединен с первым входом третьего элемента ИЛИ и является седьмым выхо1 566481
16 дом блока, второй вход третьего элемента ИЛИ через второй формирователь импульсов объединен с первыми входами первого элемента И и элемента ИЛИ5
НЕ, соединен с выходом третьего RSтриггера, который является пятым выходом блока, выхоп третьего элемента
ИЛИ является шестым выходом блока, второй вход элемента ИЛИ-НЕ объединен 1О с входом первого элемента развязки, первым входом второго элемента И и соединен с прямым выходом первого
RS-триггера, выход элемента HJIP-HE соединен с входом второго элемента развязки, второй вход первого элемента И объединен с первым входом третьего элемента И и соединен с инверсным выходом первого РБ-триггера, выход первого элемента И соединен с входом третьего элемента развязки, выходы первого, второго и третьего элементов развязки являются соответственно первым, третьим и вторым выходами блока, второй вход второго 25 элемента И объединен с С-входом второго RS-триггера и является вторым входом блока, второй вход третьего элемента И является третьим входом блока, выходы второго и третьего эле- щ ментов И соединены соответственно с
S- и вторым R-входами третьего RSтриггера, выход первого элемента ИЛИ являются четвертым выходом блока.
3. Преобразователь по п. 1, о тл и ч а ю шийся тем, что генератор импульсов выполнен на двух формирователях импульсов, двух элементах
ИЛИ, двух RS-триггерах, двух элементах задержки, трех элементах И, де- 4О лителе частоты, элементе НЕ, последовательно соединенных интеграторе и управляемом генераторе импульсов, выход которого соединен с первым входом первого элемента И H является 4 выходом генератора, второй вход первого элемента И объединен с первым входом второго элемента И и соединен с прямым выходом первого RS-триггера, выход первого элемента И через делитель частоты соединен с R-входом первого RS-триггера, S-вход которого объединен с входом элемента HF первым входом третьего элемента И, входом первого элемента задержки и соединен с прямым выходом. второго RS— триггера, инверсный выход первого RSтриггера соединен с вторым входом третьего элемента И, третий вход которого объединен с вторым входом второго элемента И и является первым входом генератора, третий вход второго элемента И соединен с выходом элемента НЕ, выходы второго и третьего элементов И соединены соответственно с первым и вторым входами интегратора, инверсный выход второго RSтриггера соединен через второй элемент задержки с первым входом первого элемента ИЛИ, второй вход которого соединен с первым выходом первого формирователя импульсов, второй выход которого соединен с первым входом второго элемента ИЛИ, второй вход которого соединен с выходом первого элемента задержки, выходы первого и второго элементов ИЛИ соединены соответственно с S- u R-входами второго
RS-триггера, вход первого формирователя импульсов соединен с выходом второго формирователя импульсов, вход которого является вторым входом генератора.
4. Преобразователь по п. 1, о т л и ч а ю шийся тем, что счетный блок выполнен на двух элементах
И, реверсивном счетчике импульсов и
RS-триггере, прямой выход которого соединен с первым входом первого элемента И, инверсный выход соединен с первым входом второго элемента И и является третьим выходом блока, S-вход
RS-триггера соединен с первым выходом реверсивного счетчика, который является первым выходом блока, S-вход
RS-триггера соединен с вторым выходом реверсивного счетчика, вход вычитания и сложения которого соединены соответственно с выходами первого и второгс элементов И, а вход сброса является вторым входом блока, вторые входы первого и второго элементов И объединены и являются первым входом блока, третьи входы первого и второго элементов И объединены и являются третьим входом блока.
1566481 А г.й
noh
Фиг,4
Составитель А.Титов
Техред g.Ходанич Корректор C.V1eKMaP
Редактор И. Шулла
Заказ 1228 Тираж 667 Подписное
ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР
113035, Москва, Ж-35, Раушская наб., д. 4/5
Производственно-издательский комбинат "Патент", г. Ужгород, ул. Гагарина, 101 дхо
ыходы
1 (E)
Фиг.5
Ь!хоФ