Резервированное запоминающее устройство

Реферат

 

1. Резервированное запоминающее устройство, содержащее К-основных n-разрядных блоков памяти, выходы всех блоков памяти соединены с соответствующими одними входами первого блока сумматоров по модулю два и блока выдачи информации, выходы первого резервного блока памяти соединены с другими входами первого блока сумматоров по модулю два, выходы блока выдачи информации являются информационными выходами устройства, а другие входы соединены с выходами блока постоянной памяти, соответствующие одни адресные входы которого соединены с выходами первого блока сумматоров по модулю два, второй блок сумматоров по модулю два, отличающееся тем, что, с целью упрощения устройства и повышения его надежности за счет уменьшения разрядности второго резервного блока памяти, сокращения адресного пространства блока постоянной памяти и упрощения второго блока сумматоров по модулю два, второй блок сумматоров по модулю два содержит m сумматоров по модулю, каждый на входов, где = n + 2 - b, выходы которых соединены с соответствующими другими адресными входами блока постоянной памяти, первый входы каждого из m сумматоров по модулю два соединены с соответствующими разрядными выходами второго резервного блока памяти, вторые входы первых (n - b) сумматоров по модулю два соединены с соответствующими выходами первого резервного блока памяти, остальные входы этих сумматоров по модулю два соединены с соответствующими разрядными выходами основных блоков памяти, сумма индексов (i + j) которых равна двум и (m + 3) - для первого сумматора по модулю два, трем и (m + 4) - для второго сумматора, ..., (m + 1) - для m-го сумматора, где i (i = 1÷К) и определяется порядковый номер основного блока памяти, j = 1 ÷ n и определяет порядковый номер разряда в этом блоке памяти, а коэффициент b = 1 ÷ n и определяет число разрядов первого резервного блока памяти, не используемых при формировании информации второго блока сумматоров по модулю два.

2. Устройство по п.1, отличающееся тем, что блок выдачи информации содержит элементы исключающее ИЛИ, выходы которых являются информационными выходами устройства, первые входы соединены с соответствующими одними входами блока, а вторые входы - с соответствующими другими входами блока.