Приемник многочастотных сигналов

Иллюстрации

Показать все

Реферат

 

Изобретение относится к электросвязи. Цель изобретения - повышение помехоустойчивости при воздействии импульсных помех. Приемник содержит усилитель 1, полосовой фильтр 2, блок 3 фильтров-интеграторов, блок 4 амплитудных детекторов, блок 5 выбора максимального сигнала, блок 6 электронных ключей, аналоговый эл-т ИЛИ 7, формирователь 8 регистрирующих импульсов. Цель достигается введением арифметического блока 9, усилителя-ограничителя 10, дополнительного формирователя 11 регистрирующих импульсов и эл-та И 12, с помощью которых формируется импульс, поступающий на коммутирующие входы блока 3 фильтров-интеграторов, переводя их в исходное состояние, и на управляющие входы блока 6 электронных ключей, разрешая регистрацию эл-та сигнала. При этом регистрация информации на выходе приемника происходит в момент времени, соответствующий смене многопозиционного частотно-манипулированного сигнала, т.е. тогда, когда соотношение сигнал/помеха будет максимальным. Приемник по п. 2 ф-лы отличается выполнением формирователя 11. 1 з.п. ф-лы, 2 ил.

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИН (1) H 04 Q 1/46

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

9 с

6 ь

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТНРЫТИЯМ

ПРИ ГКНТ СССР

К А ВТОРСНОМУ СВИДЕТЕЛЬСТВУ (61) 1284007 (21) 4496812/24-09 (22) 17,10.88 (46 i 07,06.90, Бюл, У 21 (71) Киевский политехнический институт им, 50-летия Великой Октябрьской социалистической революции (72) Ф,A,Êàòêîâ, В.А,Артеменко, А,И,Ролик и В.В.Гетьман (53) 621.394,62 (088,8) (56) Авторское свидетельство СССР

Р 1284007, кл. H 04 Q 1/46, 1985. (54) ПРИЕМНИК МНОГОЧАСТОТ%1Х СИГНАЛОВ (57) Изобретение относится к электро связи, Цель изобретения — повышение помехоустойчивости при воздействии импульсных помех. Приемник содержит усилитель 1, поло совый фильтр 2, блок . 3 фильтров-интеграторов,.блок 4 амплитудных детекторов, блок 5 выбора максимального сигнала, блок 6 элек„„Я0„„! 570О32 А 2

2 тронных ключей, аналоговый эл-т ИЛИ 7, формирователь 8 регистрирующих импульсов. Цель достигается вв едением арифметического блока 9, усилителяограничителя 10, дополнительного формирователя 11 регистрирующих импульсов и эл-та И 12, с помощью которых формируется импульс, поступающий на коммутирующие входы блока 3 фильтровинтеграторов, переводя их в исходное состояние, и на управляющие входы блока 6 электронных ключей, разрешая регистрацию эл-та сигнала. При этом регистрация информации на выходе приемника происходит в момент времени, соответствующий смене многопозиционного частотно-манипулированного сигнала, т.е. тогда, когда соотношение сигнал/ помеха будет максимальным, Приемник по п, 2 ф-лы отличается выполне- ( нием формирователя 11. 1 з.п.ф-лы, 2 ил. !

М >

1570032

Изобретение относится к электросвязи, может исполвзоваться:в системах телемеханики, передачи данных для приема сигналов Многопозиционной частотной манипуляции и является усовершенствованием изобретения по авт, св. И - 1284007.

Цель изобретения " повышение помехоустойчивости при воздействии им- 10 пульсных помех, На фиг, 1 изображена структурная ,электрическая схема приемника; на фиг. 2 — схема дополнительного >формирователя регистрируюших импульсов, Приемник содержит входной усили-. тель 1, полосовый фильтр 2, блок 3 фильтров-интеграторов, блок 4 амплитудных детекторов, блок 5 выбора максимального сигнала, блок 6 электрон- 20 ных ключей, аналоговый элемент NJM 7, . формирователь 8 регистрирующих импульсов, арифметический блок 9, усилительограничитель 10 дополнительный формирователь 11 регистрирующих импульсов, 25 элемент И 12. Дополж телыый формирователь 11 состоит из компаратора 13, первого инвертора 14, первого 15 и второго 16 ключей, первого 17., второго 18 реверсивных счетчиков, цифроана-30 логового преобразователя (ЦАП) 19, задающего генератора 20, элемента И

21, двоичного счетчика 22 второго инвертора 23, триггера 24, одновибратора 25, 35

Приемник работает следующим образом, Сигналы иэ канала связи поступают на входной усилитель 1, где происходит их усиление,. затем проходят полосовый фильтр 2, выделяющий полосу рабочих частот данного устройства, сигналы с выхода фильтра 2 поступают на входы блока 3 фильтров-интеграторов > каждый из которых настроен на прием сигнала .отдельной позиции частоты, Выходные сигналы с блока 3 фильтров-интеграторов идут на блок 4 амплитудных детек- торов где происходит выделение огибающих этих сигналов, Сигналы с выходов блока 4 амплитудных детекторов поступают на М входов блока 5 выбора максимального сигнала. Сигнал на одном иэ выходов. блока 5 появится только в том случае, если он превышает все остальные сигналы, поступающие на входы, 55

Выделенный максимальный (рабочий) сигяът поступает на вход аналогового элемента И1П1 7, с выхода которого снгйал поступает на вход формирователя

8 регистрирующих импульсов, в котором в момент достижения максимума огибающей сигнала с выхода рабочего фильтра, т,е, в значащий момент времени, выра-: батывается импульс, поступающий на вход элемента И 12, В дополнительном формирователе 11 регистрирующих импульсов определяется момент достижения минимума суммарным сигналом U > состоя1цим иэ суммы сигнало з с выхода блока 4 эа вычетом сигнала с выхода рабочего фильтра, имеющего максимальное значение огибающей и выделенного блоком 5 и аналоговым элементом ИЛИ 7. Для этого сигналы с выходов блока 4 поступают на входы арифметического блока 9, где они суммируются и от полученного суммарного сигнала зычитается сигнал с выхода аналогового элемента ИЛИ 7, Предлагаемое устройство предназначено для приема ортогональных сигналов, у которых при длительности единичного элемента, равного Т, разнос между любыми двумя соседними позициями частоты равен 1/T. Для приема таких сигналов коммутируемый фильтр-интегратор является согласованным фильтром, Огибающая U; i--1 Ì сигнала с выхода фильтра (сигнал на выходе соответствующего амплитудного детектора), резонансная частота f, р i--1,M которого не совпадает с частотой f j=I,Ì

J входного сигнала, описывается выражением

csin 2«(;-fi )I

l 271(f -f )! и равна нулю в моменты времени, кратные

Т!К, где K=(Г, -f> )/ 1f, а сумма U всех огибающих, за исключением огибающей с выхода фильтра-интегратор а, резонансная частота которого совпадает с частотой входного сигнала, становится равной нулю в моменты времени, кратные T т,e, в значащие моменты времени, когда происходит смена посылок, соотношение сигнал/помеха максимально и когда необходимо осуществлять регистрацию элементов сигнала, Таким образом, определение момента достижения минимального значения суммарным сигналом U позволяет установить оптимальный момент для регистрации элементов сигнала и гашения фильтров-интеграторов блока 3. Момент достижения минимума сигналом У определяется дополнительно формирователем сигнала, поступающего на вход допол-, нительного формирователя 11, Таким обр аз ом, появление пер едне ro фронт а в выходном сигнале триггера 24 гвидетельствует о смене знака производной входного сигнала дополнительного формирователя 11 с "-" на "+" определяет момент достижения входным сигналом минимума и устанавливает. оптимальный момент выдачи регистрирующего импуль са одновибратором 25.

Сигналы с выходов формирователей

8 и 11 поступают на вход элемента И

12,- на выходе которого сигнал логической единицы появляется только тогда, когда сигналы на выходах формирователей 8 и 11 одновременно рав ы логической единице.

Импульс с выхода элемента И 12 поступает на коммутирующие входы фильтров-интеграторов блока 3, переводя их в исходное состояние, и на управляющие входы блока 6, разрешая регистрацию элемента сигнала, При этом регистрация информации на выходе приемника происходит в момент времени, соответствующий смене многопозиционного частотно-манипулированного сигнала, т.е. тогда, когда соотношение сигнал /помеха максимально, Формула изобретения

1, Приемник многочастотных сигналов по авт. св, Р 1284007, о т л и ч а ю шийся тем, что, с целью повышения помехоустойчивости при воздействии импульсных помех, введены арифметический блок, дополнительный фор- мирователь регистрируюнщх импульсов, усилитель-ограничитель, элемент И, причем выход формирователя регистриРующих импульсов соединен с управляющипая входами блока электронных ключей и блока фильтров-интеграторов через элемент И,. выходы блока амплитудных детекторов соединены с выходаьы арифмети че ского блока, соответствующий вход которого соединен с выходом аналогового элемента ИЗИ, выход арифметического блока через последовательно соединенные усилитель-ограничитель и дополнительный формирователь регистрирующих импульсов соединен с другим входом элемента И, 2, Приемник по и. 1, о т л и ч аю шийся тем, что дополнительный формирователь ре гис трирующих импуль5 1570032

11. Поскольку сигнал U имеет несколько локальных минимумов, то для выделения .главного минимума (максимального приближения к нулевому уровню) и в устройство введен усилитель-ограни5 читель !О. Основой дополнительного формирователя 11 является следящий аналого-цифровой преобразователь, дополнительный формирователь 11 рабо- 10 тает следующим образом, Реверсивные счетчики 17 и 18 осуществляют преобразование тактовых импульсов задающего генератора 20 в двоичный код, Этот код подается на

ЦАП 19,. где преобразуется в аналоговый сигнал, который. компаратором 13 сравнивается с входным аналоговым сигналом, поступающим с усилителяограничителя "1О. 20

Если входной сигнал меньше сигнала обратной связи с выхода ЦАП 19, то реверсивные счетчики 17 и 18 по выходному управляющему сигналу компаратора 13, поданному через элементы 25

14- 16, начинает работать в режиме вычитания, что приводит к уменьшению сигнала обратной связи, Как только входной сигнал превысит сигнал обратной связи, реверсивные счетчики l 7 30 и 18 по сигналу компаратора 13 начинают работать в режиме суммирования,. увеличивая тем самым сигнал обратной связи

Элементы 14-16 предназначены для преобразования выходных сигналов компаратора 13 (О и 1) в соответствующие кодовые комбинации, управляющие работой реверсивных счетчиков 17 и

18, Изменения сигнала на выходе компа- 40 ратора 13 определяет смену направления счета реверсивных счетчиков 17 и

18, Когда сигнал на входе компаратора

13 постоянный, напряжение на его выходе изменяет знак по каждому очеред- 45 ному импульсу, поступающему с выкода задающего генератора 20, Определение участка, на котором сигнал на выходе компаратора 13 имеет уровень логической единицы на протяжении не менее 50 чем двух тактов задающего генератора

20, а это свидетельствует о том, что. дополнительный формирователь 11 начал анализировать возрастающий входной сигнал, осуще ствля ется посредством элемента И 21, двоичного счетчика 22, инвертора 23 и триггера 24, Изменение уровня сигнала на выходе триггера 24 соответствует смене знака производной

15моозг

Г

Составитель Н,Лаз арева

Техред JI.Ñåðäþêoâà

Корректор М,Кучерявая

Редактор Н, Лазаренко

Подписное

Тираж 525

Заказ 1460

ВНИИПИ Государственного комитета по изобретениям и открытиям при Г Т и ГКНТ СССР.

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-издательский комбинат Патент, r,Ужгород, у и II y л. Гага ина 101

P ь сов содержит компаратор„ первый вход которого является входом дополнительного формирователя регистрирующих им.— пульсов, а выход компаратора соединен с первым входом первого ключа, входом

5 первого инвертора, первыми входами элемента И и триггера, выход первого инвертора соединен с первым входом второго ключа и первым входом двоичного счетчика, к второму входу котороIro подключен выход элемента И, выход ! двоичного счетчика через второй ин вертор соединен с вторым входом триггера, выход задающего генератора сое-.; 15 ахинеи с вторыми входами первого и второго ключей, выходы которых соединены с входами первого реверсивного счетчика, одни выходы которого подключены к входам второго реверсивного счетчи-. ка, а другие выходы и выходы второго реверсивного счетчика соединены с входами цифроаналогового преобразователя, выход которого подключен к другому входу компаратора, выход триггера соединен с входом одновибратора, при этом его выход является выходом дополнительного формирователя регистрирующих импульсов, выход задающего генератора соединен с вторым входом элемента И.