Многоканальное резервированное запоминающее устройство
Реферат
Многоканальное резервированное запоминающее устройство, содержащее дешифратор и информационные каналы, каждый из которых состоит из двух блоков памяти, первого сумматора, блока сравнения, коммутатора, выходы которого являются выходами соответствующего канала устройства, входы первой группы коммутатора соединены с соответствующими выходами первого сумматора, входы первой группы которого соединены с соответствующими выходами второго блока памяти, вход питания первого блока памяти является входом питания соответствующего канала устройства, а выходы соединены с соответствующими входами второй группы коммутатора и с соответствующими входами второй группы первого сумматора предыдущего канала, выход дешифратора является контрольным выходом устройства, выходы группы дешифратора соединены с входами управления коммутацией коммутаторов соответствующих информационных каналов устройства, а входы первой группы дешифратора соединены с выходами блоков сравнения соответствующих информационных каналов устройства, отличающееся тем, что, с целью упрощения устройства, каждый информационный канал содержит второй сумматор и элемент дешифрации, входы первой группы которого соединены с соответствующими входами первой группы второго сумматора и соответствующими выходами первого блока памяти, входы второй группы элемента дешифрации соединены с соответствующими входами второй группы второго сумматора и соответствующими выходами второго блока памяти последующего информационного канала устройства, входы первой группы блока сравнения соединены с соответствующими выходами второго сумматора и соответствующими входами второй группы блока сравнения предыдущего информационного канала устройства, выходы элементов дешифрации всех каналов соединены с соответствующими входами второй группы дешифратора, входы питания вторых блоков памяти соединены со входами питания первых блоков питания предыдущих информационных каналов устройства.