Устройство для восстановления воспроизводимой информации

Иллюстрации

Показать все

Реферат

 

Изобретение относится к технике накопления информации. Устройство для восстановления воспроизводимой информации отслеживает положение входных данных и устанавливает их автоматически в центр временного "окна", устраняя при этом погрешность подстройки входных данных, вызванную влиянием встречных фазовых искажений на воспроизводимый сигнал. 2 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (st)s G 11 В 20/10, 27/10

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР

СПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4373328/24-10 (22) 05.02.88 (46)15.07.90. Бюл. М 26 (72) Н.В, Байкин, В.А. Горячев и В.К, Цапулин (53) 534,852(088.8) (56) Патент США М 4191976, кл. 6 11 В 5/09, опублик: 1980.

Авторское свидетельство СССР

М 1394238, кл. G 11 В 20/10, 1986.

„„Я „„1578761 А1 (54) УСТРОЙСТВО ДЛЯ ВОССТАНОВЛЕНИЯ ВОСПРОИЗВОДИМОЙ ИНФОРМАЦИИ (57) Изобретение относится к технике накопления информации. Устройство для восстановления воспроизводимой информации, отслеживает положение входных данных и устанавливает их автоматически в центр временного "окна", устраняя при этом погрешность подстройки входных данных, вызванную влиянием встречных фазовых искажений на воспроизводимый сигнал. 2 ил.

1578761 выходом мультиплексора 4 и синхрониэирующим входом реверсивного счетчика 10 и 55 подключен выходом к входу второгоделителя 16 частоты, Устройство работает следующим образом (на временных диаграммах фиг. 2 буквенные обозначения сигналов соотИзобретение относится к накоплению информации, а именно к устройствам для восстановления воспроизводимой информации.

Цель изобретения — снижение погрешности восстановления информации за счет уменьшения влияния фазовых колебаний, На фиг. 1 и 2 приведена функциональная схема устройства для восстановления воспроизводимой информации; на фиг. 2— временные диаграммы его работы.

Устройство для восстановления воспроизводимой информации содержит блок 1 фаэовой автоподстройки частоты, подключенный входом к входной шине 2 и через блок 3 последовательно соединенных элементов задержки к входам мультиплексора

4 и выходом подключенный через последовательно соединенные первый элемент 5 задержки и первый делитель 6 частоты к первому входу декодера 7, подсоединенного выходом к выходной шине 8 и вторым входом к соединенным между собой синхронизирующему входу первого триггера 9 и выходу мультиплексора 4. Первый триггер 9 соединен информационным входом с выходом первого элемента 5 задержки, Реверсивный счетчик 10 подключен выходами к адресным входам мультиплексора 4, Кроме того, устройство для восстановления воспроизводимой информации содержит первый, второй, третий и четвертый элементы И 11 — 14, второй элемент 15 задержки, второй делитель 16 частоты, второй и третий триггеры 17 и 18 и элемент ИЛИ вЂ” НЕ

19, подключенный выходом к входу разрешения счета реверсивного счетчика 10, первым входом через третий элемент И 13 — к выходам второго и третьего триггеров 17 и

18, подсоединенных инвертирующими выходами через четвертый элемент И 14 к соединенным между собой второму входу элемента ИЛИ вЂ” НЕ 19 и управляющему входу реверсивного счетчика 10, и подсоединенных информационными входами к выходу первого триггера 9 и синхронизирующими входами к выходам соответствейно первого и второго элементов И 11 и 12.

Первый и второй элементы И 11 и 12 подключены первыми входами к выходу мультиплексора 4 и вторыми входами — к выходам второго делителя 16 частоты, При этом второй элемент 15 задержки включен между

50 ветствуют одноименным точкам схемы фиг, 1).

Блок 1 фазовой автоподстройки частоты вырабатывает синхросерию для входной информации с одновременной привязкой по частоте и фазе, С его выхода синхросерия через элемент 5 задержки, делитель 6 частоты поступает на один вход декодера 7, на другой вход которого поступает входная информация с выхода мультиплексора 4. Декодер.7, предназначенный для метода записи

МФМ, осуществляет декодирование информации. Блок 3 последовательно соединенных элементов задержки предназначен для задержки импульсов входной информации, и представляет собой согласованную линию задержки. Мультиплексор 4 производит выборку задержанных сигналов в соответствии с адресом, указанным реверсивным счетчиком 10 импульсов. Триггеры 17, 18 и

9, элементы И 13 и 14, ИЛИ вЂ” НЕ 19 задают режим направления счета, хранение состояния, реверсивному счетчику 10 импульсов.

Схема, выполненная на делителе частоты

16, элементах И 11 и 1 2 разделяет входные данные с выхода мультиплексора 4 на четные и нечетные импульсы, по анализу которых задается режим работы реверсивному счетчику 10 импульсов. Элемент 15 задержки осуществляет задержку удвоенной синхросерии с выхода блока 1 фазовой автоподстройки частоты и равен половине максимальной величины задержки блока 3 последовательно соединенных элементов задержки, чтобы иметь возможность получения как поздней, так и ранней задержки в пределах временного "окна". Элемент 15 задержки служит для исключения состязаний импульсов в реверсивном счетчике 10 импульсов во время задания ему режима работы и прихода счетного импульса.

Принцип работы устройства основан на автоматической установке данных в центр временного "окна", при этом устраняя погрешность синхронизации входных данных к центру временного "окна", вызванных влиянием фазовых колебаний, Первый импульс информации через блок 3 последовательно соединенных элементов задержки и мультиплексор 4 поступает на синхронизирующий вход триггера 9, на информационный вход которого через элемент 5 задержки поступает удвоенная частота с блока 1.фазовой автоподстройки частоты. Если триггер 9 установится в нулевое состояние, то это означает, что импульс данных находится не в центре временного

"окна", а сдвинут влево, т,е. присутствует ранняя задержка. Состояние триггера 9 перепишется в один из триггеров 17 или 18

1578761

10

30

55 (например, в 18). Если триггер 17 находится в нуле, то на выходе элемента ИЛИ-НЕ 19 будет присутствовать низкий уровень, а на выходе элемента И 14 — высокий, В результате на входах разрешение счета и направление счета реверсивного счетчика 10 будут соответственно логический "0" и "1". Это соответствует счету ь режиме суммирования, и импульс с выхода элемента 15 задержки увеличит значение реверсивного счетчика 10 на единицу. В соответствии с новым адресом мультиплексор 4 произведет выборку поздне задержки данных с блока 3, Следующий скомпенсированный импульс данных вновь поступит нэ синхронизирующий вход триггера 9 и вновь про° .изойдет анализ положения импульса относительно центра временного "окна".

Если триггер 9 подтвердит предыдущее состояние, -,о это значение перепишется, например, в другой триггер 17. В результате этого нэ входах разрешение счета и направления счета реверсивного счетчика 10 будет присутствовать соответственно низкий и высокий уровни, что соответствует счету в режиме суммирования. Импульс с выхода элемента 15 задержки вновь увеличит значение реверсивного счетчик: 10 и выберется следующая поздняя задержка и т.д.

Задержка будет увеличиваться до тех пор, пока импульс данных не пройдет центр временного "окна" и триггер 9 установится в единицу, Данное состояние триггера 9 означает, что импульс данных находится не в центре временного "окна" и присутствует поздняя задержка, Состояние триггера 9 перепишется в один из триггеров 17 или 18 (например 18). Если триггер 17 находится в единице, то на выходе элементов ИЛИ вЂ” НЕ

19, 14 будет низкий уровень, В результате на входах разрешение счета и направление счета реверсивного счетчика 10 будет соответственноо логический "0". Это соответствует счету в режиме вычитания, и импульс с выхода элемента 15 задержки уменьшит значение реверсивного счетчика 10 на единицу. В соответствии с новым адресом мультиплексор 4 произведет выборку ранней задержки данных с блока 3 элементов за держки. Следующий скомпенсированный импульс данных вновь поступит на синхронизирующий вход триггера 9 и вновь произойдет анализ положения импульса относительно центра временного "окна".

Если триггер 9 подтвердит предыдущее состояние, то это значение перепишется, например, в другой триггер 17. В результате этого на входах разрешение счета и направление счета реверсивного счетчика 10 будет присутствовать низкий уровень, что соответствует чету в режиме вычитания. Импульс с выхода элемента 15 задержки вновь уменьшит значение реверсивного счетчика

10 и выберется следующая ранняя задержка данных. Задержка будет уменьшаться до тех пор. пока импульс информации не пройдет центр временного "окна" и триггер 9 установится в нулевое состояние и т.д.

При переходе импульсов данных центра временного "окна" из области ранней эадержки в позднюю и из поздней задержки в раннюю, а также при встречных фазовых колебаний воспроизведенного сигнала схема работает следующим образом.

Триггер 9 находится в нулевом состоянии. Это означает, что импульс данных находится не в центре временного "окна", т.е. присутствует ранняя задержка, Триггеры

17, 18,. например, также находятся в нуле.

При выборе более поздних задержек импульс данных перейдет центр временного. "окна" и триггер 9 установится в единицу.

Его значение перепишется только в один из триггеров 17 или 18, Другой же из этих триггеров 17 или 18 будет находиться в нуле. В результате, на выходе элемента ИЛИ вЂ” НЕ 19 будет высокий уровень. Высокий уровень на входе разрешен,е счета реверсивного счетчика 10 соответсгвует режиму "хранение", при этом любая комбинация на входе направление счета не влияет на режим работы реверсивного счетчика 10. Это означает, что один из импульсов входной информации находится в ранней области, а второй в поздней области относительно центра временного "окна". T.ê. после анализа импульса во временном "окне" выдается корректировка следующему импульсу, то в этом случае корректировке он не подлежит (ре-. версивный счетчик 10 приращения не получает). При фазовых колебаниях схема работает так же, как и при переходе центра. временного "окна", которая описана ранее.

На фиг. 2 (А) приведена кодовая комбинация 11 101 10000, где фазовые колебания вызывают сдвиг импульсов. В течение 3...7 тактов, подстройки входных данных не происходит, т.к. на входе разрешение счета реверсивного счетчика 10 присутствует лог."1", фиг. 2(Г). Первый, второй, восьмой, девятый такты происходит подстройка в сторону поздней задержки (F — лог,"0", Елог."1", счет в режиме суммирования), Таким образом, схема производит подстройку входных данных, анализируя положение предыдущего импульса во временном "окне", когда триггеры 17, 18 находятся в одинаковом состоянии. В случае фазовых колебаний, проявляющихся в виде противоположно ориентированных

1578761 (РОГ Е

Составитель В.Добровольский

Техред M,Mîðãeíòàë Корректор М,Самборская

Редактор А.Долинич

Заказ 1920 Тираж 487 Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., 4/5

Производственно-издательский комбинат "Патент", г. Ужгород, ул.Гагарина, 101 сдвигов соседних импульсов, реверсивный счетчик 10 приращения не получает, что не вызывает изменения положения информации во временном "окне", устраняя при этом погрешность подстройки входных дан- 5 ных при наличии фазовых колебаний.

Формула изобретения

Устройство для восстановления воспроизводимой информации, содержащее блок 10 фазовой автоподстройки частоты, подключенный к входной шине и через блок последовательHQ соединенных элементов задержки к входам мультиплексора и выходом подключенный через последовательно 15 соединенные первый элемент задержки и первый делитель частоты к первому входу декодера, подсоединенного вторым входом к соединенным между собой выходу мультиплексора и синхронизирующему входу 20 первого триггера, соединенного информационным входом с выходом первого элемента задержки, адресные входы мультиплексора подключены к выходам реверсивного счетчика, выход декодера соединен 25 с выходной шиной, отл ича ю щеес я тем, что, с целью снижения погрешности восстановления информации за счет уменьшения влияния фазовых колебаний, в него введены первый, второй, третий и четвертый элементы И, второй элемент задержки, второй делитель частоты, второй и третий триггеры и элемент ИЛИ-НЕ; подключенный выходом к входу разрешения счета реверсивного счетчика, первым входом через третий элемент И к выходам второго и третьего триггеров, подсоединенных инвертирующими выходами через четвертый элемент И к с6единенным между собой второму входу элемента ИЛИ вЂ” НЕ и управляющему входу реверсивного счетчика и подсоединенных информационными входами к выходу первого триггера и синхронизирующими входами к выходам соответственно первого и второго элементов И, подключенных первыми входами к выходу мультиплексора и вторыми входами к выходам второго делителя частоты, причем второй элемент задержки включен между выходом мультиплексора и синхронизирующим входом реверсивного счетчика и подключен выходом к входу второго делителя частоты.