Устройство формирования сигналов набора заголовка

Иллюстрации

Показать все

Реферат

 

Изобретение относится к технике телеграфной связи. Цель изобретения - повышение точности формирования. Устройство содержит согласующий блок 1, накопитель 2, элемент ИЛИ 3, согласующий блок 4, формирователь 5 импульсов, формирователь 6 телеграфного сигнала, блок 7 дешифраторов, анализатор 8 сигналов, распределитель 9, накопитель 10, формирователь 11 импульсов, элемент ИЛИ 12, накопитель 13. Информационные сигналы в последвательном коде МТК-2 поступают на вход устройства. Признак начала заголовка выделяется в блоке 7. Поступающие знаки формализованной части заголовка контролируются анализатором 8. Сигнал, характеризующий вид нарушения содержимого заголовка, поступает из анализатора 8 в распределитель 9, с выхода которого этот сигнал через накопитель 13, элемент ИЛИ 12 и согласующий блок 1 поступает на выход устройства. 3 з.п. ф-лы, 4 ил.

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИН (19)

f53)5 Н 04 L 13/08

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н АSTOPCHÎMY СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТНРЫТИЯМ

ПРИ ГННТ СССР (21) 4493779/24-09 (22) 10.10 ° 88 (46) 15.07.90. Бюл. Р 26 (72) В,П.Машин, И.И.Комиссаров, О.Л.Викторова, Ю.Ф.Галь, -В.А.Сырейщиков и Е,Ю.Старостин (53) 621.394.61(088 ° 8) (56) Авторское свидетельство СССР

1 924896, кл. Н 04 g 13/08, 1980. (54) УСТРОЙСТВО ФОРМИРОВАНИЯ СИГНАЛОВ НАБОРА ЗАГОЛОВКА (57) Изобретение относится к технике телеграфной связи. Цель изобретения — повышение точности формирования. Устройство содержит согласую-щий блок 1, накопитель 2, элемент

ИЛИ 3, согласующий блок 4, формирователь 5 импульсов,. формирователь 6

2 телеграфного сигнала, блок 7 дешифраторов, анализатор 8 сигналов, распределитель 9, накопитель IO, формирователь 11 импульсов, элемент ИЛИ 12, накопитель 13. Информационные сигналы в последовательном коде ИТК-2 поступают на вход устройства. Приз- нак начала заголовка выделяется в блоке 7. Поступающие знаки формализованной части заголовка контролиру-. ются анализатором 8. Сигнал, характеризующий вид нарушения содержимого заголовка, поступает иэ анализатора 8 в распределитель 9, с выхода которого этот сигнал через накопитель 13, элемент ИЛИ )2 и согласую-. щий блок поступает на выход устройства. 3 з.п.ф-лы, 4 ил.

1578830 импульсов, который формирует последовательность импульсов, соответствующих скорости телеграфирования. Посредством этих импульсов информация из второго накопителя 10 через второй

5 элемент ИЛИ 12 и первый согласующий блок 1 выводится на приемник телеграфного аппарата (не показан). Затем информация передаваемого текста сообщения, как и заголовок, поступает в первый накопитель 2. Соответствующий двоичный счетчик 14 в блоке 7 дешифраторов подсчитывает число накапливаемых знаков. При заполнении первого накопителя 2 с второго выхода блока 7 дешифраторов в первый формирователь 5 импульсов поступает сигнал, по которому очередной блок (пакет) информации считывается и поступает.В ЭВМ. 20

Последний блок (пакет) сообщения, содержащий признак 1.П, в ряде случаев оказывается неполным, т.е ° его длина меньше емкости двоичного счетчика блока 7 дешифраторов. В этом случае 25 признак КП выделяется первым дешифратором 16 блока 7. В результате этого соответствующий сигнал с второго выхода блока 7 поступает в первый формирователь 5 и неполный пакет информа.ции также поступает в 3ВМ. Одновременно блок 7 дешифраторов включает анализатор 8, который формирует импульс сброса, и блок 7 дешифраторог приводится в исходное состояние(соответствующая цепь не показана). Аналогичным образом поступают в 3ВМ и другие управляющие посылки, содержащие обычно не более четырех знаков, посредством которых оператор (абонент) осуше40 ствляет диалог с вычислительной машиной, Сигналы для считывания этих управляющих посылок формируют третий дешифратор 18 блока 7. Эти сигналы считывания снимаются с его второго выха- 45 да.

Если при формировании заголовка нарушена его структура или значение какого-либо идентификатора оказывается запрещенным, то с первого выхода анализатора 8 под-ется соответствующий сигнал в распределитель 9, который запускает первый формирователь 5 импульсов и включает схему формирования импульса сброса (не показана) в анализаторе 8. С помощью импульсов, поступающих из первого формирователя 5, распределитель 9 формирует соответствующую сигнализирующую посылку, знаки которой в телеграфном коде регистрируются в третьем накопителе 13.

Импульс сброса, снимаемый с второго выхода анализатора 8, стирает информацию, содержащуюся в первом накопителе 2, и приводит блок 7 дешифраторов в исходное состояние. Если во втором накопителе 10 информация отсутствует, то сигнализирующая посылка из третьего накопителя 13 посредством серии импульсов, поступающих из первого формирователя 5, через второй элемент

ИЛИ 12 и первый согласующий блок I выводится на приемник телеграфного аппарата (не показан). В случае наличия информации во вторсм накопителе 10 с выхода второго элемента ИЛИ 12 в блок 7 дешифраторов поступают служебные признаки начала и конца фрагмента сообщения. Эти признаки выделяются четвертым дешифратором- 19 блока 7 дешифраторов. На его второл выходе формируются сигналы, которые соответственно запрещают и разрешают подачу импульсов считывания из первого формирователя 5 в -.".ретий накопитель 13, т.е ° все сигнализирующие посылки выводятся в промежутках между выводом фрагментов принимаемого сообщения.

Информация в параллельном коде поступает иэ первого согласующего блока 1 на первый вход блока 7 (фиг.2).

При этом информационные сигналы поступают на первые входы первого, второго и третьего дешифраторов 16-18, а импульсы наличия информации поступают на вторые входы этих же дешифраторов 16-18 и на счетный вход двоичного счетчика 14, причем на второй дешифратор 17 кода MTK-2 эти импульсы поступают через анализатор 8.

С целью исключения ввода в ЭВМ информации, не принадлежащей формализованному сообщению илИ управляющим посылкам, первый дешифратор 16 признаков на своем первом выходе создает всякий раз после регистрации четырех знаков сигнал, по которому анализатор 8 стирает .информацию, содержащуюся в первом накопителе 2, обнуляет двоичный счетчик 14 и приводит блок 7 дешифраторов в исходное состояние (соответствующая цепь не показана).

На этапе передачи сообщения первый дешифратор 16 выделяет признаки

Н3, К3 и КП сообщения, создавая соответствующие сигналы на сстальных свОих выходах., которые управляют ана1578830 лизатором 8. После выделения первым дешифратором 16 признака НЭ анализатор 8 включает второй дешифратор 17 путем подачи на его второй вход импульсов наличия информации. Сигналы с выхода этого второго дешифратора 17 по" ступают на дальнейшую обработку в анализатор 8, ПосЛе выделения признака

НЗ анализатор 8 подает соответствующий сигнал на третий вход первого де-. шифратора 16, по которому отключается первый вход первого дешифратора 16 от анализатора 8, т.е. поступающая информация из первого согласующего бло- 15 ка 1 начинает регистрироваться в пер вом накопителе 2, После выделения признака К3 из анализатора 8 на четвертый вход первого дешифратора 16 подается сигнал, с помощью которого

4 первый дешифратор 16 перестраивается а выделение признака KH сообщения.

Сигналы, соответствующие заполнению двоичного счетчика 14, выделению первым дешифратором 16 признака К3 и КП, а третьим дешифратором 18 — управляющих посылок, являются импульсами считывания информации из первого накопителя 2. Эти сигналы ьбъединяются элементом ИЛИ 15. С выхода этого эле-30 мента ИЛИ 15 сигналы поступают на двоичный счетчик 14, который обнуляется, и на первый формирователь 5 импульсов.

Последний формирует серию импульсов для считывания информации из первого накопителя 2 и формирователя 6 теле35 графного сигнала с последующим вводом ее в ЭВМ.

При выводе информации на приемник телеграфного .аппарата информационные сигналы и импульсы наличия информации одновременно поступают соответственно на первый и второй входы четвертого дешифратора 19, который выделяет служебные признаки начала и конца фрагмента сообщения. Соответствующие сигналы с его выхода управляют порядком считывания информации из третьего накопителя 13 посредством подачи импульсов считывания из первого формироватеS0

Сигналы управления, соответствующие различным признакам заголовка (сообщения), поступают из блока 7 дешифраторов на пятый вход блока 21 коммута55 ции и на второй вход преобразователя 22 (фиг.З).До этапа передачи сообщения, а также после выделения блоком 7 дешифраторов признака Н3 соотl ветствующая схема в блоке 21 всякий раз формирует импульс стирания информации и приведения блока 7 в исходное состояние. Этот импульс снимается с второго выхода блока 21, Кроме того, после выделения блоком 7 .дешифраторов признака Н3 импульсы наличия информации, поступающие на четвертый вход блока 21, иереключаются на его третий выход и включают второй дешифратор 17 в блоке 7.

После этого сигналы управления, соответствующие идентификаторам формализованного заголовка, обрабатываются преобразователем 22 и с его выходов подаются непосредственно на первый вход блока 20 контроля либо через блок 21 на третий вход блока 20 конт-. роля. При этом блок 21 осуществляет коммутацию сигналов, поступающих на

его второй вход, и распределяет их по соответствующим схемам контроля блока 20.

Импульсь; наличия информации, поступающие на третий вход преобразователя 22, на второй вход блока 20 контроля и на четвертый вход блока 21, а также вспомогательные сигналы управления, снимаемые с второго выхода блока 20 контроля., обеспечивают согласованную работу всех блоков анализатора 8.

Если структура заголовка не нарушена и все его идентификаторы являются разрешенными, то после выделения блоком 7 дешнфраторов признака КЗ с третьего выхода блока 21 подается соответствующий сигнал в блок 7 для настройки первого дешифратора 16 на выделение признака КП н анализатор 8 отключается. В противном случае соответствующая схема контроля блока 20 вырабатывает сигнал, определяющий характер нарушения содержащейся информации в заголовке, который затем с его первого выхода подается в распределитель 9. Соответствующий сигнал из распределителя,9 поступает на третий вход блока 21, в котором запускается схема формирования импульса стирания информации. Последний снимается с его второго выхода. Блок 7 дешифраторов приводится в исходное состояние и анализатор 8 отключается.

Сигнал, характеризующий вид нарушения содержимого заголовка, поступает из анализатора 8 на первый вход распределителя 9 (фиг.4).В распределите9 15 ле 9 этот сигнал, поступая на первый вход соответствующего иэ формирователей 28-35, включает его, Одновременно сигнал е первого входа распределителя 9 поступает первый элемент ИЛИ 23 на первый вход первого формировате" ля 28, который сигналом со своего первого выхода запускает первый формирователь 5 импульсов . С помощью импульсов, поступающих от первого формирователя 5 на второй вход первого формирователя 28, последний формирует сигналы, соответствующие сигнализирующей посылке "Ошибка". Эти сигналы с четвертого и пятого выходов поступают соответственно через шифратор 25 и второй элемент ИЛИ 24 в третий нако1 питель 13, Шифратор 25 осуществляет преобразование сигналов, поступающих от первого формирователя 28, в комбинации кода MTK-2.

После. того, как сигнализирующая посылка "Ошибка" будет записана в третий накопитель 13, первый формирователь 28 сигналом со своего второго выхода включает RS-триггер 27. Сигнал с прямого выхода RS-триггера 27 открывает элемент И 26, через который из первого формирователя 5 поступают импульсы на вторые входы всех формирователей 28-35. При этом находящийся в рабочем состоянии соответствующий из формирователей 28-35 формирует сигналы, соответствующие вспомогательной сигнализирующей посылке, которая характеризует вид нарушения содержимого заголовка Далее сигналы с выходов формирователей 28-35 кодируются . шифратором 25 и регистрируются в тре" тьем накопителе )3 аналогичным обра зом. После этого первый формирователь 28 снимает сигнал со своего первого выхода, выключая первый формирователь 5 импульсов, и сигналом со своего третьего выхода приводит

RS-триггер 27 в исходное состояние.

Формула изобретения

1. Устройство формирования сигналов набора заголовка, содержащее два формирователя импульсов, формирова,тель телеграфного сигнала, последовательно соединенные первый согласующий блок и первый накопитель и второй согласующий блок, о т л и ч а ю щ e e с я тем, что, с целью повышения точности формирования, введены два элемента ИЛИ, блок дешифраторов, второй и третий накопители и последовательно

)О соединенные анализатор сигналов и рас. пределитель, .второй вход и первый выход которого соединены соответственно с первым выходом первого формирователя импульсов, второй выход которого через формирователь телеграфного сиг" нала подключен к первому входу первого элемента ИЛИ, и с первым входом анализатора сигналов, который подключен к первому входу первого формирователя импульсов, второй вход и третий выход которого соединены соответственно с первым выходом блока дешиф15 раторов, к первому- входу которого подключен выход второго элемента ИЛИ, и с вторым входом первого накопителя, первый вход и выход которого соединены соответственно с вторым входом

2О анализатора сигналов, который подключен к третьему входу блока дешифраторов. и с вторым входом первого элемента ИЛИ, выход которого подключен к входу второго согласующего

25 блока, выход которого соединен с первым входом второго накопителя и с входом второго формирователя импульсов, выход которого подключен к второму входу второго накопителя, выход которого подключен к первому входу второго элемента ИЛИ, второй вход и выход которого соединены соответственно с выходом третьего накопителя, к первому входу которого подключен второй выход распределителя, и с входом пер35 вого согласующего блока, при этом третий вход и четвертый выход первого формирователя импульсов соединены соответственно с вторым выходом анализатора сигналов, третий выход которого

40 подключен к второму входу блока дешифраторов, и с вторым входом третьего накопителя, а второй выход блока дешифраторов подключен к третьему входу анализатора сигналов. .45 2. Устройство по и.), о т л и— ч а ю щ е е с я тем, что блок дешифраторов содержит четыре дешифратора и последовательно соединенные элементы ИЛИ, к одним входам которого

50 подключены соответствующие выходы первого дешифратора и выход третьего дешифратора, и двоичный счетчик, выход которого подключен к другому входу элемента ИЛИ, выход которого и 55. выход четвертого дешифратора являются

1 первым выходом блока дешифраторов, вторым выходом которого являются выходы первого и второго дешифраторов, при этом второй вход двоичного счетчика

11

15788 соединен с одним входом трет го де" шифратора и с одним входом первого дешифратора, другой вход которого соединен с другим входом третьего дешиф-, ратора и с одним входом второго дешифратора, другой вход которого и входы первого и четвертого дешифраторов являются первым, вторым и третьим входами блока дешифраторов.

3. Устройство по п.1, о т л и—

1О ч а ю щ е е с я тем, что анализатор сигналов содержит блок коммутации и последовательно соединенные преобразователь сигнала и блок, контроля, пер15 вый выход которого является первым выходом анализатора сигналов, вторым и третьим выходами которого являются соответственно первый и второй выходы блока коммутации, третий выход которо- 20

ro подключен к третьему входу блока контроля, второй вход которого соединен с первым входом преобразователя сигнала и с четвертым входом блока коммутации, пятый вход которого соеди- 25 нен с вторым входом преобразователя сигнала, выход которого подключен к первому входу блока коммутации, второй вход которого соединен с вторым выходом блока контроля и с первым вхоЗО дом преобразователя сигнала, второй вход которого, второй вход блока кснтроля и третий вход блока коммута30 12 ции являются соответственно о третьим, втор™ и пеРвым входами анализатора сигналов.

4. Устройство по п.1, о т л и ч а ю щ е е с я тем, что распределитель содержит два элемента ИЛИ, восемь формирователей посылки, шифратор и последовательно соединенные RS-триггер и элемент И, второй вход которого соединен с первым входом первого формирователя посылки, к второму входу которого подключен выход первого элемента ИЛИ, и является вторым входом распределителя, первым входом которого являются входы первого элемента

ИЛИ, которые соединены с первыми входами .второго, третьего, четвертого, пятого, шестого, седьмого и восьмого формирователей посылки, выходы которых подключены к одним входам шифратора и второго элемента ИЛИ, выходы которых являются вторым выходом распределителя, первым выходом которого явля" ется один выход первого формирователя посылки, другие выходы которого подключены к входам RS-триггера и к другим входам шифратора и второго элемента ИЛИ, а выход элемента. И соединен с вторыми вхддами второго, третьего, четвертого, пятого, шестого, седьмого и восьмого формирователей посылки.

1578830

Составитель В. Чибисов

Техред М.Ходаннч Корректор О. Ципле

Редактор А.Огар

Заказ 1923 Тирах 528 Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-издательский комбинат "Патент", г. Ужгород, ул. Гагарина, 101