Цифровой измеритель длительности периода

Иллюстрации

Показать все

Реферат

 

Изобретение относится к импульсной технике. Целью изобретения является повышение точности измерения за счет уменьшения динамической погрешности. Цель достигается за счет введения Т-триггера 4, первого, второго оперативных запоминающих устройств (ОЗУ) 10, 11, первого преобразователя 12 кода, первого накапливающего сумматора 14, второго счетчика 15 импульсов измеряемой частоты, третьего, четвертого ОЗУ 16, 17, второго преобразователя 18 кода, второго сумматора 19, второго накапливающего сумматора 20. Кроме того, измеритель содержит формирователь 1 импульсов измеряемой частоты, генератор 2 опорной частоты, формирователь 3 квантующих импульсов, вентили 5, 6, счетчик 7 квантующих импульсов, регистр 8, счетчик 9 импульсов измеряемой частоты, цифровое отсчетное устройство 21. 1 з.п.ф-лы, 2 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

09) (11!

821 6 А1 (дц G 04 F 10/04

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н А ВТОРСНОМУ СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ НОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ. ГКНТ СССР (21) 4441820/24-21 (22) 15.06.88 (46) 30.07.90. Бюл. !!- 28 (72) В.А.Карелин (53) 681.325.3 (088.8) (56) Авторское свидетельство СССР

В 661382, кл. G 04 F 10/04, 1979.

Авторское свидетельство СССР

В 1004955, кл. G 04 F 10/04, 1981. (54) ЦИФРОВОЙ ИЗМЕРИТЕЛЬ ДЛИТЕЛЬНОСТИ ПЕРИОДА (57) Изобретение относится к импульсной технике. Целью изобретения является повышение точности измерения за счет уменьшения динамической погрешности. Цель достигается за счет вве-. .дения Т-триггера 4, первого, второго

2 оперативных запоминающих устройств (ОЗУ) 10, 11, первого преобразователя 12 кода, первого накапливающего" сумматора 14, второго счетчика 15 импульсов измеряемой частоты, третьего, . четвертого ОЗУ !6, 17, второго преобразователя 18 кода, второго сумматора 19, второго накапливающего сумматора 20. Кроме того, измеритель содержит формирователь 1 импульсов измеряемой частоты, генератор 2 опорной частоты, формирователь 3 квантующих импульсов, вентили 5, 6, счетчик 7 квантующих импульсов, регистр 8, счетчик 9 импульсов измеряемой частоты, цифровое отсчетное устройство 21 °

1 з.п. ф-лы, 2 ил.

1 582176Изобретение относится к импульсной технике и может быть использовано при создании.высокоточных цифровых частотомеров.

Цель изобретения — повышение точности измерения за счет уменьшения динамической погрешности.

На фиг. 1 приведена структурная схема цифрового измерителя длительности периода; на фиг. 2 — временные диаграммы измерителя длительности периода. ! Цифровой измеритель длительности

l периода содержит формирователь 1 им5 пульсов измеряемой частоты, генератор 2 опорной частоты, формирователь !

3 квантующих импульсов, Т-триггер 4, пеРвый 5 и второй 6 вентили, счетчик

7 квантующих импульсов, регистр 8, первый счетчик 9 импульсов измеряемой частоты, первое 10 и второе 11 оперативные запоминающие устройства

1 (ОЗУ), первый преобразователь 12 кода, первый сумматор 13, первый накапливающий сумматор 14, второй счетчик 15 импульсов измеряемой частоты, третье 16 и четвертое 17 ОЗУ, второй преобразователь 18 кода, второй сумматор 19, второй накапливающий сумма30 тор 20 и цифровое отсчетное устройство (ЦОУ) 21..

Входная шина измерителя соединена с входом формирователя 1, выход которого связан с первым входом первого вентиля 5 и Т-входом Т-триггера 4,, 35 инверсный выход которого подключен к вторым входам вентилей 5 и 6. Выход первого вентиля 5 соединен с входами синхронизации записи счетчика 7, регистра 8, накапливающих сумматоров

QQ

14 и 20 и счетными входами счетчиков 9 и 15. Выход генератора 2 опорной час-тоты через формирователь 3 квантующих импульсов соединен со входом синхронизации формирователя 1 и первым вхо45 дом вентиля 6, выход которого связан со счетным входом счетчика 7, кодовый выход которого соединен с кодовым входом регистра 8, выход которого подсоединен к второму входу суммато- 50 ра 13 и информационным входам ОЗУ 10 и 11, адресные входы которых соедиНены с кодовым выходом не счет- чика 9, информационные выходы старшего разряда которого соединены соответственно с управляющими входами

ОЗУ 10 и 11, информационные выходы которых через преобразователь 12 кода связаны с первым входом сумматора

13, выход которог подсоединен к накапливающему сумматору 14, выходы которого соединены с вторым входом сумматора 19 и информационными входами

ОЗУ 16 и 17, адресные входы которых связаны с кодовым выходом счетчика

l5, информационные выходы старшего разряда которого соединены соответственно с управляющими входами ОЗУ 16 и 17, информационные выходы которых через преобразователь 18 кода подсоединены к первому входу сумматора 19, выход которого через накапливающий сумматор 20 соединен с входом ЦОУ 21, шина "Пуск" соединена с S-входом Ттриггера 4.

Формирователь 1 импульсов измеряемой частоты содержит усилитель-ограничитель 22, трехвходовый элемент.

И-HE 23, двухвходовый элемент И-НЕ .

24, RS-триггеры 25 и 26 и инвертор

27.

Вход формирователя соединен с входом усилителя-ограничителя 22, выход которого подсоединен к первому входу элемента И-HE 23 и к R-входу триггера

26, инверсный выход которого связан с вторым входом элемента И-НЕ 23, выход которого соединен с первым входом элемента И-НЕ 24 и R-входом триггера

25, прямой выход которого подсоединен к S-входу триггера 26 и через инвертор 27 к выходу формирователя, вход синхронизации которого соединен с вторым входом элемента И-HE 24 и 8входом триггера 25.

Устройство работает следующим образом.

В исходном состоянии перед началом измерений регистр 8, ОЗУ 10, 11,16 и

17, а также элементы памяти накапливающих сумматоров 14 и 20 устанавливаются. в нулевое состояние. Счетчик

7 квантующих импульсов устанавливается в состояние "1". На вход S установки Т-триггера 4 поступает сигнал нулевого уровня с входа "Пуск 1 устройства (фиг. 2г). Этот сигнал удерживает Т-триггер 4 в единичном состоянии, при котором на управляющие входы первого вентиля 5 и второго вентиля 6 поступают потенциалы, за» прещающие проход сигналов через эти вентили. Входной сигнал, период которого необходимо измерить, поступает с входа формирователя 1 импульсов иэ

1582176 меряемой частоты на вход усилителяограничителя 22, фронты импульсов на выходе которого соответствуют моментам перехода смеси сигнала и шума че5 реэ фиксированный, например, нулевой уровень. С выхода усилителя-ограничителя 22 импульсы сигнала измеряемой частоты поступают на первый вход трехвходового элемента И-НЕ 23, который совместно с двухвходовым элементов И-НЕ 24 образует Rs-триггер, слу— жащий для задержки формирования сигнала низкого (нулевого) уровня на входе сброса R первого RS-триггера 25 (фиг. 2д) при совпадении во времени фронта импульса сигнала измеряемой частоты и квантующего импульса, действующего на входе синхронизации формирователя 1 импульсов измеряемой 20 частоты (фиг. 2,в), Такая задержка позволяет исключить помехи типа состязания. Таким образом, первый квантующий импульс, поступивший на вход установки первого RS-триггера 25 25 после фронта импульса измеряемой частоты с положительной производной, . формиРует на прямом выходе первого

RS-триггера 25 импульс нулевого уров. ня (фиг. 2з). Этот импульс через инвертор 27 поступает на выход формирователя 1 импульсов измеряемой частоты, воздействуя на вход установки S второго RS-триггера 26, формирует на инверсном выходе последнего сигнал нулевого уровня (фиг. 2ж), который

35 блокирует трехвходовый элемент И-НЕ

23. Последний формирует на своем выходе сигнал единичного уровня (фиг.2 д), препятствуя формированию импульсов на прямом выходе первого RS-триггера 25 (фиг. 2з). Сброс второго RSтриггера 26 осуществляется после ближайшего импульса измеряемой частоты с отрицательной производной. При этом сигнал единичного уровня (фиг. 2ж) с инверсного выхода второго RS-триггера

26 поступает на второй вход трехвходового элемента И-НЕ 23, подготавливая его к приходу очередного фронта импульса измеряемой частоты с положительной производной (фиг. 2б). Таким образом, на выход формирователя 1 импульсов измеряемой частоты проходят квантующие импульсы (фиг. 2и), при-. шедшие во времени непосредственно за . фронтами импульсов измеряемой частоты с положительной производной. Интервал времени между соседними, привязанными таким образом, квантующими импульсами равен измеренному значению соответствующего периода исследуемого сигнала

Т„ „, с учетом погрешности от квантования и шумовой погрешности (фиг ° 2и).

Импульсы с выхода. формирователя 1 им« пульсов измеряемой частоты поступают на сигнальный вход первого вентиля 5 и на счетный вход Т-триггера 4, но не изменяют исходного состояния устройства, так как первый вентиль 5 блокирован по управляющему входу сигналом с инверсного выхода Т-триггера 4, который удерживается в нулевом состоянии сигналом нулевого уровня, приложенным к его входу сброса с собственного прямого выхода. Счетчики 9 и 15 импульсов измеряемой частоты, имеющие коэффициенты пересчета соот- ветственно 2(n „ + 1) и 2(n + 1),где п1 и п — целые числа, удовлетворяющие условию n <+ и z = п, могут находиться в произвольном состоянии. Для определенности положим, что перед началом измерения они установлены в ну.левое состояние, При этом первое ОЗУ

10 сигналом на входе управления установлено в режим записи в нулевую ячейку, а второе ОЗУ 11 — в режим чтения из нулевой ячейки. Соответственно третье ОЗУ 16 установлено в режим запи1и, а четвертое ОЗУ 17 — в режим чтения. Код нуля с выхода второго ОЗУ 11 (так как все ОЗУ в исходном состоянии обнулены) поступает на вход первого преобразователя 12 кода, который на своем выходе формирует дополнительный код входного сигнала.

Этот код вычитается из кода, поступающего с выхода регистра 8, с помощью первого сумматора 13 (так как суммирование с дополнительным кодом эквивалентно операции вычитания). С выхода первого сумматора 13. код нуля (так как вычитание из нуля нуля дает нуль) поступает на информационный

1 вход первого накапливающего сумматора 14. Аналогичным образом второй сумматор 19 совместно с вторым преоб" разователем 18 .кода осуществляет вычитание кода нуля с выхода четвертого ОЗУ 17 из кода (также нулевого) на выходе первого накапливающего сумматора 14.

Измерительный процесс начинается после подачи сигнала Пуск" единично го уровня на вход установки Т-триггер ра 4 (фиг. 2г). Первый пришедший цос1

1582176 ле этого сигнала импульс измеряемой частоты с .выхода формирователя 1 импульсов измеряемой частоты (фиг. 2и) поступает на счетный вход Т-триггера

4 и своим спадом переводит последний в нулевое состояние, При этом на прямом выходе Т-триггера 4 .формируется сигнал нулевого уровня, который, поступая на вход R сброса Т-триггера 4 ! 10 . удерживает его в нулевом состоянии. На инверсном выходе Т-триггера 4 фор, мируется сигнал единичного уровня (фиг. 2к); разрешающий проход сигна1 лов через первый вентиль 5 и второи вентиль 6. При этом квантующие импульсы через второй вентиль 6 поступают на счетный вход счетчика 7 квантующих импульсов. К моменту прихода

?О второго от начала измерения импульса измеряемой частоты в счетчике 7 кван- тующих импульсов фиксируется число импульсов К,, выработанных за интервал времени, равный первому с момента начала измерения периоду исследуемого 25 сигнала (учитывая, что счетчик 7 квантующих импульсов начинает счет из состояния "1"). Второй импульс измеряемой частоты через открытый первый вентиль 5 (фиг. 2л) поступает

30 на вход синхронизации регистра 8 и переписывает в него код К, воздействуя на вход синхронизации записи счетчика 7 квантующих импульсов, yc1i танавливает его в состояние 1 и подготавливает к квантованию второй 35 период измеряемого сигнала. Код К„ с выхода регистра 8 записывается в первую ячейку первого ОЗУ 10 и поступает на второй вход первого сумматора

13. Одновременно второй импульс изме-

40 ряемой частоты поступает на вход синхронизации накапливающих сумматоров

14 и 20 и по своему переднему фронту фиксирует в них нулевые коды с выходов сумматоров 13 и 19. Второй им45 пульс измеряемой частоты приходит на счетные входы первого счетчика 9 импульсов измеряемой частоты, и своим спадом (задним фронтом) увеличивает

его состояние на единицу. При этом 50 подключаются вторые ячейки ОЗУ 10, 11, 16 и 17. В интервале времени между .вторым и третьим импульсами измеряемой частоты счетчик 7 квантующих импульсов осуществляет квантование второго периода измеряемого сигнала, а на выходе первого сумматора 13 формируется код разности кода К, с выхода регистра 8 и кода с выхода второй ячейки второго ОЗУ 11, в котором в данном случае записан "0".Следовательно, на выходе первого накапливающего сумматора 14 формируется код (К1 — 0 = К . Третий импульс измеряе% мой частоты фиксирует код К результата квантования второго периода измеряемой частоты в регистре 8 и код

К с выхода первого сумматора 13 — в

1 первом накапливающем сумматоре 14.

При этом коды К. с выхода первого на f . каплнвающего сумматора 14 v. К с выхода регистра 8 заносятся во вторые ячейки соответственно ОЗУ 16 и 10, адресуемых счетчиками 9 и 15 импульсов измеряемой частоты, которые после окончания третьего импульса измеряемой частоты устанавливаются в состояние, при котором на кодовом выхо,це формируется код К, и подключают. третьи ячейки ОЗУ 10., 11, 16 и 17.

При этом на выходе сумматоров 13 и 19 формируются соответственно коды А и

А

О=Кг., А =ʄ— О=К

Четвертый импульс измеряемой частоты фиксирует код К> результата квантования третьего периода измеряемого сигнала в регистре 8 и, поступая на вход синхронизации первого накапливающего сумматора 14 и второго накапливающего сумматора 20, фиксирует в них соответственно коды В и В

1, В = К т- 0 + К, = К „-. К,;

В = к 1 — О = Е 1 !

При этом коды К из регистра 8 и

В из первого накапливающего сумматора

14 переписываются в третьи ячейки соответственно ОЗУ 10 и 16. После окон= чания четвертого импульса измеряемой частоты счетчики 9 и 15 импульсов измеряемой частоты увеличивают свое состояние на единицу и адресуют.четвертые ячейки всех ОЗУ.

Таким образом можно записать выражения для кодов B и В ., формируемых на выходах соответственно накапливающих сумматоров 14 и 20 после квантования- i-го периода исследуемого сигнала, т.е. после прихода (i+1)-.„ãî импульса измеряемой частоты, при i (п, и i (и !

-t в; = Х к.; в, =,Е 2. к.. (1)

11!с! а!

Соответственно в i-e ячейки ОЗУ 10 и 16 записываются код К; и код В

9 158

После окончания квантования (n+1)-

ro периода измеряемой частоты, т,е. при i - "nt + 1 (для определенности положим, что п, (и ), первый счетчик

9 импульсов измеряемой частоты устанавливается в состояние n< + 1, при котором на его кодовом выходе формируется код "О", а на управляющих выходах сигналы изменяются таким образом, что первое ОЗУ 10 переключается в режим чтения, а второе ОЗУ 11 — в режим записи информащ и (счетчик 9, например, может быть реализован в. виде последовательно соединенных двух счетчиков с коэффициентами пересчета соответственно n + 1 и 2, при этом

1 кодовый выход соответствует кодовому выходу первого счетчика, а управляю, щие сигналы снимаются с прямого и инверсного выходов второго счетчика с коэффициентом пересчета 2). При этом код К,, записанный в первой ячейке первого ОЗУ 10, считывается из последнего и, пройдя первый преобразователь 12 кода, преобразуется в код отрицательного числа -К,. Следовательно, на выходе первого сумматора

13 формируется код Е t1 +, — К,, а код

К„ „ записывается в первую ячейку второго ОЗУ 11. Следующий импульс измеряемой частоты (после квантования (п, + 2)-го периода, i = n + 2) фик— сирует па выходе второго накапливаюшего сумматора 14 код суммы и П1+

1 !!

1;и j "1" j

11,+1

К„ = К (2)

1 1

Таким образом, при n, + 1 (i <и +

+ 1 .запись кодов К осуществляется во второе ОЗУ 11, а на вход первого преобразователя 12 кодов считываются коды К, запомненные в первом ОЗУ

10. При этом формирование кода В; на выходе второго накапливающего сумматора 14 производится в соответствии с выражением:

t- f - t1 1-1- tt ,! J1 3 .1 1 3

1-1- и!

1-1

+ К вЂ”,> К. = К„,(3)

jt n, 1В1-tt t а формирование кода В . на выходе втоl 1 рого накапливающего сумматора 20 производится в соответствии с выражением:!

176

t т-1 t-

В . = XВ =,, К

1 В1 tttri 11 (4) При i = n q + 1, т.е. после оконча

5 ния квантования (n + 1)-го периода измеряемой частоты, второй счетчик

15 импульсов измеряемой частоты устанавливается в состояние n + 1, при котором на его кодовом выходе форми- . руется код адреса "0, а сигналы на управляющих выходах переключаются таким образом, .что третье ОЗУ 16 переходит в режим чтения, а четвертое

ОЗУ 17 — в режим записи информации (счетчик 15. построен аналогично счетчику 9). При этом код В„, считанный из первой ячейки третьего ОЗУ 16, преобразуется в отрицательный код

-B, с помощью второго преобразователя

18 кода и поступает на первый вход второго сумматора 19. На выходе последнего формируется код В. — В,, т. е. при и, + 1 (i (? (и + 1) запись

25 кодов В с выхода второго накапливаю1 щего сумматора 14 осуществляется в четвертое ОЗУ 17, а на вход второго преобразователя 18 кода считываются коды В;-11 запомненные в третьем

ОЗУ 16. Следовательно, в этом случае для значения кода В. на выходе пер-! вого накапливающего сумматора 20 можно записать выражение

1-1 1" 111 1-1- п1 в ; = в, —, в- =,К в.— J ,— !1, К в,= (5)

j= 1 j=I 2

Подставив в (5) значение В из (3), ! получают

В. = . К, (6!

3= " "=1При i = 2 (n, + 1) первый счетчик 9 импульсов измеряемой частоты сбрасывается в "О" и формирует управляющие сигналы таким образом, что первое ОЗУ

10 переходит в режим записи, т.е. в режим задержки очередных кодов K. на

t интервал времени, равный сумме дли50 тельностей и последующих периодов входного сигнала, а второе ОЗУ 11 переключается в режим чтения информации, т.е. считывания кодов К;„

"1 предшествующих -иу периоду входного сигнала. Аналогичным образом при i

= 2(n< + 1) второй счетчик 15 импульсов измеряемой частоты переполняется и формирует .: на кодовом выходе код

"0". При этом ОЗУ 16 и 17 переключа1582176 ются соответственно в режим записи кодов В и в режим чтения кодов В; „ .

1 1 11

Наличие пар ОЗУ 10, 11 и 16, 17, попеременно работающих в режимах запи5 си и считывания, позволяет совмещать во времени процессы задержки кодов

К; В; и процессы считывания кодов

К; „, В; „, что обеспечивает высо1- П1 кое бЫстродействие устройства. 10

Установившийся режим, т. е. режим, при котором прекращается монотонное.

I увеличение величин В; и В. (изменение

В; и В . происходит только под воздей1 ствием изменения измеряемой величины и влияния погрешностей измерения), наступает по прошествии п, + п = и периодов исследуемого сигнала от начала измерительного цикла. Из выражения (6) следует, что установившееся зна- 20 чение внутренней суммы наступает пос.ле накопления п1 кодов квантованных периодов входного сигнала, т.е. после накопления п „ периодов исследуемого сигнала из-за вычитания кодов К ; задержанных на и„ периодов, количество кодов К;, участвующих в формировании суммы В;, остается постоянным и равным и Аналогичным образом для установления суммы (6) необходимо накопить п установившихся сумм В;.

Следовательно, для получения установившегося режима в уетройстве необходимо накопить n + п = и квантован1 2 ных периодов входного сигнала, а код

В . на выходе второго накапливающего

1 сумматора 20 в установившемся режиме пропорционален среднему из и периоду входного сигнала. Для доказательства последнего утверждения и определения 4 коэффициента пропорциональности находят математическое ожидание В;

1-1 гВ; = .Б .= К „. (7)

)в1 n,, =i nà, В силу линейности операций суммирова- щ ния выражение (7) можно переписать в виде

1- 1 (-1 j-1

В . =-; .> К =. .Б К= i-111 М -11 1=1 -11, i-1

Кп Кп и (8)

g=F 11 где К = К вЂ” значение измеряемого периода, выраженное через число импульсов опорного квантующего сигнала.

Следовательно, В . пропорционально

1 измеряемой величине и оценка среднего из и периодов измеряемого. сигнала получается в виде

Т = 1 В,/n, è, (9) — длительность периода опорного сигнала.

При этом, поскольку код В; формируется по каждому импульсу измеряемой частоты, интервалы времени Т между моментами съема результатов измерения при проведении серии последовательных измерений равны Т..

Формула изобретения

1 ° Цифровой измеритель длительности периода, содержащий последовательно соединенные входную шину, формирователь импульсов измеряемой частоты и первый вентиль, а также второй вентиль, первый счетчик импульсов измеряемой частоты, генератор опорной частоты, Формирователь квантующих импульсов, регистр, первый сумматор, цифровое отсчетное устройство, выход генератора опорной частоты соединен с формирователем квантующих импульсов, выход регистра соединен с соответствующими входами первого сумматора, отличающийся тем, что, с целью повышения точности за счет снижения динамической ошибки измерения, в него дополнительно введены Т-триггер, второй счетчик импульсов измеряемой частоты, четыре оперативных запоминающих устройства, два преобразователя кодов, два накапливающих сумматора, второй сумматор, выход которого через второй накапли- вающий сумматор соединен с входом цифрового отсчетного устройства„ выход формирователя импульсов измеряемой частоты соединен с Т-входом Ттриггера, инверсный выход которого соединен с вторыми входами, первого и второго вентилей, прямой выход Ттриггера соединен с R-входом Т-триггера, выход первого вентиля соединен со счетными входами первого и второго счетчиков импульсов измеряемой частоты, с синхронизирующими входами счетчика квантующих импульсов, реги стра, первого и второго накапливающих сумматоров, кодовые выходы счетчика квантующих импульсов соединены с соответствующими входами регистра, кодовые выходы которого соединены с информационными входами первого,второго оперативных запоминающих устройств, адресные входы которых сое158217б

l4 динены с кодовым выходом первого счетчика импульсов измеряемой часто. ты, информационные выходы старшего разряда которого соединены соответственно с управляющими входами первого и второго оперативных запоминающих устройств, информационные выходы которых через первый преобразователь кода соединены с первым входом первого сумматора, выход которого через первый накапливающий сумматор соединен с информационными входами второго сумматора и третьего, четвертого оперативных запоминающих устройств, адресные входы которых соединены с кодовыми выходами второго счетчика импульсов измеряемой частоты, информационные выходы старшего разряда которого соединены соответственно с уп- 20 равляющими входами третьего и четвертого оперативных запоминающих устройств, информационные выходы которых через второй преобразователь кода соединены с первым входом второго 25 сумматора, выход формирователя квантующих импульсов соединен с вхоцом синхронизации формирователя импульсов измеряемой частоты и первым входом второго вентиля, выход которого соединен со счетным входом счетчика квантующих импульсов, S-.àõîä Т-триггера соединен с шиной "Пуск" измерителя.

2. Измеритель по п.1, о т л и— ч а ю шийся тем, что формирователь импульсов измеряемой частоты содержит усилитель-ограничитель, трехвходовый элемент И-НЕ, двухвходовый элемент И-НЕ, цва RS-триггера, инвертор, выход которого является выходом формирователя, вход которого через усилитель-ограничитель соединен с первым входом трехвходового элемента

И-НЕ и К-входом второго RS-триггера, инверсный выход которого соединен с вторым входом трехвходового элемента

И-НЕ, выход которого соединен с первым вхоцом двухвходового элемента

И-НЕ и R-входом первого RS-триггера, прямой выход которого соединен с входом инвертора и S-входом второго

RS-триггера, первый вход двухвходового элемента И-HE соединен с S-входом первого RS-триггера и входом синхронизации формирователя.