Устройство формирования управляющих сигналов для коррекции нелинейности тракта свч

Иллюстрации

Показать все

Реферат

 

Изобретение относится к радиосвязи и может быть использовано в системах радиорелейной и спутниковой связи. Целью изобретения является увеличение подавления внеполосного излучения и уменьшение времени задержки. Устройство формирования управляющих сигналов для коррекции нелинейности тракта СВЧ содержит линии задержки 1 и 7, входной кодер 2, кодер 3 записи, блок 4 оперативной памяти, регистры 8 памяти, цифроаналоговые преобразователи (ЦАП) 9 и 10, блоки 5 компараторов, реверсивные счетчики 6. Блок 4 оперативной памяти для одной и другой квадратуры содержит регистры, блоки элементов и элементы ИЛИ. Поставленная цель достигается за счет введения линий задержки 1 и 7, ЦАП 9 и 10, компараторов, реверсивных счетчиков 6, регистров 8 и их функциональных связей с блоками устройства. 2 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИН

„„80„„15840 3

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н А BTOPGHOIVIV СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТНРЦТИЯМ

ПРИ ГКНТ СССР (21) 4371895/24-09 (22) 26.01.88 (46) 07.08.90. Бюл. 9 29 (71) Московский электротехнический институт связи (72) А.В.Иарченко, С.С.Тарасов и Э.С.Джузенов (53) 621.395.387(088.8) (56) Saleh А.А.И. and $а1г I. Adaptive Linearizytion of Power Amplitiers in Digital Radio Systems. 1983, vol. 62. Н 4, р. 1019-1033, f ip. 1. (54) УСТРОЙСТВО ФОРМИРОВАНИЯ УПРАВ-.

ЛЯЮЦИХ СИГНАЛОВ ДЛЯ КОРРЕКЦИИ НЕЛИНЕЙНОСТИ ТРАКТА СВЧ (57) Изобретение относится к радиосвязи и может быть использовано в системах радиорелейной и спутниковой связи. Целью изобретения является (51)5 Н 03 К 5/00 Н 04 В 3/04 увеличение подавления внеполосного излучения и уменьшение времени задержки. Устройство формирования управляющих сигналов для коррекции нелинейности тракта СВЧ содержит линии задержки 1 и 7,,входной кодер 2, кодер 3 записи, блок 4 оперативной памяти, регистры 8 памяти, цифроанало-,. говые преобразователи (ЦАП) 9 и 10, блоки 5 компараторов, реверсивные счетчики 6. Блок 4 оперативной памяти для одной и другой квадратуры содержит регистры, блоки элементов и элементы ИЛИ. Поставленная цель достигается эа счет введения линий задержки 1 и 7, ЦАП 9 и 10, компарато- с ров, реверсивных счетчиков 6, регистров 8 и их функциональных связей с блоками устройства, 2 ил.

1584093

Изобретение относится к радиосвязи и может быть использовано в системах радиорелейной и спутниковой связи, использующих цифровые методы модуляции .

Цель изобретения — увеличение подавления внеполосного излучения и, уменьшение времени задержки.

На фиг. 1 представлена структурная щ электрическая схема устройства форми рования управляющих сигналов для кор,:рекции нелинейности тракта СВЧ; на

@иг. 2 — структурная электрическая схема блока оперативной памяти для одной квадратуры.

Устройство содержит первую линию задержки, входной кодер 2, кодер 3 записи, блок 4 оперативной .памяти, первый и второй блоки 5 компараторов, 2О первый и второй реверсивные счетчики

6, вторую и третью линии 7 задержки, первый и второй регистры 8 памяти, первый и второй цифроаналоговые преобразователи 9, третий и четвертый 25 цифроаналоговый преобразователи.10.

Блок 4 оперативной памяти для одной квадратуры содержит регистры 11> блоки элементов И 12-15, элементы И1И 16 (реализация блока 4 оперативной памя- 30 ти для другой квадратуры аналогична указанной).

Устройство работает следующим.образом.

Допустим, что сигналы передаются посредством 16-позиционной квадратурной амплитудной модуляции.

По поступлении на вход устройства какой-либо комбинации символов кодер

2, состоящий как и кодер 3 записи из 40 пары дешифраторов, обращается в те ячейки памяти блока 4 оперативной памяти (регистры 11), где в данный момент хранятся предыскаженные значения напряжений, определяющих координаты 45 сигнальной точки на амплитудно-фазовой плоскости при квадратурной амплитудной модуляции (КАИ). Информация из этих ячеек через элементы И 12-15 и элементы ИЛИ .16 считывается регистрами 8 памяти, а затем преобразуется с помощью цифроаналоговых преобразователей 9 в многоуровневый аналоговый сигнал. После этого сигналы с выходов цифроаналоговых преобразователей 9 обоих квадратур поступают на модулятор (не показан), где и осуществляется квадратурная амплитудная модуляция этими сигналами несущей частоты.

Затем сигнал усиливается и излучается в сторону корреспондента. Часть усиленного результирующего сигнала ответвляется и демодулируется в демодуляторе (не показан).

На модулятор подается опорное колебание с того же самого генератора, который используется и для подачи не-. сущей на модулятор, что исключает необходимость использования системы восстановления несущей. Искаженное вследствие прохождения через нелинейный тракт СВЧ многоуровневое напряжение каждой из квадратурных составляющих с соответствующего выхода демодулятора подается на вторые входы блоков компараторов 5, где оно сравнивается с истинным напряжением, формируемым соответствующим цифроаналоговым преобразователем 10 по входным комбинациям.

В зависимости от того, больше или меньше искаженный уровень чем истинный, блоки 5 компараторов выдают логическую "1" на вход "1" или "-1" реверсивного счетчика 6, который при этом производит коррекцию записанной в него информации на +1 младшего разряда.

По команде с кодера 3 записи, производящего обращение в строго определен-. ную ячейку памяти блока 4 оперативной памяти, происходит перезапись.в эту ячейку скорректированной информации.

Зтот цикл продолжается до тех пор, пока на амплитудно-фазовой плоскости не установится требуемая совокупность сигнальных точек. Линии 1 и 7 задержки необходимы для компенсации задержки в фильтрах и инерционных усилителях СВЧ.

Предлагаемое устройство позволяет значительно улучшить использование радиочастотного спектра и электро" магнитную совместимость систем, в которьтх оно применяется, за счет подавления внеполосного излучения, вызванного нелинейностью тракта СВЧ, а также уменьшить время задержки при формировании управляющего сигнала и значительно повысить КПД усилителя

СВЧ, что позволяет значительно снизить. энергоемкость и уменьшить габариты и стоимость аппаратуры.

Формула изобретения

Устройство формирования управляющих сигналов для коррекции нелинейноскИ

CIRCE

Составитель Ш.Эвьян

Техред Л.Сердюкова Корректор M,Êó÷åðÿâàÿ

Редактор М.Бланар

Заказ 2263 Тираж 668 Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-издательский комбинат "Патент", r Ужгород, ул. Гагарина, 101

5 158409 ти тракта СВЧ, содержащее входной кодер, блок оперативной памяти, а также первый и второй цифроаналоговые преобразователи, при этом выходы вход- 5 ного кодера подключены к адресным входам блока оперативной памяти, о тл и ч а ю щ е е с я тем, что, с целью увеличения подавления внеполосного. излучения и уменьшения времени Ið задержки, введены три линии задержки, кодер записи, третий и четвертый цифроаналоговый преобразователи, первый и второй компараторы, первый и второй реверсивные счетчики, первый и второй 15 регистры памяти, вход входного кодера соединен с входом первой линии задержки, выход которой подключен к входу третьего и четвертого цифроаналогового преобразователей и входу кодера записи, выход которого подключен к информационному входу блока -оператив-. ной памяти, первый и второй выходы которого подключены соответственно чеI 25

6 рез первый и второй регистры памяти к первому и второму цифроаналоговому преобразователям, выход треть- его цифроаналогового преобразователя подключен к первому входу первого блока компараторов, выход которого через реверсивный счетчик подключен к первому установочному входу блока оперативной памяти, первый выход которого подключен к входу второй линии задержки, выход которой подключен к второму входу первого реверсивного счетчика, выход четвертого цифроаналогового преобразователя подключен к первому входу второго блока компараторов, выход которого через реверсивный счетчик подключен к второму установочному входу блока оперативной памяти, второй выход которого подключен к входу третьей линии задержки, выход которой подключен к второму входу второго реверсивного счетчика.