Задающее устройство
Иллюстрации
Показать всеРеферат
CGIO3 СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК (51м Н 02 P 5/06
ГОСУДАРСТВЕННЫИ КОМИТЕТ
ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ
ПРИ ГКНТ СССР
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (46) 30.02.93. Г>вл. r- 8 (21) 4361227/07 (22) 11.01,88 (72) В,И.Котенев, Л.Я.Макаровский, А.8,3акутилин, А.А.Оськин и А.Ç.Яценко (56) Авторское свидетельство СССР, .
М 1221706, кл. Н 02 Р 5/00, 1986.
Авторское свидетельство СССР
N 1503486, кл. Н 02 Р 5/00, 1987. (54) ЗАДА1ОЩЕЕ УСТРОЙСТВО (57) Изобретение относится к электротехнике и может найти применение в устройствах .программного изменения создаваемых па.раметров электроприводов, например скорости. Целью изобретения является
Изобретение относится к электротехнике и может найти применение в устройствах программного изменения задаваемых параметров электроприводов, например скорости.
Целью изобретения является повыше ние точности задания программы при существенно отличающихся темпах нарастания и снижения выходного сигнала.
На фиг.1 представлена функциональная схема устройства; на фиг.2 — временные диаграммы изменения состояния блоков и сигналов на их выходах, где а — сигнал на выходе flepBofo интегратора 2; б — сигнал на выходе второго блока 17 сравнения; в — состояние параллельного ключа 3 сброса ("1" — разомкнут, "0" — замкнут);
r — сигнал на выходе первого блока 4 сравнения;. Ю t 588245Al повышение точности задания программы при существенно отличающихся темпах нарастания и снижения выходного сигнала, Устройство содержит интеграторы 2, 15, 19, эадатчик 1 начального напряжения, задвтчик 16 времени цикла, задатчик 5 начала замедления, задатчики 9 и 10 максимального и минимального уровней выходного сигнала, задатчики 13 и 14 темпа нарастания и снижения, блоки 12 и 18 умножения и ключи
7. 8. 20. 21. 22, 23. Формирование программ нарастания и снижения выходного сигнала осуществляется интеграторами 15 и 19 с различными и независимыми постоянными времени интегрирования. чем достигается поставленная цель. 2 ил. д — сигнал на выходе первого сумматора 6; е — сигнал на выходе компаратора 11; ж — сигнал на выходе первого блока 12 умножения; з — сигнал на выходе второго блока 18 умножения: и — сигнал на выходе второго интегратора 15: к — сигнал на выходе третьего интегратора 19; л — сигнал на выходе устройства, Задающее устройство (фиг.1) содержит включенные последовательно эадатчик 1 начального напряжения, первый интегратор
2 с параллельным ключом 3 сброса, первый блок 4 сравнения с подключенным к его второму входу эадатчиком 5 начала снижения выходного сигнала. сумматор 6, второй и третий входы которого через первый 7 и второй 8 ключи соединены с задатчиками 9
1588245
20
50 и 10 соответственно максимального и минимального уровней выходного сигнала, компаратор 11, второй вход которого соединен с выходом устройства, первый блок 12 умножения, вторым входом соединенный с задатчиком 13 темпа нарастания выходного сигнала, а также эадатчик 14 темпа снижения выходного сигнала, второй интегратор
15, эадатчик 16 времени цикла и второй блок
17 сравнения, Управляющие входы первого
7 и второго 8 ключей подсоединены к выходу первого блока 4 сравнения, а выходы первого интегратора 2 и задатчика 16 времени цикла — к входам второго блока 17 сравнения, выход которого подключен к управляющему входу параллельного ключа сброса первого интегратора 2.
Устройство содержит также вторЬй блок
18 умножения, третий интегратор 19 и ключи 20-23, управляющие входы которых подключены к выходу первого блока 4 сравнения. Входы второго блока 18 умноже ния соединены с эадатчиком 14 темпа сни, . жения выходного сигнала и входом первого блока 12 умножения. Выходы первого 12 и второго 18 блоков умножения через третий
20 и четвертый 21 ключи соединены с входами соответственно второго 15 и третьего 19 интеграторов, выходы которых подключены соответственно к неподвижному замыкающему и неподвижному размыкающему контактам шестого ключа 23, а входы установки начальных условий — к неподвижным соответственно раэмыкающему и замыкающему контактам пятого ключа 22, подвижный контакт которого соединен,с выходом сумматора 6, Подвижный контакт шестого ключа 23 является выходом устройства.
Устройство работает следующим образом.
Время полного цикла изменения выходного сигнала устройства задается с помощью напряжения задатчика 16. Скорость нарастания напряжения на выходе первого интегратора 2 устанавливается напряжением задатчика 1. Напряжение на выходе первого интегратора 2 нарастает по линейному закону(фиг,2,а). Момент времени t1, при котором начинается снижение выходного сигнала устройства, устанавливается задатчиком 5. Максимальный и минимальный уровни выходного сигнала устройства регулируются эадатчиками соответственно
9 и 10, а темпы нарастания и снижения— задатчиками 13 и 14:
Для формирования времени. цикла 1ц выходное напряжение первого интегратора
2 сравнивается с напряжением задатчика
16 во вгором блоке 17 сравнения. В момент равенства этих напряжений на выходе блока 17 появляется импульс напряжения (фиг.2,б), Ключ 3 замыкается (фиг,2,в), что приводит к интенсивному снижению напряжения на выходе первого интегратора 2 (фиг.2,а). При достижении этим напряжением нулевого значения вновь срабатывает второй блок 17 сравнения (фиг.2,б), ключ 3 размыкается (фиг,2,в) и цикл повторяется.
При равенстве напряжений первого интегратора 2 и эадатчика 5 (момент времени
t1 на фиг.2,а) на выходе первого блока 4 сравнения устанавливается нулевое значение сигнала (фиг.2,г), а в момент 1ц — максимальное, На интервале времени t> — О, когда напряжение на выходе блока 4 сравнения максимально, срабатывает первый ключ 7 и на выходе сумматора 6 устанавливается сигнал задатч ка 9 максимального уровня (фиг.2,д). Соответственно на интервале tq—
t>, когда сигнал на выходе блока 4 сравнения равен нулю, с помощью ключа 8 на выходе сумматора 6 устанавливается сигнал задатчика 10 минимального уровня.
С появлением на выходе сумматора 6 максимального уровня сигнала на интервале:1 — 0 на выходе компаратора 11 также устанавливается максимальный уровень сигнала (фиг.2,е), который, будучи умноженным на сигнал задатчика 13 в первом блоке 12 умножения, поступает через замкнутый в это время третий ключ 20 на вход второго интегратора 15. Напряжение на выходе интегратора 15 начинает нарастать по линейному закону (фиг,2,и) и через шестой ключ 23 поступает на второй вход компаратора 11. В момент равенства напряжений на входах компаратора 11 его выходной сигнал (фиг.2,е), а также сигнал на входе второго интегратора 15 становятся равными нулю, а на выходе интегратора сохраняется достигнутый уровень сигнала (фиг.2,и), В момент t1 напряжение на выходе первого блока 4 сравнения становится равным нулю, переключаются ключи 7, 8, 20, 21, 22, 23 и начинается формирование программы снижения выходного сигнала устройства (фиг,2,к),Напряжение с выхода коммутатора (фиг,2,е) перемножается с Напряжением задатчика 14 вторым блоком 18 умножения и через замкнутый четвертый ключ 21 поступает на вход третьего интегратора 19, Напряжение на выходе интегратора 19 начинает снижаться по линейному закону и через ключ 12 поступает на второй вход компаратора 11. Когда напряжения на входах компаратора 11 станут равными, сигнал на его выходе.и на входе третьего интегратopa 19 будет равен нулю, а на выходе интегратора 19 будет сохраняться достигнутый уровень сигнала (фиг.2,к) до конца цик15882Л5 ла. В результате на выходе устройства эа цикл будет сформирована программа изменения выходного сигнала, представленная на фиг,2, л, Задание программы с существенно отличающимися темпами нарастания и снижения выходного сигнала осуществляется за счет интеграторов 15 и 19 разными и независимыми значениями oocToRHHblx времени интегрирования, чем обеспечивается достижение поставленной цели, Формула изобретения
Задающее устройство. содержащее включенные последовательно задатчик начального напряжения, первый интегратор с параллельным ключом сброса, первый блок сравнения с подключенным к его второму входу задатчиком начала снижения выходного сигнала, сумматор, второй и третий входы которого через первый и второй ключи соединены с задатчиками соответственно максимального и минимального уровней выходного сигнала, компаратор, второй вход которого соединен с выходом устройства, первый блок умножения, вторым входом соединенный с задатчиком темпа .нарастания выходного сигнала. а также эадатчик темпа снижения выходного сигнала, второй интегратор, эадатчик времени цикла, и второй блок сравнения. при этом управляющие входы первого и второго ключей под-соединены к выходу первого блока сравнения, а выходы первого интегратора и эадатчика времени цикла — к входам второго
5 блока сравнения, выход которого подключен к управляющему входу параллельного ключа сброса первого интегратора, о т л ич а ю щ е е с я тем, что, с целью повышения точности задания программы при сущест10 венно отличающихся темпах нарастания и снижения выходного сигнала, в него введены второй блок умножения, третий интегратор и четыре ключа, управляющие входы которых подключены к выходу первого бло15 ка сравнения, при этом входы второго блока умножения соединены с задатчиком темпа снижения выходного сигнала и входом первого блока умножения, выходы nepsoro и второго блоков умножения через третий и
20 четвертый ключи соединены с входами соответственно второго и третьего интеграторов, выходы которых подключены соответственно к неподвижному замыкающему и неподвижному раэмыкающему кон25 тактам шестого ключа, а входы установки начальных условий — к неподвижным соответственно раэмыкающему и замыкающему контактам пятого ключа, подвижный кон" такт которого соединен с выходом суммато30 ра, а подвижный контакт шестого ключа является выходам устройства, (оставитель В.Пос11елов
Текред M.Ìoðãåíòàë
Редактор Т,Куркова
1: орректор Vli. Лмборскяя
Производствг. но-издательский комбинат "Г1атент", г, Ужгород, уп.Гаrвpина, 101
Заказ 1102 ТирИ:к Г одписное
БНИИПИ Государственного ко INTQTQ Bo ивов,ретенилм и открытием при ГКНТ СССР
1 1 3035. москва, i (". 35. P9>)U3cKdA н36 ° i 5