Устройство для проверки логических микросхем
Иллюстрации
Показать всеРеферат
Изобретение относится к контрольно-измерительной технике и может быть использовано при проверке логических микросхем. Целью изобретения является упрощение устройства и повышение стабильности его работы, что достигается за счет исключения необходимости использования стабилизаторов уровня, различающих три уровня потенциала. Устройство содержит эталонную микросхему 1, элементы 2-1...2-N сравнения, первые зажимы 3-1...3-N для подключения контролируемой микросхемы 4, элемент 5 ИЛИ, первый 6 и второй 19 RS-триггеры, элементы И 11-1...11-N, диоды 12-1...12-N, переключатель 7, индикатор 9. Для достижения цели в устройство введены генератор 14 импульсов, счетчик 15, аналоговый коммутатор 16, ключ 17, резистор 18, регистр 20 и элемент 21 задержки. 1 ил.
СОЮЗ СОНЕТСНИХ . СОЦИАЛИСТИЧЕСНИХ
РЕСПУ БЛИН (19) (И) (g1)g С 01 К 31/28
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
""1
ГОСУДАРСТВЕННЫЙ НОМИТЕТ
f10 ИЗОБРЕТЕНИЯМ И ОТНРЫТИЯМ
ПРИ ГКНТ СССР
К ABTOPCKOMY СВИДЕТЕЛЬСТВУ
1 (21) 4449884/24-21 (22) 27.06.88 (46} 30.09,90, Бюл. 1(=- 36 (72) К. Г,Норакидзе, О.В,Зедгинидзе и Г. Ю, Манукян (53) 621. 317.049 (088. 8) (56) Авторское свидетельство СССР
9 483633, кл. G 01 R 31/28, 1975 °
Авторское свидетельство СССР
У 1112327, кл. G 01 R 31/28, 1984. ! (54) УСТРОЙСТВО ДЛЯ ПРОВЕРКИ ЛОГИЧЕСКИХ MHKPOCXEM (57) Изобретение относится к контрольно измерительной технике и может быть использовано при проверке логических микросхем. Целью изобретения являет2 ся упрощение устройства и повышение стабильности его работы, что достигается за счет исключения необходимости использования стабилизаторов уровя различающих три уровня потенциала
Устройство содержит эталонную микросхему 1, элементы 2-1... 2-п сравнения, первые зажимы 3-1... 3-п для подключения контролируемой микросхемы 4, элемент
ИЛИ 5, первый 6 и второй 19 RS-триггеры, элементы И 11 — 1... 11-и диоды
12-1... 12-п, переключатель 7, индикатор 9, Для достижения цели в устройство введены генератор 14 импульсов, счетчик 15, аналоговый коммутатор 16, ключ 17, резистор 18, регистр
20 и элемент 21 задержки. 1 ил.
)596291
Изобретение,относится к контрольно-измерительной технике и может быть использовано при проверке логических микросхем.
Цель изобретения " упрощение устройства и повышение стабильности его работы за счет исключения необходимости различения трех уровней потенци an a.
На чертеже представлена структурная схема устройства дпя проверки логических микросхем.
Устройство содержит эталонную микросхему 1, элементы 2-1-2-п сравнения, первые зажимы 3-1-3-п дпя подключения контролируемой микросхемы
4, элемент ИЛИ 5., первый RS-триггер
6, переключатель 7, второй зажим 8 для подключения контролируемой микросхемы 4, индикатор 9, третий зажим
10 дпя подключения контролируемой микросхемы 4, элементы И 11-1-11-п, диоды 12-1-12-а, входной зажим 13, генератор 14 импульсов, счетчик 15, 25 аналоговый коммутатор 76 ключ 17,. резистор 18, второй RS-.òðèããåð 19, регистр 20, элемент 21 задержки.
Логические выводы эталонной микросхемы 1 соединены с первыми входами соответствующих элементов 2-1-2-п ср авнения, соединенных вторыми вхо.дами через первые зажимы 3-1-3-п для подключения контролируемой— микросхемы 4 с соответствующими логическими выводами контролируемой мик35 росхемы 4. Выходы элементов 2-1-2-п сравнения соединены с соотнетствующиж входами элемента ИЛИ 5, ныход которого соединен с первым входом RS-триггера 6, соединенного вторым входом
"через переключатель 7 с вторым зажимом 8 для подключения контролируемой микросхема 4, а также с первым выво дом питания эталонной микро схемы 1 ° 45
Выход RS-триггера 6 соединен через . индикатор 9 с третьий зажимом 10 для подключения контролируемой микросхем1 4 и с вторым выводом питания эталонной м1кросхемы 1. Первые входЫ всех элементов И 11-1-11-и соединены с вторыми входами соответствующих элементов 2-1-2-и сравнения, а выходы— через соответствующие диоды 12-1-12-и соединены с первыми входами элементов
2-1-2-и ср авнения. Входной s ажим 13 соединен с управляющим входом генератор а 14 и с входом обнуления счетчика 15, выходы которого соединены с адресными входами аналогового коммутатора
16, информационные входы которого подключены к логическим выводам эталонной микросхемы 1. Выход аналогового к оммут ат ор а 16 подключе н ч ер е з ан алоговый ключ 17 и резистор 18 к шине нулевого потенциала, а также соединен с первым входом второго RS-триггера 19, ныход которого соединен с информационным входом регистра 20, выходы которого соединены с вторыми входами элементов И 7 1 — l- l!-и, Выход генератора 14 импульсов соединен с управляющим входом ключа 17, со счетным входом счетчика 15, с управляющим входом регистра 20, а также через элемент 21 задержки — с вторым входом второго RS-триггера 19, Известно, что при подаче на микросхему питания без подачи входных воздействий на ее выводах, являющихся нходаьы, появляется потенциал U промежуточный по величине между потенциалами логического нуля U и логической единицы U,, На выводах,. являющихся ее выходами, устанавливаются потенциалы, соответствующие логическому нулю или логической единице, те. U или U,, Устройство работает следующим образом.
Устанавливается эталонная микросхема l, идентичная контролируемой микросхеме 4. К выводам питания микросхемы 4 подключаются зажимы 8 и 10.
На входной зажим 13 подается сигнал
"Пуск", запускающий генератор 14 импульсов, и с выхода последнего начинает поступать пакет импульссв, длиной, равной п (n число функциональных выводов контролируемой микросхемы), Кроме того, по сигналу Пуск" счетчик устанавливается н нулевое состояние, Данная комбинация на выходах счетчика 15, является адресной для аналогонсго коммутатора 16, обеспечиьает подключение через него первого функционального вывсда микpосхе ьн 1 и подключение последнего через ключ 17 (потенциал логической единицы на управляющем входе ключа 17, с выхода генератора 14, обеспечивает исходное замки тое состояние ключа
17) и резистор 18 к шине нулевого потенци ал а.
Сопротивление резистора 18 определяется следующим образом. При подсое динении функциональнсго вывода микро35
5 159629 схемы через данный резистор к шине нулевого потенциала в случае, когда вывод является выходами, должен обеспечиваться допустымый ток нагрузки
5 микросхемы, а когда вывод является входом, то потенциал на нем должен соответствовать уровню логического нуля, В момент разиыкания ключа 17, т.е. отключения первого функционального вывода микросхемы 1 от шины нулевого потенциала (по перепаду с уровня логической единицы в логический нуль первого из импульсов с генератора 14), 15 при условии, что даньый вывод микросхемы 1 является входом, появляется положительный перепад от потенциала логического нуля к промежуточному потенциалу U< при этом триггер 19 из 20 исходного нулевого состояния перебрасывается в единичное.
Если данный вывод функционально является выходом микросхемы 1, то на . нем присутствует либо потенциал логи- 25 ческого нуля U либо — логической единицы U» который не изменяется в момент отключения вывода микросхемы
1 от шины нулевого потенциала, Тригrep 19 при этом сохраняет исходное нулевое состояние.
Задним фронтом первого тактового импульса (перепад с уровня логического нуля в логическую единицу) проис-. ходит замык "ние аналогового кл юча 17, состояние счетчика 15 увеличивается на единицу, что обуславливает подключение через аналоговый коммутатор 16 следующего функционального вывода микрссхемы 1 через резистор 18 к ши- 40 не нулевого потенциал».
Кроме того, задним фронтом первого
1 тактового импульса генератора 14 осуществляется сдвиг информации (состояние триггера 13 после разьыкания клю- 45 ча 17: логическая единица — в случае если первый функциональный вывод микросхемы l является входом, и логический нуль — в случае выхода) на один разряд в регистр 20. Триггер 19 пере- 50 кидывается в нулевое состояние задним фронтом задержанного элементом 21 задержки первого импульса генератора 14 (время задержки определяется быстродействием регистра 20). 55
Вторым из пакета импульсов генера- тора 14 осуществляется отключение второго функционапьного вывода микросхемы !, от шины нулевого потенциала, 1 6 классификация вывода на вход или выход и последующий сдвиг на разряд результата анализа в регистре 20 аналогично описанному.
Таким образом, за время генерации пакета импульсов происходит автоматическая классификация выводов эталонной микросхемы 1 (а значит и контро- лируемой микросхемы 4) на входы и выходы, результаты которой хранятся в регистре 20 (постоянно поступая с выходов регистра 20 на вторые входы элементов И 11 — 1 — 11-и соответственно).
Пусть, например, первый функцио" нальный вывод микросхемы 1 является входом, тогда логическая единица с соответствующего выхода регистра 20 поступает на второй вход элемента
И !1-1. Тем са ым открывается доступ логическому сигналу, действующему на первом выводе микросхема 4, через saжим 3 — 1, элемент И 11-1 и диод 12-1 на соответствующий вход микросхемы 1 .
Таким обр азом, входной си гнап Bos» действий, поступающий на вход микросхемы 4 во время тестирования, поступает также на вход микросхемы l. Установившаяся по окончании выдачи пакета импульсов связь входов микро-:; схем 4 и 1 не нарушается в течение всего времени контроля (тестирования).
На выходах элемента 2 — 1 сравнения сохраняется уровень логического нуля.
Пусть для определенности зажим
3-п микросхемы 4 и аналогичный вывод микросхемы 1 является выходом. Тогда на второй вход элемента И 11-и с соответствующего выхода регистра 20 поступает уровень логического нуля и элемент И 11-п и окажется закрытым.
Поэтому сигналы, поступающие с выходов микросхем 1 и 4 во время тестирования, поступят на соответствующие входы элемента 2-п сравнения, производящего операцию их сравнения. Диоды 12-I-12-и в этом случае предохраняют от воздействия сигнапов с выхода эталонной микросхемы 1 выходы элементов И 1 1-1-1 l-п, После установления связи между со- ответствующими функционапьныьы . выводами микросхем 1 и 4, однократным saмыканнем нормапьно разомкнутого переключателя 7 триггер 6 переключается в единичное состояние. Включение индикатора 9 свидетельствует о наличии питания и земли
1596291
Составитель С,Петров
Техред M.Äèäûê Корректор A.Осауленко
Редактор М. Бандура
3 аказ 2908 Тираж 563 Подписное
ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР
113035, МосКВа, Ж-35, Раушская наб., д. 4/5
Производственно-издательский комбинат "Патент", r.Ужгород, ул. Гагарина, 101
При несовпадении во время контроля сигнапа на выходе микросхема 4 с сигналом на аналогичном выходе эталонной микросхемы 1, на выходе соответствующего элемента 2-1-2-и сравнения появляется сигнал логической единицы, через элемент ИЛИ 5 перебрасывающий триггер 6 в нулевое состояние, результатом чего является переход в не- )О возбужденное .состояние индикатора 9, свидетельствующий о неисправности контролируемой микросхемы 4. Возбужденное состояние индикатора 9 при отсутствии сигналов с выходов элементов 15
2-1-2-11 сравнения свидетельствует об исправности контролируемой микросхемы 4.
Формул а .из обр ет ения
Устройство для проверки логических микросхем, содержащее этапонную микросхему, элементы сравнения, пер вые входы которых соединены с логическими выводами эталонной микросхе- 25 . мы, элементы И, первые входы которых соединены с вторыми входами элементов сравнения и первыми зажимами для подключения контролируемой микросхемы, элемент ИЛИ, входы которого соединены с выходами элементов сравнения, первый RS-триггер, первый вход которого соединен с выходом элемента ИЛИ, а второй вход соединен через переключатель с вторым зажимом для
35 подключения контролируемой микросхемы и с первым выводом питания эталонной микросхемы, второй RS-триггер, индикатор, включенный между выходом первого RS-триггера и третьим зажимом для подключения контролируемой микросхема, соединенным с вторым выводом питания эталонной микросхемы, диоды, включенные между выходами элементов
И и первыми входами элементов сравнения, отличающееся тем, что, с целью упрощения устройства.и повышения стабильности его работы, в него введены генератор импульсов, счетчик, аналоговый коммутатор, регистр, ключ, элемент задержки и резистор, причем вход генератора импульсов соединен с входом обнуления счетчика и входным зажимом устройства, выходы счетчика соединены с адресными входами аналогового коммутатора, информационные входы которого соединены с логическими выводами эталонной микросхема, выход генератора импульсов соединен с управляющими. входами ключа и регистра, счетным входом счетчика и через элемент задержки — с вторым входом второго RSтриггера, первый вход которого подключен к выходу аналогового коМмутатора непосредственно и через последовательно соединенные ключ и резистор к общей шине, а выход соединен с информационным входом регистра, выходы которого соединены с вторыми входами элементов И,