Программируемый источник питания

Иллюстрации

Показать все

Реферат

 

Изобретение относится к вторичным источникам питания радиоаппаратуры. Целью изобретения является обеспечение программно-временной имитации колебаний напряжения источника питания, воздействия импульсных помех и точности установки стабилизированного постоянного напряжения. В компараторе 24 сравниваются коды с выходом оперативного запоминающего устройства (ОЗУ) и счетчика 23. Сигнал, полученный в результате сравнения, перебрасывает счетчик 25 в новое состояние, определяющее новое состояние шины адреса блока ОЗУ. В узел сравнения поступают сигналы с выхода смесителя и широтно-импульсного модулятора (ШИМ). В результате сравнения вырабатывается код, изменяющий код на выходе реверсивного счетчика ШИМ. Это приводит к изменению коэффициента деления делителя частоты на другом счетчике ШИМ. В конечном итоге изменяется напряжение на выходе устройства, пока оно не сравняется с заданным в шаге программы, хранимом в ОЗУ. 5 ил.

СОЮЗ СОВЕТСНИХ

Э Й

РЕСПУБЛИК (S>)S С 05 F 1/56

GIlHGAHHE ИЗОБРЕТЕНИЯ

К А ВТОРСНОМУ СВИДЕТЕЛЬСТВУ

От регистра

/7Щ7фРрУ

Фиг. 5

ГОСУДАРС ГВЕННЫЙ КОМИТЕТ

ГЮ ИЗОБРЕТЕНИЯМ И (ЛНРЬЗТИЯМ

ПРИ ГКНТ СССР (21) 4470987/24-07 (22) 10.05.88 (46) 07.10.90. Бюп. Р 37 (72) В.П.Канунников, Т.В.Демчик, В.Н.Покатаев, М.А.Родина и С.Г.Ткачев (53) 621.316.722.1 (088.8) (56) Патент франции Р 2082912, кл. G 05 F 1/56, 1981.

Авторское свидетельство СССР

В 1019414, кл. G 05 F 1/56, 1982. (54) ПРОГРАММИРУЕМА ИСТОЧНИК ПИТАНИЯ (57) Изобретение относится к вторичным источникам питания радиоаппаратуры. Целью изобретения является обеспечение программно-временной имитации колебаний напряжения источника питания, воздействия импульсных помех и точности установки стабилизи Л УПРаЗЛВЮЩЕМу

Входу коммЧпттор

„.SU„„1597875 А 1

2 рованного постоянного напряжения.

В компараторе 24 сравниваются коды с выходов оперативного запоминающего устройства (ОЗУ) и счетчика 23. Сигнал, полученный в результате сравнения, перебрасывает счетчик 25 в новое состояние, определяющее новое состояние шины адреса блока ОЗУ. В узел сравнения поступают сигналы с выхода смесителя и широтно-импульсного модулятора (ШИМ). В результате сравнения вырабатывается код, изменяющий код на выходе реверсивного счетчика IIIHM. Это приводит к изменению козффициента деления делителя частоты на другом счетчике ШИМ. В конечном итоге изменяется напряжение на выходе устройства, пока оно не сравняется с заданным в шаге программы, хранимом в ОЗУ. 5 ил. С:

1597875

Изобретение относится к электротехнике и может быть использовано для имитации различного рода помех, действующих по цепям стабилизированных источников напряжения в процессе эксплуатации радиоэлектронной аппаратуры (РЭА).

Целью изобретения являешься обеспечение программно-временной имитации 1О колебаний напряжения источника питания, воздействия импульсных помех, точности установки стабилизированного постоянного напряжения.

На фиг. 1 приведена блок-схема устройства; на фиг. 2 — блок-схема блока индикации и коммутации (БИК); на фиг. 3 — блок-схема выбора программ (БВП); на фиг. 4 — блок-схема широтно-импульсного модулятора (ШИМ); 20 на фиг. 5 — блок-схема блока управления (БУ).

Программируемый источник питания аостоит из БИК 1, блока оперативного запоминающего устройства (ОЗУ) 2, 25 цифро-аналогового преобразователя (UAII) 3, узла сравнения 4,. БВП 5, генератора б низкочастотной помехи, UIHM 7, БУ 8, генератора 9 высокочас( тотной помехи, смесителя 10 сигналов.

БИК 1 включает в себя коммутатор

11, дешифратор 12 и индикатор 13.

БВП 5 включает в себя клавиатуру

f4, схему 15 устранения дребезга и шифрирования, буферный регистр 16, формирователь 17 временного интернала.

ШИИ 7 включает в себя реверсивный счетчик 18, счетчик 19 делителя частоты, интегратор 20.

Блок 8 управления включает в себя генератор 21 импульсов, переключатель 22, счетчик 23 времени, компаратор 24 временных интервалов.

Устройство работает в двух режимах: Программирование" и "Работа", выбор которых определяется положением ключа переключателя 22 и уровнем сигнала на входе Р/R блока ОЗУ 2.

В режиме программирования информация, набираемая на клавиатуре, заносится в ячейку блока ОЗУ 2, причем каждая ячейка хранит коды амплитуды-стабилизированного постоянного напряжения, времени выдачи его на выход, амплитуды и частоты сигналов низкочастотной и высокочастотной помех, накладываемых на постоянное напряжение. Для записи кодов этих величин на клавиа- туре 14 последовательно набирается значение разрядов величин, которые сначала записываются в буферный регистр 16, а затем переписываются в

ОЗУ 2. При нажатии любой клавиши 14 схема 15 устранения дребезга вырабатывает код числа.и импульс записи и сдвига информации в буферном регистре 16. Коммутатор 11 в режиме программирования (замкнуты первые входы и выходы переключателя 22) пропускает сигналы с выхода буферного регистра

16 на входы дешифратора 12 и блока

ОЗУ 2, С выхода дешифратора 12 сигналы поступают на входы индикатора

13, что. обеспечивает визуализацию параметров сигналов в текущем шаге программы (н обоих режимах работы).

После заполнения буферного регистра при нажатии управляющей клавиши клавиатуры 14 с нее поступает сигнал записи на вход формирователя временной задержки 17 БВЦ. Строб записи с выхода последнего переписывает информацию из буферного регистра 16 по входу 1 в ячейку ОЗУ 2 с адресом, набранным н буферном регистре 16 или счетчике 25 адреса, По сигналу с ,третьего выхода клавиатуры 14 код адреса с выхода регистра 16 записывается в счетчик 25 адреса БУ 8.

Все счетчики устройства приводятся в исходное состояние по сигналу с линии "Сброс".

В. режиме "Работа" размыкается первая пара контактов и замыкается вторая пара контактов переключателя 22.

Генератор 21 подключается к счетным входам счетчиков 18, 19, 23. Импульсы с выхода генератора 21 изменяют состояние этих счетчиков. Код с выхода счетчика 23 поступает на первые информационные входы компаратора 24, на вторых информационных входах которого присутствует код разрядов с выхода D ячейки блока 2 ОЗУ. Эти разряды определяют длительность задачи на выход устройства стабилизированного постоянного напряжения с накладываемыми на него низко- и высокочастотными помехами, т.е. интервалы времени t — t, t — t и т.д. — длительность шага выполнения программы определяются комбинацией сигналов с выхода D, ОЗУ 2, совпадающей с содержанием соответствующих разрядов ячейки блока 2 ОЗУ, адрес которой совпадает с номером интерна1597875 6 ла. Амплитуда сигнала U управляет7 ся разрядами этой же ячейки, подключенными к второму выходу (D ) блока 2 ОЗУ.

Сигналы на третьем и четвертом выходах (D и D ) устанавливают амплитуду и частоту низко- и высокочастотной помех, накладываемых на основное стабилизированное напряжение. Например, для временного интервала амплитуда основного сигнала

9 ц

Сигнал помехи от генератора 6 низкочастотной помехи имеет амплитуду и частоту Um1, f1 соответственно, 15

Действие высокочастотной помехи от генератора 9 в интервале

Совместное действие низко- и высокочастотных помех на основной сигнал иллюстрируется в интервале t — t . 20

Для обеспечения заданной временной диаграммы в компараторе 24 сравниваются коды временных интервалов, хранящихся в блоке 2 ОЗУ и подсчитанных в счетчике 23. При их совпадении на 25 выходе компаратора 24 вырабатывается перепад напряжения (с уровня логической "1" в уровень логического

"0"). Этот перепад поступает на вход счетчика 25 адреса и перебрасывает

его в новое состояние. Код на выходе счетчика 25 определяет новое состоя— ние шины адреса (Л) блока ОЗУ 2, и, следовательно, на входе компаратора

24 появится новое значение кода дли35 тельности следующего напряжения на выходе устройства. С вторых выходов блока 2 ОЗУ на вход UAIT 3 поступает значение кода стабилизированного напряжения.. Аналоговое напряжение с

40 выхода ЦАП 3 поступает на первый вход смесителя 10. На вторых и третьих входах его присутствуют сигналы низко- и высокочастотных помех. Сигнал с выхода смесителя 10 поступает на первый вход узла 4 сравнения, на второй вход которого поступает напряжение с выхода ШИМ 7. В узле 4 срав-, нения анализируется соотношение меж- ду напряжениями с выходов смесителя

10 и выхода ШИМ 7. В зависимости от результатов сравнения на выходе узла

4 вырабатывается двухбитовый код, имеющий следующие значения: 00 — сохраняет неизменный код счетчика 18, блокируя счет импульсов с выхода генератора 21 импульсов, комбинации

01 и 10 приводят к суммированию или вычитанию импульсов в реверсивном счетчике 18. Изменение коца на выхо-! де счетчика 18 изменяет коэффициент деления делителя частоты на счетчике 19, тем самым изменяется скважность импульсов, поступающих на вход интегратора 20, Следовательно, изменяется напряжение на выходе устройства, пока оно не сравняется с заданным в шаге программы, хранимом в

ОЗУ 2.

Частота и амплитуда помехи определяются цифровыми кодами на входах генераторов 6 и 9, поступающих с выходов 2 и 3 блока ОЗУ 2. Работа устройства производится циклически.

По исчерпанию адресов с выхода счетчика 25 адресов ячеек блока 2 ОЗУ пересчет начинается с нулевого адреса и т.д. Индикация параметров сигналов каждого шага программы производится в блоке 1 индикации.

Запуск схемы и установка в исходное состояние производится подачей внешнего сигнала по линии "Сброс".

Формула изобретения

Программируемый источник питания, содержащий регулятор напряжения, включенный межпу входными и выходными выводами, узел сравнения, один вход которого связан с выходными выводами, а другой — с выходом источника опорного напряжения, выход узла сравнения подключен к управляющему входу регулятора напряжения, о т л и ч а ю— шийся тем, что, с целью обеспечения программно-временной имитации колебаний напряжения источника питания, воздействия импульсных помех, точности установки стабилизированного постоянного напряжения, в него введены блок индикации и коммутации, оперативное запоминающее устройство и блок управления, а источник опорного напряжения выполнен в виде смесителя, цифроаналогового преобразователя, генератора низкочастотной помехи и генератора высокочастотной помехи, причем блок управления состоит из генератора тактовой частоты, переключателя, счетчика времени, компаратора временных интервалов и счетчика адреса, выход генератора тактовой частоты через первые контакты переключателя соединен ео счетным входом счетчика времени, установочный вход которого подключен к шине "Сброс", выход

1597875 счетчика времени соединен с первым входом компаратора временных интервалов, другой вход которого подключен к выходу кодов временных интервалов оперативного запоминающего устройства, а выход укаэанного компаратора подключен к С-входу счетчика адреса, R-вход которого подключен к шине

"Сброс", 7вход — к первому выходу блока ввода программ, а установочный

D-вход счетчика адреса подключен к соответствующему информационному выходу блока ввода программ, блок индикации и коммутации состоит из коммутатора, дешифратора и индикатора, причем первый, второй и третий информационные входы коммутатора соединены соответственно с информационным выходом оперативного эапоминающего устройства, выходом счетчика адреса блока управления и информационным выходом блока ввода программ, управляющий вход коммутатора подключен к вторым контактам переключателя блока управления, выход коммутатора через дешифратор соединен с входом индикатора и непосредственно — с информационными входами оперативного запоминающего устройства, управляющий вход которого подключен к выходу временной задержки блока ввода программ, .информационные выходы оперативного запоминающего устройства соответственно кодов амплитуды и частоты высокочастотной и низкочастотной помех

5 соединены с входами генераторов высокочастотной и низкочастотной помех, информационные выходы кода стабилизированного постоянного напряжения соединены с входами цифроаналогового преобразователя, выход последнего подключен к первому входу смесителя,. второй и третий входы которого соединены с выходами соответственно генераторов высокочастотной и низкочастотной помех, выход смесителя является выходом источника опорного напряжения, регулятор напряжения выполнен в виде соединенных реверсивного счетчика, счетчика делителя частоты и интегратора, выход которого соединен с выходными выводами, счетный вход счетчика делителя частоты соединен со счетным входом счетчика времени блока управления, управляющий вход — с

25 выходом счетчика делителя частоты и счетным входом реверсивного счетчика, установочный вход счетчика делителя

Ф1 41 частоты подключен к шине Сброс тактовые входы увеличения и уменьше3 ния счета реверсивного счетчика соединены с соответствующими выходами узла сравнения. д Юмдуv счетчика адреса

Юи4

Риа

Составитель С.Черньппева

Техред Л.Олийнык Корректор Л.Бескид

Редактор Н.Гунько

Заказ 3056 Тираж 656 Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СЧСР

113035, Москва, Ж-35, Рауяская наб., д. 4/5

Производственно-издательский комбинат "Патент", r, Ужгород, ул. Гагарина, 101