Адаптивное устройство дуплексной передачи цифровой информации

Иллюстрации

Показать все

Реферат

 

Изобретение относится к электросвязи. Цель изобретения - повышение помехоустойчивости. Устр-во содержит передатчики 1 и 2, состоящие каждый из сумматора 21 по модулю два, блока 22 согласования и триггера 23, компенсаторы 3 и 4 , состоящие каждый из управляемого инвертора 18, линии 19 задержки и вычитателя 20, схему 7 фазовой автоподстройки частоты, формирователи 8 и 9 импульсов, эл-т 10 запрета, сумматоры 11 и 16 по модулю два, триггеры 12, 13, 14 и 15 и г-р 17. Данное выполнение устр-ва обеспечивает восстановление сигналов, поступающих с двух направлений, их усиление, формирование их по длительности и далее их передачу. Таким образом, в одной полосе частот регенерированы два сигнала, поступающих с разных направлений. Регенерированные сигналы далее передаются по линии: принимаемые сигналы II направления далее передаются в направлении I-III, аналогично принимаемые сигналы I направления, восстановленные по длительности и форме, передаются в направлении II-IY. Устр-во по п.2 ф-лы отличается выполнением передатчиков 1 и 2. 1 з.п. ф-лы, 1 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК щ) Н 04 L 5/14

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К A BTGPCH0MV СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

flQ ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР (61) 1195463 (21) 4449149/24-09 (22) 27.06.88 (46) 07.10.90. Бюп. ¹ 37 (71) Новосибирский электротехнический институт связи им. Н.Д.Псурцева (72) В.Б.Малинкин (53) 621.394.61 (088.8) (56) Авторское свидетельство СССР № 1195463, кл . H 04 L 5/14, 1984. (54) АДАПТИВНОЕ УСТРОЙСТВО ДУПЛЕКСНОЙ ПЕРЕДАЧИ ЦИФРОВОЙ ИНФОРМАЦИИ (57) Изобретение относится к электросвязи. Цель изобретения — повышение помехоустойчивости. Устр-во содержит передатчики 1 и 2, состоящие каждый из сумматора 21 по модулю два, блока

22 согласования и триггера 23, компенсаторы 3 и 4, состоящие каждый из управляемого инвертора 18, линии 19 задержки и вычитателя 20, схему 7 фа,.SU 15981 2 А2

2 зовой автоподстройки частоты, формирователи 8 и 9 импульсов, эл-т 10 запрета, сумматоры 11 и 16 по модулю два, триггеры 12 — 15 и г — р 17. Данное выполнение устр-ва обеспечивает восстановление сигналов, поступающих с двух направлений, их усиление, формирование их по длительности и далее их передачу. Таким образом, в одной полосе частот регенерированы два сигнала, поступающие с разных направлений. Регенерированные сигналы далее передаются по линии: принимаемые сигналы II направления далее передаются

J в направлении -i-III аналогично принимаемые сигналы I направления, восстановленные по длительности и форме, передаются в направлении II-IV.

Устр-во по п.2 ф-лы отличается выполнением передатчиков 1 и 2. 1 s.ï.ô-лы, ил.

1598192

Изобретение относится к электросвязи и является усовершенствованием устройства по авт. св. Р 1195463.

Целью изобретения является повы5 шение помехоустойчивости принимаемых сигналов, На чертеже представлена структурная схема адаптивного устройства дуплексной передачи цифровой информации. 10

Адаптивное устройство дуплексной передачи цифровой информации содержит первый 1 и второй 2 передатчики, первый 3 и второй 4 компенсаторы, первый 5 и второй 6 приемники, схему

7 фазовой автоподстройки частоты (ФАПЧ), первый 8 и второй 9 формирователи импульсов, элемент 10 запрета. сумматор 11 по модулю два, триггер

12, первый 13, второй 14 и третий 15 дополнительные триггеры, дополнительный сумматор 16 по модулю два и генератор 17.

Первый 3 и второй 4 компенсатор .выполнены идентично и содержат управ- 25 ляемый инвертор.18, линию 19 задержки и вычитатель 20.

Первый 1 и второй 2 передатчики выполнены идентично и содержат сумматор 21 и по модулю два, бл6к 22 согласования и триггер 23.

Адаптивное устройство дуплексной передачи цифровой информации работает следующим образом.

Сразу же после включения устройст35 ва все блоки обнуляются (триггеры 12, 13, 23, 14 и 15) . Обнуление данных блоков производится кратковременной подачей имупльса обнуления на установочный R-вход. После этого устройство готово к работе и регенерации сигналов, поступающих с направлений

I u II. Задача предлагаемого устройства (регенератора) — восстановить сигналы поступающие с двух направ 45 лений, усилить их, сформировать их по длительности и далее передать.

Пусть с направления I поступает сигнал и регенерированный сигнал направлени.". II поступает с выхода пер50 вого передатчика 1 далее в направлении I-III. Одновременно на входе первого компенсатора 3 наблюдаем суммарный сигнал . Регенерированный сигнал по амплитуде много больше принимае55 мого сигнала. Задача компенсатора— скомпенсировать сигнал и пропустить принимаемые сигналы. Дпя этих целей суммарный сигнал на входе первого компенсатора 3 задерживаем в линии

19 задержки. Регенерированному сигналу направления II соответствует сигнал на входе первого передатчика 1 °

Данный сигнал является управляющим дпя управляемого инвертора 18, при этом при сигнале на входе первого передатчика 1, равном логической единице, вся информация, проходящая через управляемый инвертор 18, инвертируется, а при сигнале управления, равном логическому нулю, инверсии нет, В вычитателе 20 производится вычитание сигналов, причем из сигнала с выхода управляемого инвертора 18 вычитается сигнал с выхода линии 19 задержки. Разностный сигнал подается далее в первый приемник 5, где его усиливают, фильтруют и выносят решения. При этом первый приемник 5 имеет нулевой порог срабатывания. Если сигнал с выхода первого компенсатора

3 больше нуля, то на выходе первого приемника 5 — логическая единица.

Если на выходе первого компенсатора

3 сигнал равен нулю, то на выходе первого приемника 5 — логический нуль.

Одновременно сигнал с выходе первого приемника 5 поступает на вход второго формирователя 9, в котором выделяются положительные и отрицательные фронты импульсной последовательности. Кроме этого, первый формирователь 8 формирует импульсную последовательность, соответствующую середине посылок сигнала на входе первого 1 передатчика. В элементе 10 производится запрещение прохождения импульсов. Оставшиеся импульсы характеризуют границы принимаемого сигнала, поступающего с направления I.

Далее схема 7 ФАПЧ усредняет импульсы с выхода элемента 10 и выдает на свой выход две последовательности.

Данные последовательности отличаются тем, что частота их отличается ровно в два раза. Триггер 12 тактируегся высокой частотой, подаваемой с первого выхода схемы 7 ФАПЧ.

И результате в триггере 12 записывается сигнал с выхода сумматора 11

В триггере 12, по существу, устраняются. врезки, появляющиеся -из-за неидеальности работы узлов схемы. Далее сигнал с выхода триггера 12 переписывевт в первый допалвительиьй триггер (1598192

13 импульсной последовательностью с второго выхода схемы 7 ФАПЧ.

Во втором передатчике 2 производится преобразование сигнала в относительный сигнал, которое описывается выражением где а „ 6 О, 1 — двоичный сигнал на выходе второго передатчика 2; ! / а, и а ° „- преобразованные по закону относительности символы на

i-м и (i-1)-м тактовых интервалах.

Форма сигналов на выходе второго передатчика 2 полностью соответствует форме сигналов, поступающих с направления I только оказывается задержанной на один тактовый интервал.

Одновременно с направления II приема поступает принимаемый сигнал, который по амплитуде много меньше, чем регенерированный сигнал, поступающий в линию связи в направлении (II-IV). На входе второго компеноатора 4 наблюдаем суммарный сигнал.

Суммарный сигнал направления II задерживается в линии 19 задержки и одновременно подается на вход управ- ляемого инвертора 18. Управляющим сигналом для управляемого инвертора

18 является передаваемый сигнал, который наблюдаем на входе второго передатчика 2 сигналов. Принцип работы управляемых инверторов 18 идентичен: инверсия входного сигнала при управляющем сигнале, равном логической единице, и неинверсия входного сигнала при управляющем сигнале, равном логическому нулю.

Сигнал на выходе вычитателя 20 далее поступает во второй приемник 6.

Второй приемник 6 аналогично первому выдает логическую единицу при входном сигнале, отличном от нуля, и выдает на свой выход логический нуль при входном сигнале, равном нулю.

Выходной сигнал сумматора 16 по модулю два переписывается во второй дополнительный триггер 14 тактовой последовательностью с выхода схемы 7

ФАПЧ. Данный сигнал далее переписывается в третий дополнительный триггер

15 тактовой последовательностью с дополнительного выхода схемы 7 ФАПЧ.

Сигнал с выхода третьего дополнительного триггера 15 далее поступает на

55 первый передатчик 1, где с помощью сумматора 21 и триггера 23 входной сигнал перекодируется по закону относительности в соответствии с выражением (1).

Если на входе блока 22 логический нуль, на его выходе -U, а при входном сигнале, равном логической единице, выходное напряжение +U.

Таким образом, в одной полосе частот регенерированы два сигнала, по.ступающие с разных направлений.

Регенерированные сигналы далее передаются по линии: принимаемые сигналы направления II далее передаются в направлении I-III. Аналогично принимаемые сигналы направления I восстановленные по длительности и форме, передаются в направлении II-IV.

Формула изобретения

1. Адаптивное устройство дуплексной передачи цифровой информации по авт . св . Р 1195463, о т л и ч а ю— щ е е с я тем, что, с целъю повышения помехоустойчивости дополнительно

l введены последовательно соединенные первый дополнительный триггер, второй передатчик, второй компенсатор, второй приемник, дополнительный сумматор по модулю два, второй и третий дополнительные триггеры, при этом выход и дополнительный выход схемы фазовой автоподстройки частоты, подключены соответственно к тактовому входу второго дополнительного триггера и к объединенным тактовым входам первого и третьего дополнительных триггеров и второго передатчика, выход первого триггера подключен к объединенным управляющим входам второго передатчика, второго компенсатора и дополнительного сумматора по модулю два, выход триггера подключен к управляющему входу первого дополнительного триггера, 2. Устройство по п.1, о т л и ч аю щ е е с я тем, что первый и второй передатчики выполнены идентично и ,содержат последовательно соединенные триггер, сумматор по модулю два и блок согласования, выход которого является выходом передатчика, выход сумматора Ilo модулю два подключен к управляющему входу триггера, тактовый вход которого является тактовым входом передатчика, управляющий вход которого является одноименным входом сумматора по модулю два.