Формирователь серий импульсов
Иллюстрации
Показать всеРеферат
Изобретение может быть использовано в устройствах автоматики и вычислительной техники для формирования серий импульсов с заданной комбинацией импульсов в серии. Цель изобретения - повышение надежности за счет сокращения аппаратурных затрат. Формирователь содержит генератор 1 опорных импульсов, ключи 2,3,4, пересчетный блок 5, шины 13 установки длительности паузы, триггер 6, дешифратор 7, блок 8 элементов ИЛИ-НЕ, многовходовый элемент ИЛИ-НЕ 9, элемент ИЛИ-НЕ 10, буферный регистр 11, блок 12 начальной установки, шину 14 управляющего сигнала, входные и выходную шины 15, 16. Поставленная цель достигается за счет использования одного пересчетного блока, выполненного в виде реверсивного счетчика. 1 ил.
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК (51)5 Н 03 К 3/64
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К А ВТОРСНОМУ СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ КОМИТЕТ
ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ
ПРИ ГКНТ СССР (21) 4360737/24-21
1 (22) 08. 12. 87 (46) 15.10.90. Бюл. Р 38 (72) Х.3.3иннатулин, В.В.Лебедев, О.В.Лебедев, В.Н.Луповеев . и Н.И.Тюфилин (53) 621.3(088.8) (56) Авторское свидетельство СССР й* 1224987, кл. Н 03 К 3/64, 1984. (54) ФОРМИРОВАТЕЛЬ СЕР>Й ИМПУЛЬСОВ (5?) Изобретение может быть использовано в устройствах автоматики и вычислительной техники для формирования серий импульсов с заданной комбинацией импульсов в серии. Цель изобрете2 ния — поььппение надежности за счет сокращения аппаратурных затрат. Форми" рователь содержит генератор 1 опорных импульсов, ключи 2 — 4, пересчетный блок 5, шины 13 установки длительности паузы, триггер 6, дешифратор 7, блок 8 элементов ИЛИ-НЕ, многовходовый элемент ИЛИ-НЕ 9, элемент ИЛИ-НЕ
10, буферный регистр 11, блок 12 начальной установки, шину 14 управляющего сигнала, входные и выходную шины 15 и 16. Поставленная цель дости-. гается за счет использования одного пересчетного блока, выполненного в виде реверсивного счетчика. 1 ил.
1599972
Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики и вычислительной техники для формирования серий импульсов с заданной комбинацией им5 пульсов в серии.
Целью изобретения является повышение надежности за счет сокращения аппаратурных затрат.
1О
На чертеже представлена функциональная схема формирователя серий импульсов, Формирователь серий импульсов содержит генеРатор 1 опорных импульсов, 15 первый, второй и третий ключи 2 - 4, пересчетный блок 5 (реверсивный счетчик), D-триггер 6, дешифратор 7, блок
8 элементов ИЛИ-HE многовходовый элемент HJIH-НЕ 9, элемент ИЛИ"HE 10, буферный регистр 11, блок 12 начальной установки, шину 13 установки длительности паузы, шину 14 управляющего сигнала, входные шины 15 и выходную шину 16. 25
Выход генератора 1 опорных импульсов соединен с информационными входами ключей 2 и 3 и с первым входом элемента ИЛИ-HE 10, выход которого является выходной шиной 16 устройст-. 30 ва. Шина 14 управляющего сигнала сое" динена с управляющим входом ключа 4, информационный вход которого соединен с выходом заема пересчетного бло" ка 5 и S-входом D-триггера 6. D-вход
D-триггера 6 и установочный вход пересчетного блока 5 соединены с общей шиной питания, выходы ключей 2 и 3 соединены с суммирующим и вычитающим входами пересчетного блока 5 соответ- 4 ственно, выходы пересчетного блока 5 поразрядно соединены .с входами дешифратора 7, информационные входы пересчетного блока 5 соединены с шина ми 13 установки длительности паузы между сериями. Инверсный выход триггера б подключен к управляющему входу ключа 3 и третьему в.<оду,элемента
ИЛИ-НЕ 10, а прямой выход триггера б соединен с управляющим входом ключа 2, Выход блока 12 начальной установки подключен к установочному входу триггера 6 и установочному входу буферного регисура 11. Информационные входы буферного регистра Ii1 соединены с входными шинами 15, а вход синхронизации буферного регистра 11 соединен с выходом ключа 4. Выходы дешифратора 7 подключены к первым входам бло ка 8 элементов ИЛИ-HF„вторые входы которого соединены с выходами буферного регистра 11. Выходы блока 8 элементов ИЛИ-НЕ соединены с входами многавходового элемента ИЛИ-НЕ 9, выход которого подключен к второму входу элемента ИЛИ-НЕ 10. Вход предустановки пересчетного блока 5 соединен с его выходом переноса и С-входом
D-триггера 6.
Формирователь серий импульсов работает следующим образом.
При включении питания выход "а" блока 12 начальной установки вначале находится под нулевым потенциалом и буферный регистр 11 с триггером 6 устанавливаются в нулевое состояние °
Через время задержки срабатывания реле его контакты размыкаются, потенциал выхода а становится высоким что позволяет буферному регистру 11 и триггеру б нормально функционировать.
С генератора 1 импульсы поступают на информационные входы ключей 2 и 3 и на вход элемента ИЛИ-НЕ )0. "0" на
Q-выходе D-триггера б запрещает работу ключа 2. "1" на Q-выходе разрешает работу ключа 3 и запрещает прохождение импульсов через элемент ИЛИНЕ 10. В этом состоянии триггера 6 импульсы поступают на вычитающий вход пересчетного блока 5 — формиру" ется п уза между сериями импульсов.
На выходную шину устройства импульсы не поступают.
При появлении импульса "Заем" на выходе пересчетного блока 5, который поступает на S-вход триггера 6 и информационный вход ключа 4, триггер 6 устанавливается в единичное состояние (Q=1, Q=0). .Импульс "Заем", пройдя через ключ
4, производит запись кода в буферный регистр 11. Запись кода происходит при разрешающем сигнале на шине 14 управляющего сигнала. Триггер 6 находится в единичном состоянии и запрещена работа ключа 3, Разрешена работа ключа 2 и разрешено прохождение импульсов через элемент; ИЛИ-НЕ 10 и на шине 16 устройства формируется серия импульсов. Комбинация импульсов в серии соответствует коду, записанному в буферный регистр 11. При появлении на выходе пересчетного блока 5 импульса "Перенос", который поступает на С-вход триггера 6 и С-вход пересчетного блока 5, триггер 6 устанавФормула из обретения
Составитель В.Чижов
Редактор Н.Горват Техред N.Xoäàíè÷ Корректор Н.Ревская
Заказ 3149 Тираж 667 Подписное
ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР
113035, Москва, Ж-35, Раушская наб., д. 4/5
Производственно-издательский комбинат "Патент", г.Ужгород, ул. Гагарина,101
5 159997 ливается в нулевое состояние Я=О, Я=1), происходит запись кода с шины 13 в пересчетный блок 5, импульсы с генератора 1 поступают на вычитаю5 ший вход пересчетного блока 5 - Аормируется пауза между сериями импульсов и т.д. Длительность паузы пропорциональна коду, установленному на шинах 13.
1О
Таким образом, использование дан-. ного устройства позволяет получить импульсы с дискретностью 1Т, 2Т, ЗТ, 4Т, 5Т и т.д. за счет установки кодов на шинах 13,15 и повысить надежность устройства.
Формирователь серий импульсов, со 20 держащий буФерный регистр, три ключа, дешифратор, элемент ИЛИ-НЕ, блок элементов ИЛИ-НЕ, многовходовый элемент
ИЛИ-НЕ, пересчеткый блок, триггер, блок начальной установки и генератор .25 опорных импульсов, выход которого соединен с информационными входами первого и второго ключей и первым входом элемента ИЛИ-НЕ, прямой и инверсный выходы триггера подключены к управляющим входам первого и второго ключей соответственно, выход бло. ка начальной установки подключен к установочному входу триггера и установочному входу буферного регистра, !
2 информационные входы которого соединены с входными шинами, а вход сНН хронизации буферного регистра соединен с выходом третьего ключа, управляющий вход которого подключен к шине управляющего сигнала, выходы дешифратора подключены к первым входам блока элементов ИЛИ-НН, вторые входы которых соединены с выходами буферного регистра, выходы блока элемектов
ИЛИ-НЕ подключены к входам многовхадового элемента ИЛИ-НЕ, выход каторого соединен с вторым входом элемента
ИЛЦ-НЕ, выход которого является выходом устройства, о т л и ч а ю щ и й— с я тем, что, с целью повышения надежности, третий вход элемента ИЛИ-НЕ подключен к инверсному выходу триггера, информационный вход третьего ключа - îåäèíåí с выходо,м "-.аема пересчетнога блоха и S-входом триггера, вход предустановки пересчетнаго блока соединен с его выходом переноса и С-входом триггера, D-вход триггера и установочный вход пересчеткого блока соединены с общей шиной питания, выходы первого и второго ключей соединены с суммирующим и вьгжтающим входами пересчетного блока соответственна, выходы пересчетнога блока поразрядно соединены с входами дешифратора, информационные входы пересчетного блока соединены с шинами установки длительности паузы.