Устройство фазового пуска приемника дискретной информации
Иллюстрации
Показать всеРеферат
Изобретение относится к электросвязи и может быть использовано для фазового пуска приемника дискретной информации при передаче ее по каналам связи с временным уплотнением. Целью изобретения является повышение помехоустойчивости фазового пуска в режиме ожидания приема сигнала фазового пуска. Устройство фазового пуска приемника дискретной информации содержит дешифраторы 1, блоки задержки 2-4, блок 5 элементов И и элемент ИЛИ 6. Сигнал фазового пуска, состоящий из кодовых комбинаций, дешифруется дешифраторами 1, в результате чего на выходах соответствующих дешифраторов 1 появляются сигналы - отклики на комбинации сигнала. Сигнал на выходе устройства формируется при приеме не менее двух пусковых комбинаций из общего числа передаваемых. В режиме ожидания приема ложный фазовый пуск осуществляется только при наборе не менее двух ложных пусковых комбинаций. 1 з.п. ф-лы, 2 ил.
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК (51)5 Н 04 L 7/04
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
Н А BTOPCHOMY СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ КОМИТЕТ
ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ
ПРИ ГКНТ СССР (21) 4331644/24-09 (22) 23. 11.87 (46) 15.10.90. Бюл. У 38 (72) Л.M. Будько (53) 621.394.662(088.8) (56) Авторское свидетельство СССР
У 590862, кл. Н 04 L 7/10s 1976.
Авторское свидетельство СССР
Р 172353, кл. Н 04 L 7/ 10, 1963. (54) УСТРОЙСТВО ФАЗОВОГО ПУСКА ПРИЕМНИКА ДИСКРЕТНОЙ ИНФОРМАЦИИ (57) Изобретение относится к электросвязи и может быть использовано для фазового пуска приемника дискретной информации при передаче ее по каналам связи с временным уплотнением.
Целью изобретения является повышение помехоустойчивости фазового пуска
„.80„„1599999 A 1
2 в режиме ожидания приема сигнала фазового пуска. Устройство фазового пуска приемника дискретной информации содержит дешифраторы 1, блоки задержки 2-4, блок 5 элементов И и элемент ИЛИ 6. Сигнал фазового пуска, состоящий из кодовых комбинаций, дешифрируется дешифраторами 1, в результате чего на выходах соответствующих дешифраторов 1 появляются сигналы — отклики на комбинации сигнала.
Сигнал на выходе устройства формиру-, ется при приеме не менее двух пусковых комбинаций из общего числа передаваемых. В режиме ожидания приема ложный фазовый пуск осуществляется только при наборе не менее двух ложных пус- ковых комбинаций. 1 э.п. ф-лц, 2 ил.
1599999
Изобретение относится к электросвязи и может быть использовано для фазового пуска приемника дискретной информации при передаче ее по кана5 лам связи с временным уплотнением.
Целью изобретения является повышение помехоустойчивости фазового пуска в режиме ожидания приема сигнала фазового пуска. 10
На фиг. 1 представлена структурная электрическая схема предлагаемо1 о устройства фазового пуска приемника дискретной информации; на фиг.2 временные диаграммы сигналов, поясняющие работу устройства.
Устройство фазового пуска приемника дискретной информации содержит п дешифраторов 1, блоки 2-4 задержки, блок 5 элементов И и элемент
ИЛИ 6. Блок S элементов И содержит первый, второй, третий, четвертый, пятый и шестой элементы И 7-12.
Устройство работает следующим образом. 25
Работа устройства фазового пуска приемника дискретной информации описывается для случая и = 4. С выхода канала связи на вход дешиФратооа 1 (фиг. 1) поступает сигнал фазового пуска (входной сигнал), состоящий из кодовых комбинаций А, В, С и D (фиг.2о). Комбинации дешифрируются п дешифраторами 1, в результате чего на выходах соответствующих и дешифраторов 1 появляются сигналы — отклики на комбинации сигнала. При этом возможны следуюцие случаи.
Принята комбинация А. В этом случае сигнал с выхода соответствующего дешифратора 1 поступает на блок 2 заи л держки с временем задержки с, = с +
Л Л Л Л. Л
+ с + i (, „с,— соответственно длительности комбинаций В, С, D) и далее на первые входы первого, второго, третьего элементов И 7-9 (фиг. 21), однако фазовый пуск будет произведен только при приеме одной из комбинаций В, С и D. Если принята комбинация
В, то сигнал с выхода соответствующего дешифратора 1 через блок 3 задержки со временем задержки с (фиг.26)
/ поступит на второй вход второго элемента И 8. Поскольку на первом и втором входах второго элемента И 8 дей1 ствуют совпадаюцие во времени сигналы, то второй элемент И 8 откроется и сигнал через элемент ИЛИ 6 поступит на выход устройства фазового пуска приемника дискретной информации (фиг. 2е) .
Если принята комбинация С (комбинация В искажена помехами и не дешифрирована), то сигнал с выхода соответствующего дешифратора i через блок л
4 задержки с временем задержки (фиг,2Z) поступит на второй вход третьего элемента И 9 и далее следует через элемент ИЛИ 6. Если комбинации
В и С не приняты, а принята комбинация D (фиг.2 ); то сработает первый элемент И 7 и его сигнал через элемент ИЛИ 6 осуцествит фазовый пуск.
Таким образом, в данном случае фазовый пуск приемника дискретной информации осуществляется при реализации одного из сочетаний АВ, АС или AD принятых пусковых комбинаций.
Принята комбинация В, комбинация
А искажена помехами и не дешифрирована.
В этом случае сигнал с выхода соответствуюцего дешифратора 1 через блок
3 задержки поступает на первые входы четвертого и пятого элементов И 10 и l1 и фазовый пуск осуществляется при реализации одного из сочетаний ВС и
BD пусковых комбинаций.
Принята комбинация С, комбинации
А и В искажены помехами и не дешифрированы. В этом лучае фазовый пуск осуцествится выходным сигналом шестого элемента И 12 при приеме комбинации CD (фиг. 22, g и е )
11ринята.комбинация А (или В, или
С, или Р), комбинации В, С, 3 (или С, D) поражены помехами и не дешифрированы. В этом случае фазовый пуск не будет произведен, так как на вторых входах первого, второго и третьего элементов И 7-9 сигналы отсутствуют и первый, второй и третий элементы И 7-9 закрыты, Приняты все пусковые комбинации.
В этом случае сработают первый, второй, третий, четвертый, пятый, шестой элементы И 7 — 12 и на всех входах элемента ИЛИ 6 будут присутствовать совпадающие во времени сигналы, осуществляющие фазовый пуск.
Таким образом, в режиме приема входного сигнала фазовый пуск осуществляется при приеме не менее двух пусковых комбинаций из общего числа передаваемых.При этом снижение вероятности фазового пуска приемника практически не происходит. В режиме ожидания приема входного сигнала на вход
5 15999 дешифратора 1 из канала связи поступают хаотические импульсные помехи, под действием которых возможны ложные срабатывания дешифратора 1.
Допустим, что образовалась ложная ! комбинация A, совпадающая по структуре со структурой комбинации А входного сигнала, т.е. на выходе соответствующего дешифратора 1 появится сиг10 нал. Вероятность такого события равна к
Р„ = 1/2 где К вЂ” количество импульсов в сигнале фазового пуска. 15
Сигнал, как и при приеме входного сигнала через блок 2 задержки поступит на первый, второй и третий элементы И 7-9, однако ложный фазовый пуск. осуществляется только в том слу- 20 чае, если произойдет ложный набор, ! например, комбинации В . В этом случае срабатывает второй элемент И 8 и его сигнал через элемент ИЛИ 6 поступит на выход устройства фазового пуска приемника дискретной информации.
Поскольку ложные комбинации образуются независимо и равновероятно, то вероятность такого события, т.е. ложного пуска приемника будет равна
30 к
А Р8 (где P> = 1/2 ).
Аналогично произойдет фазовый пуск
I и при наборе ложной комбинации С или
D, т.е. при реализации сочетаний А С
1 / или AD
Допустим, что образовалась ложная ! комбинация Б . Тогда, как и в предыдущем случае ложный фазовый пуск произойдет только при ложном наборе ком- 40
I ( бинаций С или D т.е. при реализации
t 4 одного из сочетаний В С или В D г и т.д.
Таким образом, в режиме ожидания приема ложный фазовый пуск осуществ- 45 ляется только при наборе не менее
99 6 двух ложных пусковых комбинаций, т.е. при реализации одного из возможных сочетаний двух ложных комбинаций из общего числа сочетаний.
1 формула изобретения
1. Устройство фазового пуска приемника дискретной информации, содержащее объединенные по входам и дешифраторов, блоки задержки и элемент
ИЛИ, причем входы и дешифраторов и выход элемента ИЛИ являются соответственно входом и выходом устройства, о т л и ч а ю щ е е с я тем, что, с целью повышения помехоустойчивости фазового пуска в режиме ожидания приема .сигнала фазового пуска, введен блок элементов И, при этом выходы п-1 дешифраторов подсоединены через соответствующие блоки задержки к соответствующим и-1 входам блока элементов И, и-й вход которого подключен к выходу и-го дешифратора, а выходы блока элементов И подсоединены к соответствующим входам элемента ИЛИ.
2. Устройство IIQ п. 1, o T JI H ч а ю щ.е е".с я тем, что блок элементов И при и 4 содержит первый, второй, третий, четвертый, пятый и шестой элементы И, выходы которых являются выходами блока элементов И, первый вход первого элемента И подключен к первым входам второго и третьего элементов И, первые входы четвертого и пятого элементов И подключены к второму входу второго элемента
И, вторые входы третьего и четвертого элементов И подключены к первому входу шестого элемента И, а вторые входы пятого и шестого элементов И подключены к второму входу первого элемента И, причем первый и второй входы первого элемента И и вторые входы второго и третьего элементов И являются входами блока элементов И
1599999
2) е) Составитель В. Орлов
Техред H.яндык Корректор С. Шекмар
Редактор 10. Середа
Заказ 3151 Тираж 525 . Подписное
ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР
113035, Москва, Ж-35, Раушская наб., д. 4/5
Производственно-издательский комбинат "Патент", г. Ужгород, ул. Гагарина, 101