Способ многодорожечной цифровой магнитной записи и устройство для его осуществления

Иллюстрации

Показать все

Реферат

 

Изобретение относится к приборостроению, в частности к записи и воспроизведению цифровой информации на движущемся магнитном носителе, и может быть использовано в цифровых многодорожечных накопителях на магнитной ленте. Целью является обеспечение возможности записи и воспроизведения информации массивами, содержащими до нескольких десятков байтов, с контролем качества информации и ее коррекцией при воспроизведении и исключением влияния междорожечных рассогласований. Возможность оперирования небольшими объемами информации достигается тем, что поток регистрируемой информации в процессе записи делится на небольшие кванты, образующие формат записи. В примере конкретной реализации формат записи содержит 10 байтов исходной информации. Использование итеративного контрольного кода, привязанного к формату записи перекодированной информации, и контрольного кода, привязанного к исходному представлению информации, позволяет осуществлять эффективный многоступенчатый контроль качества воспроизводимой информации, а также исправление одиночных ошибок в пределах формата. 2 с. и 2 з.п. ф-лы, 5 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

„.Я0„„1606996 (51)5 G 11 В 5 00

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К А BTOPCKOMY СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕ 1ЕНИЯМ И ОТНРЫТИЯМ

ПРИ ГКНТ СССР (21) 4606878/24-10 (22) 17. 10. 88 (46) 15. 11. 90. Бюл. N - 42 (72) Ю.И. Горохов, В.М. Аракелов;

Г.П.Грибков, Ю.А.Васютин и и А.Е.Луканин (53) 681.846.7 (088.8), (56), Рыжков В.А. и др. Внешние ЗУ на магнитном носителе, М.: Энергия, 1978, с, 173-176.

Авторское свидетельство СССР

У 862 196, кл. G 11 В 5/09, 1981.

Авторское .свидетельство СССР

Ф 765870, кл. G 11 В 5/09, 1980.

Авторское свидетельство СССР

У 915096, кл. G 11 В 5/09, .1982.

Авторское свидетельство СССР

К - 1298797, кл. G 11 В 5/02, 1987, (54) СПОСОБ МНОГОДОРОЖЕЧНОЙ ЦИФРОВОЙ

МАГНИТНОЙ ЗАПИСИ И УСТРОЙСТВО ДЛЯ

ЕГО ОСУП(ЕСТВЛЕНИЯ (57) Изобретение относится к приборостроению, в частности к записи и воспроизведению цифровой информации на движущемся магнитном носителе, и может быть использовано в цифровых

Изобретение относится к приборостроению, в частности к записи цифровой информации на движущемся магнитном носителе, и может быть использовано в цифровых многодорожечных накопителях на магнитной ленте, Целью изобретения является расширение записи информации массивами, содержащими до нескольких десятков

2 многодорожечных накопителях на магнитной ленте ° Целью является обеспе" чение возможности записи и воспроизведения информации массивами, содержащими до нескольких десятков байтов, с контролем качества информации и ее коррекцией при воспроизведении и исключением влияния междорожечных рассогласований. Возможность оперирова" ния небольшими объемами информации достигается тем, что поток регистрируемой информации в процессе записи делится на небольшие кванты, образующие формат записи. В примере конкретной реализации формат записи содержит

10 байтов исходной информации. Использование итеративного контрольного кода, привязанного к формату записи перекодированной информации, и контрольного кода, привязанного к исходному представлению информации, позволяет осуществлять эффективный мно. гоступенчатый контроль качества воспроизводимой информации, а также исправление одиночных ошибок в пределах формата, 2 с. и 2 з.п. ф-лы, 5 ил, байтов, при контроле качества,инфор мации и ее коррекции.

На фиг. 1 представлена схема формирования структуры сигнала на ленте; на фиг.2 — функциональная схема устройства для записи; на фиг.3 — функциональная схема преобразователя кода; на фиг.4 — функциональная схема формирователя сигнала. записи, вари1606996

ЗО ант 1-й; на фиг.5 — то же, вариант

2-й, Устройство для записи цифровой информации (фиг.2) содержит источник

1 сигналов информации и управления, своими первыми (информационными) и вторым (синхронизирующим) выходами соединенный с соответствующими входами преобразователя 2.кодов, третьим выходом с входом сигнала записи буферного ортогонального блока (БОЗУ)

3 памяти, четвертым выходом с объединенными входами счетчика 4 адресов .. чтения и входом сигнала чтения БОЗУ 3. 15

Счетчик 4 адресов своими выходами подключен параллельно к входам адреса чтения БОЗУ 3 и преобразователя 2 кодов, три группы выходов которого соединены соответственно с групой 20 информационных входов БОЗУ, группой входов адреса записи БОЗУ и параллельно с группой информационных выходов БОЗУ с входами формирователей 5 сигналов записи, К выходам формирова- 25 телей 5 сигналов записи подключены соответствующие. усилители 6 сигналов записи и последовательно с ними блок

7 магнитных головок.

Преобразователь 2 кодов, схема которого приведена на фиг,.3 в устройстве записи содержит счетчик 8 с последовательно подключенным к нему счетчным триггером 9, элемент задержки 10, выход которого подключен к входу счетчика 8, а вход, объединен" ный с входом блока 15 постоянной памяти, является тактовым входом преобразователя 2 первые входы первой группы 11 элементов И параллель1 40 но соединенные с входами первого дешифратора 12, соединены с входами счетчика 8, которые совместно с выходом счетного триггера 9,образуют первую группу выходов преобразователя 2

45 ходов. Выходы первого дешифратора 12 соединены с управляющими входами мультиселвктора 13, две группы входов которого соединены соответственно первой группой входов преобразова50 теля 2 кодов и выходами первого регистра 14, счетных триггеров.- Выходы мультиселектора 13 соединены с адрес- ными входами блока 15 постоянной памяти, выходы которого разделены на две группы, одна из которых совместно

55 выходами первой группы 11 элементов

И соединена с входами первого регистра счетных триггеров, а один из выходов дополнительно соединен с вторыми входами первой группы 11 элементов И.

Вторая группа выходов, соединенная с входами второго регистра 16 счетных триггеров, является второй группой выходов преобразователя 2 кодов. К выходам второго регистра 16 счетных триггеров последовательно подключены статический регистр 17 и вторая группа 18 элементов И, выходы которой являются третьей группой выходов пре" образователя 2 кода. Вторая группа входов преобразователя 2 кодов соединена с входами второго дешифратора

19, выход которого соединен с управляющими входами второй группы 18 элементов И.

Формирователь 5 сигнала записи в виде прямоугольных импульсов, функциональная схема которого приведена на фиг.4, в устройстве записи содержит сдвиговый регистр 20, входы которого являются тактовым и информационным входами формирователя 5, причем тактовый вход соединен также с входом первого элемента 2 1 задержки, своим выходом подключенным к первому входу первого элемента И 22, Второй вход первого элемента И 22 подключен к выходу последнего разряда сдвигового регистра 20, остальные разряды которого соединены с входами адреса чтения блока 23 постоянной памяти. Выходы блока 23 постоянной памяти соединены через последовательно подключенный статический регистр 24 с входами параллельной записи начального состояния счетчика 25, выходы которого соединены с входами элемента ИЛИ 26.

Выход первого элемента И 22 соединен с входом управления параллельной записи счетчика 25 и входом второго элемента 27 задержки, к выходу которого подключен вход управления чтением блока 23 постоянной памяти. Вход синхрочастоты формирователя соединен с первым входом второго элемента И

28, второй вход которого соединен с выходом элемента ИЛИ 26, а выход со счетным входом счетчика 25, своим выходом подключенного к входу счетно го триггера 29. Выход счетного триггера 29 является выходом формировате-. .ля 5 сигнала записи, Формирователь 5 сигнала записи в виде пилообразного сигнала, функциональная схема которого приведена на фиг.5, содержит сдвиговый регистр

30, первый вход которого является информационным входом формирователя

5, тактовый. вход которого соединен с объединенными входами трех делителей тактовой частоты 31, 32, 33 и с одним из входов одной из схем И (вторая схема) элемента ЗИ-ИЛИ 34, Один из входов каждой из остальных двух схем И (первая и третья схемы) подключен соответственно к выходам первого и второго делителей 31 и 32 тактовой частоты, а выход третьего делителя 33 тактовой частоты соединен с тактовым входом сдвигового регистра 30 и через элемент задержки

35 с первыми входами первого 36 и второго 37 элементов И. Вторые входы элементов И 36 и 37 соединены соответственно с выходами первого и второго разрядов сдвигового регистра 30, а объединенные третьи входы — с выходом третьего разряда сдвигового регистра 30. Выходы элементов И 36 и 3? соединены с входами установки соответствующих им двух триггеров

38 и 39, входы сброса которых, объединенные с входом счетного триггера

40, подключены к выходу счетчика 41.

Первые выходы триггеров 38 и 39 соединены с вторыми входами первой и второй схем И элемента ЗИ-ИЛИ 34, а вторые выходы триггеров 38 и 39 подключены к двум соответствующим им входам третьей схемы И элемента ЗИИЛИ 34. Выход элемента ЗИ-ИЛИ 34 соединен с входом счетчика 41, выходы которого соединены с соответствующими входами преобразователя двоичного сигнала в напряжение, дополнительный вход которого соединен с выходом с счетного триггера 40, а выход является выходом формирователя 5.

В общих чертах алгоритм работы устройства записи, функциональная схема которого приведена на фиг.2, может быть представлен следующим образом.

Цикл работы начинается с установки устройства в начальное состояние, Затем от источника 1 информации и сигналов синхронизации на вход преобразователя 2 кода начинает поступать информация в виде последовательности байтов. Каждый поступивший байт информации в преобразователе кода 2 превращается в соответствующие ему коды сигнала записи, и одновременно идет формирование байта контрольного

06996 6 кода и кодов четности строк магнитной записи. Коды сигнала записи сразу же передаются в БОЗУ 3 в виде слова, соединяющего перекодированный байт

5 информации и коды четности перекодированного байта в формате, содержащем в 0-, 10- и 13-м разрядах кодовые единицы, в 1-9-м разрядах код перекодированного байта, в 11 — и 12-м разрядах коды четности для предыдущих четных и нечетных разрядов и символы нуля в последних 14 и 15-м разрядах.

Для образования кодов четности строк магнитной записи коды сигнала записи (только коды информации и коды четности) подвергаются поразрядному суммированию по шой 2.

Контрольный код также накапливают

20 путем поразрядного суммирования по

mod 2 его промежуточных значений.

Байт промежуточного значения контроль-. ного кода содержит разряд кода четности преобразуемого байта информации, 25 четыре разряда порядкового номера байта (только для байтов с нечетным числом единиц) и три разряда специфического кода, определяемого содержанием кодируемого байта в соответст30 вии с матрицей кодирования

01010101

А=00110011

00001 1 1 1

Пе ре кодиров ание о суще ствляе тся путем опроса ПЗУ 15 в преобразователе кода 2 по адресу, соответствующему числовому значению кодируемого байта.

В нулевом разряде формата размещается код четности содержимого байта

40 кодируемой информации. В 1-3-м разрядах размещается специфическая часть промежуточного значения контрольного кода, в 4- и 5-м разрядах размещаются коды четности для перекодирования

45 байта по четным и нечетным разрядам соответственно. В остальных разрядах (6-15) код сигнала записи, причем в 15 — м разряде всегда записывается кодовая единица.

Вариант запоминания ПЗУ (восьмеричное представление) для рассматриваемого примера приведен в табл.1.

После поступления и перекодирования всех байтов, входящих в формат записи, производится перекодирование в код записи накопленного к этому времени значения контрольного кода.

В результате в БОЗУ 3 формируется .область, представляющая собой кодовое

1606996 отображение формата записи, а на отдельном регистре 17 в преобразователе кода 2 — слово,, соответствующее кодам четности строк записи на магнитной

5 ленте. На этом цикл работы преобразователя кода заверша тся, и может быть начат следующий цикл преобразования.

В новом цикле работы, полностью повторяющем предыпущий, перекодиро-,,ванная информация также поступает в БОЗУ 3, однако записывается в соседнем участке памяти.

Одновременно начинается считывание информации из заполненной в предыдущЕм цикле области памяти, Причем, еСли запись проводилась по строкам памяти, соответствующих рабочим дорОжкам, то чтение производится по столбцам памяти, соответствующим последовательности тактов (строк) магнитной записи, Таким образом, происходит транспортирование информации, 25 и в результате единой входной поток информации на входе преобразователя кодов 2 разделяется на ряд отдельных по числу рабочих дорожек потоков на выходе БОЗУ .3. На цикл чтения из 30

БОЗУ 3 в пятйадцатом такте накладывается чтение кода четности строки магнитной записи с отдельного регистра 17 в преобразователе 2 кодов, Следующим этапом преобразований является формирование сигнала записи, В рассматриваемом устройстве предлагаются два варианта формирования сигнала записи, каждый из которых имеет своей целью повышение продольной 40 плотности записи. В одном случае, когда сигнал записи представляется в виде телеграфного сигнала, осуществляется дополнительная фазовая модуляция, позволяющая в определенной степени снизить фазовые искажения в воспроизводимом сигнале. В другом случае сигнал записи формируется виде пилообразно изменяющегося сигнала, имеющего существенно меньшую ширину спектра.

В первом случае (функциональная с.хема формирователя записи приведена на фиг.4) кодовый сигнал поступает на сдвиговый регистр 20, и каждый

55 раз, как только в старшем разряде этого регистра оказывается кодовая единица, происходит обращение к блоку 23 постоянной памяти, в котором хранятся числа, соответствующие зна, чениям дополнительных задержек, вводимых в фазу сигнала записи.

Во втором случае (функциональная схема формирователя сигнала записи приведена на фиг.5) кодовый сигнал поступает на сдвиговый регистр 30, и в результате логического анализа длительности интервала между .ближайшими единипами на вход счетчика 41 включается синхрочастота либо напрямую, либо уменьшечная в 2 или в 3 раза. В итоге на выходе преобразователя цифрового кода в напряжение формируется пилообразное напряжение, Сформированн. и сигнал усиливается и подается на записывающие магнитные головки, функционирование преобразователя

2 кода в устройстве для записи„ выполненного в соответствии с функциональной схемой, приведенной на фиг.3, происходит следующим образом, К моменту прихода очередного байта информации на счетчике 8 байтов присутствует соответствующий цифровой код, под действием которого на выходе дешифратора 12 действует сигнал, разрешающий прохождение байта информации с первых входов преобразователя через мультиселектор 13 на адресные входы блока 15 постоянной памяти, включается соответствующий набор из группы элементов И 11, а на выходе преобразователя действует кодовый сигнал, обра" зующий адрес записи БОЗУ.

С приходом очередного байта информации по сигналу синхронизации, сопровождающему этот байт, опрашивается

ПЗУ по адресу, соответствующему цифровому значению поступившего байта. Прочитанный код распределяется по элементам преобразрвателя следующим образом.

Код четности поступившего байта информации поступает на вторые входы элементов И 11 и на вход. первого разряда регистра 14 счетных триггеров.

Контрольный код байта (3 разряда) поступает на входы 6-, 7-, 8-го раз— рядов регистра 14 счетных триггеров.

Коды четности (2 разряда) и информации (9 разрядов) поступают на входы второго регистра 16 счетных триггеров и в сопровождении кодовой единицы (15-й разряд формата) на первые информационные выходы преобразователя. Одновременно по сигналу четности в со1606996

l0 ответствии с включенным набором элементов И 11 на входу 2 — 5-ro разрядов первого регистра 14 счетных триг-, геров поступает код порядковой час5 тоты промежуточного значения контрольного кода.

В заключение цикла работы преобразователя 2 кода импульс синхронизации, задержанный элементов, 10 задерж- 10 ки, поступает на вход счетчика 8 и переводит его в счередное состояние.

После прохождения последнего байта информации, входящего в формат записи; на выходе дешифратора 12 появляется сигнал, переключающий мультиселектор 13 на подключение на адресные входы ПЗУ 15 сигналов с выходов первого регистра 14 счетных триггеров.

Теперь по сигналу синхронизации, пос- 20 тупившему на вход преобразователя кода, производится преобразование байта контрольного кода, сформированного на регистре 14 счетных триггеров, в код сигнала записи, а по задержанному сигналу счетчик 8 байтов переходит в начальное состояние,,причем сигнал переполнения с его выхода переключает счетный триггер 9. В результате на выходе адресов записи 30 в БОЗУ преобразователя кода формируются адреса, соответствующие новой области БОЗУ. Кроме того, по сигналу переполнения счетчика 8 код, сформированный на втором регистре 16 счетных триггеров, передается на статический регистр 17, а регистр 16 обнуляе тся .

Чтение кода с регистра 17 происходит через вторую группу элементов И 40

18 по сигналу, формируемому дешифратором 19. Сигнал чтения дешифратором

19 образуется путем дешифрирования кода адреса чтения из БОЗУ, соответствующему адресу чтения информации 45 пятнадцатой строки записи на магнитную ленту, БОЗУ строится на регистровых элементах, организованных структурно в виде матрицы. При этом чтение и 50 запись могут производиться как по строкам, так и по столбцам этой матрицы. В устройстве запись в БОЗУ производится по строкам, а чтение — по столбцам. В качестве элементной базы могут быть использованы элементы ортогональной памяти серии 537 РУП.

Блок формирования сигнала в виде

=игнала с прямоугольтн.ып псрепадамп .. по кодовой единице (сигнал типа

БВНМ), выполненный по схеме на фиг,4, работает следующим образом.

Код информации, сопровождаемый импульсом синхронизации, поступает на вход блока и записывается на с сдвиговом регистре 20. Выход старшего разряда сдвигового регистра 20 подсоединен к одному из входов элемента И 22, на второй вход которого поступает импульс синхронизации, задержанный во времени на элементе

21 задержки. Если в старшем разряде сдвигового регистра 20 в этот момент записана кодовая единица, то задержанный импульс синхронизации, пройдя через элемент И 22, поступает на вход второго элемента 27 задержки и на вход параллельной записи кода в счетчик 25. Под действием этого сигнала цифровой код со статического регистра переписывается на счетчик

25. В результате на первом входе элемента И 28 возникает разрешающий сигнал, который действует до тех пор, пока на счетчике 25 будут состояния, отличные от нулевого (элемент

ИЛИ 26 обеспечивает передачу разрешающего сигнала до тех пор, пока хотя бы на одном из разрядов счетчика 25 будет записана кодовая единица). Теперь на вход счетчика 25 поступает синхрочастота с входа блока, переводя счетчик в последовательность очередных состояний. Как только счетчик заканчивает цикл счета, на его выходе формируе тся сигнал пе ре полнения, а на выходе элемента И 28 исчезает разРешающий сигнал. По сигналу переполнения происходит переключение состояния триггера 29, обеспечивая формирование сигнала записи с компенсирующей дополнительной фазовой модуляцией.

Параллельно с этим импульс синхронизации, пройдя через второй элемент

27 задержки на вход чтения узла постоянной памяти 23, передает числовой код из ячейки памяти, адрес которой определяется содержимым сдвигового регистра 20, на статический регистр

24, подготавливая блок формирования сигнала записи к формированию очередного переключения в сигнале записи.

Значения кодов, записанных в узел 23 постоянной памяти, определяются желаемой функциональной связью между отношениями длительностей соседних интервалов, прилегающих к модулируемому

1606996

50

55 переключению в сигнале записи, и величиной дополнительной фазовой модуляции.

В рассматриваемом варианте функ" циональная связь установлена примерно логарифмической, записываемые коды приведены в табл.2.

Формирование сигнала записи в виде пнлообразного напряжения (схема формирователя сигнала записи приведена на фиг,5), Код информации, поступающий с входа блока, последовательно записывается на сдвиговый регистр 30 под действием сигналов с выхода делителя 33 частоты импульсов синхронизации, поступающих также на вход элемента 35 задержки.

Цикл работы блока начинается с поступления кодовой единицы в старший разряд сдвигового регистра 30.

B зависимости от содержимого его предыдущих разрядов сигнал с выхода эпемента 35 задержки может пройти, либо через элемент И 36, либо через элемент И 37, либо через оба (в случае наличия кодовых единиц в обоих младших разрядах сдвигового регистра

ЗО) и запустить соответственно, либо триггер 38, либо триггер 39, либо оба вместе. В результате на выход элемента ЗИ-ИЛИ 34 проходят либо им пульсы синхрочастоты прямо с входа блока, либо с выходов делителей 31 или 32 этой частоты. Делители 31 и

32 в рассматриваемом варианте имеют коэффициенты деления 2 и 3 соответственно. Импульсы с выхода элемента

ЗИ-ИЛИ 34 поступают на вход счетчика

41. Последовательность цифровых кодов, снимаемая с выходов счетчика 41, преобразуется в напряжение преобразователем 42, обеспечивая формирование пилообразногизменяющегося напряжения.

На дополнительный вход преобразователя 42 подается сигнал с выхода счетного триггера 40. Под действием этого сигнала происходит коммутация сигналов, снимаемых с выходов счетчика 41, с прямых на инверсные. Поскольку переключение триггера 40 происходит по сигналу переполнения счетчика 41, то в соседних интервалах направление изменения сигнала на выходе преобразователя изменяется на противоположное, Кроме того, по сигналу переполнения со счетчика 41 происходит сброс в. начальное состояние триггеров 38 и 39, в результате чего завершается цикл работы блока формирования сигнала записи в виде пилообразного напряжения.

Формула и з о б р е т е н и я

1. Способ многодорожечной .цифровой магнитной записи, основанный на переключениях в сигнале записи по каждой записываемой кодовой единице закодированной информации для каждой рабочей дорожки с образованием при этом заданного периодически повторяющегося формата записи, о т л и— ч ающий с я тем, что, с целью расширения объема записываемой информации с контролем качества информации и возможности ее коррекции, по каждой рабочей дорожке записывают сигнал„кодовой единицы, сигналы одного или несколько байтов информации, перекодированных в десятиразрядные слова, заканчивающиеся кодовой единицей и содержащие не более двух нулей подряд, при этом по одной из рабочих дорожек записывают также перекодированные байты контрольного кода для байтов информации, записываемых по остальным рабочим дорожкам, два кодовых символа четности числа .кодовых единиц, записываемых на нечетных и четных местах перекодированной информации, и дополнительную кодовую единицу, затем параллельно двумя строками магнитной записи записывают символы четности числа кодовых единиц для каждой строки магнитной записи перекодированной информации, а на позициях неиспользуемых разрядов переключений сигналов не производят.

2. Устройство для многодорожечной цифровой магнитной записи, содержащее источник сигналов информации и управления, последовательно соединенные формирователи и усилители сигналов записи по числу рабочих дорожек и блок магнитных головок, о т л и— ч а ю щ е е с я тем, что, с целью расширения объема записываемой информации с контролем качества информации и возможности ее коррекции, оно снаб жено преобразователем кода., буферным ортогональным запоминающим блоком и счетчиком адресов чтения, при этом источник сигналов информации и управления своими первыми и вторым выхода1З

1606996 ми соединен с соответствующими входами преобразователя кода, третьим входом — с входом сигнала записи буферного ортогонального запоминающего блока, а четвертым выходом — с объединенными входами счетчика адресов чтения и входом сигнала чтения ортогонального запоминающего блока, счетчик адресов чтения своими выходами подключен параллельно к входам адресов чтения буферного ортогонального запоминающего блока и преобразователя кода, три группы входов которого соединены соответственно с группой информационных входов и группой входов адреса записи ортогонального запоминающего блока и параллельно с группой информационных выходов этого блока с входами формирователей сигналов записи, преобразователь кодов содержит счетчик с последовательно подключенным к нему счетным триггером, элемент задержки, выход которого подключен к входу счетчика, а вход, .объеди- 25 ненный с входом блока постоянной памяти, является тактовым входом преобразователя, первые входы первой группы элементов И, параллельно соединенные с входами первого дешифрато- Зц ра, соединены с выходами счетчика, которые совместно с выходом счетного триггера образуют первую группу выхо.дов преобразователя, выходы первого дешифратора соединены с управляющими входами мультиселектора, две группы входов которого соединены соответственно с первой группой входов преобразователя и выходами первого регистра счетных триггеров, выходы мульти- 4О селектора соединены с адресными входами блока постоянной памяти, выходы которого разделены на две группы, одна из которых совместно с выходами первой группы элементов И соединена 45 с входами первого регистра счетных триггеров, а один из выходов дополнительно соединен с вторыми входами первой группы элементов. И, вторая группа выходов, соединенная с входами второго регистра счетных триггеров, является второй группой выходов преобразователя кода, к выходам второго .регистра счетных триггеров последовательно подключены статический регистр и вторая группа элементов И, выходы которой являются третьей группой выходов преобразователя кода, вторая группа входов преобразователя кода соединена с входами второго дешифра- тора, выход которого соединен с управляющими входами второй группы второй группы элементов И. ! !

3. Устройство по п.2, содержащее сдвиговый регистр, входы которого являются входами формирователя, элемент ИЛИ, два элемента задержки и счетный триггер, о т л и ч а ю щ е е с я тем, что формирователь сигнала записи дополнительно снабжен блоком постоянной памяти, статическим регистром, счетчиком и двумя элементами

И, при этом тактовый вход формирователя соединен дополнительно с входом первого элемента задержки, выход которого подключен к первому входу первого элемента И, вторым входом подключенного к выходу последнего разряда сдвигового регистра, остальные выходы разрядов которого соединены с входами адреса чтения блока постоянной памяти, выходы блока постоянной памяти соединены с входами записи " статического регистра, к выходам которого подключены входы параллельной записи начального состояния счетчика, выходами разрядов соединенного с входами элемента ИЛИ, выход первого элемента И соединен с входом управления параллельной записи счетчика и входом второго элемента задержки, к выходу которого подключен вход управления чтением блока постоянной памяти, вход синхрочастоты формирователя соединен с первым входом второго элемента И, второй вход которого соединен с выходом элемента ИЛИ, а выход — со счетным входом счетчика, выход которого соединен с входом счетного триггера. ч. Устройство по п.2, содержащее сдвиговый регистр, вход которого является информационным входом формирователя, счетный триггер, элемент задержки, элемент ЗИ-ИЛИ и преобразователь двоичного цифрового сигнала в напряжение, о т л и ч а ю щ е е с я тем, что формирователь сигнала записи дополнительно снабжен тремя делителями тактовой частоты, счетчиком, двумя элементами И и двумя триггерами, при этом объединенные входы всех делителей тактовой частоты являются входами синхронизации формирователя, к которому подключен также один из входов одной из схем. И элемента ЗИИЛИ, один из входов каждой из осталь15

1606996 которых объединены с входом счетного триггера и подключены к выходу счетчика, первые выходы триггеров соединены с вторыми входами первой и второй схем. И элемента ЗИ-ИЛИ, а вторые выходы триггеров подключены к двум со-, ответствующим им входам третьей схемы

И элемента ЗИ-ИЛИ, выход элемента

ЗИ-ИЛИ соединен с входом счетчика, выходы которого соединены с соответствующими входами преобразователя двоичного сигнала в напряжение, дополнительный вход которого соединен с выходом счетного триггера, а выход является выходом формирователя сигнаных двух схем И подключен соответстt венно к выходам первого и второго делителей тактовой частоты, выход третьего делителя тактовой частоты соединен с тактовым входом сдвигового регистра и входом элемента задержки, выход которого соединен с первыми входами первого и второго элементов

И, вторые входы которых соединены со- 10 ответственно с выходами первого и второго разрядов сдвигового регистра, а объединенные третьи входы — с выходом третьего разряда сдвигового регистра выходы элементов И соединены с входами установки соответствующих им двух триггеров, входы сброса. ла записи.

Таблица1

Адрес Кодировка блока постоянной памяти кодового преобразователя

124114

016126

065137

155154

077166

145177

136232

006246

044263

175274

035327

115344

054367

054456

166471

115512

025524

034552

044564

137631

075656

147671

066713

024736

016754

00 006251

01 134122 ,02 147133

03 074147 .04 155162

05 067173

06 016225

07 124236

10 164255

11 056267

12 025311 13 117323

14 037334

15 104351

16 176363

17 047374

20 176452

21 046464

22 034475

23 107516

24 024531

25 . 114545

26 166556

27 054571

30 016624

31 125635

32 157652

33 067664

34 145675

35 075717

36 006732

37 134747

104111

036123

046134

075151

057163

166174

115226

026237

017256

155271

126312

016324

097352

077364

074453

137476

005517

127532

017546

064557

157572

026626

055653

046676

177722

104733

0367 1

117112

027124

166152

046164

107227

037244

075257

146272

134313

126336

015353

156376

065454

157466

125477

016522

135533

005547

077562

145573

107626

034637

044654

176666

057711

165723

115734

0025752

015113

0571 36

064153

077176

005231

176262

044273

035314

107326

024337

114354

166366

054444

055467

026511

114523

034534

107551

1 75563

044574

005627

135644

074667

154712, 064724

027753

114127

164144

175167

047222

034233

104247

145264

004316

137331

125356

157371

065446

156457

065472

017513

005536

136553

075576

034632

104646

177657

044672

167714

055726

027744

114755

035116

106131

044156

166171

055223

025234

117253

064276

О16317

124332

004346

137357

144372

077447

145462

077473

006514

134526

017537

127554

155566

065622

026633

116647

164662

056673

047727

1 7756

137117

0051 32

075146

146157

065172

154224

016254

054266

166277

115322

026333

106347

034362

046373

175451

047463

176474

036627

116544

167567

167623

127634

014651

066663

157674

076716

145731

136746

006762

Я в

17 t606996

Та блиц а2

Адрес IОтноАдрес

Отношение длит, Адрес Отношение длит, Код

Код за— держки

Код задержки

Адрес

Отношение длит.

Код зазадержки шение длит. держки

П р и м е ч а н и е. Коды в таблице записаны в восьмиричном виде.,7ерекодцрааанньа оацщ цнрормаццц

Перекодиробанньа аацт контрольного кода

Коды четностц перекодцро5анноц цнрормаццц

Кадь! чеп1насГпц строк магнтпнац запцсц

Тактабыц цнтербал запцсц кадо5м едцнцц

01

02

03

04 3 3 10

05 3:2 13

06 3 1 17

07 3 1 17

10 20

11 2 3 05 21

1? 2:2 10 22 1:3 01

13 2:2 10 23 1:3 01

14 2 1 15 24 1 2 03

15 2 1 15 25 1:2 03

16 2:1 t5 26 i 2 03

l7 2 1 15 27 1:2 03

31

3?

33

34

36

1:1 10

1:1 10

1:1 10

1:1 10

1:1 10

1: I 10

1:1 10

1:1 10

1606996

1606996

Составитель Н,Макаренко

Редактор Л.Веселовская Техред М.Ходанич Корректор С.Шевкун

Заказ 3551

Тираж 493

Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, R-35, Раушская наб., д. 4/5

Производственно-издательский комбинат "Патент", г. Ужгород, ул. Гагарина, 101