Шифратор позиционного кода
Иллюстрации
Показать всеРеферат
Изобретение относится к автоматике и вычислительной технике и может быть использовано в устройствах кодирования информации и телеметрических системах. Цель изобретения - повышение быстродействия шифратора. Шифратор позиционного кода содержит генератор 1 тактовых импульсов, элементы И 2, 3, блок 4 ввода информации, мультиплексор 5, элемент 6 равнозначности, счетчики 7, 8, дешифратор 9, элемент 10 сравнения и триггеры 11 и 12. 1 ил.
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК (я)5 Н 03 М 7/00
ГОС
fl0
ПРИ
К А (21) (22) (46) (71) тов (72)
Е.Я (53) (56)
N 1
ДАРСТВЕННЫЙ КОМИТЕТ
ЗОБРЕТЕНИЯМ и ОТКРЫТИЯМ
ГКНТ СССР
ТОРСКОМУ СВИДЕТЕЛЬСТВУ
640570/24-24
3.01.89
3.11.90. Бюл. 1Ф 43 аучно-исследовательский институт бый радиоэлектронной аппаратуры
Е.Г,Плиш, Я.В.Коханый, 8,И.Плиш и аврук
81,325 (088.8) вторское свидетельство СССР
25844, кл. Н 03 M 7/00, 12.02,87, „„5U„„1608800 А1 (54) ШИФРАТОР ПОЗИЦИОННОГО КОДА (57) Изобретение относится к автоматике и вычислительной технике и может быть использовано в устройствах кодирования информации и телеметрических системах.
Цель изобретения — повышение быстродействия шифратора. Шифратор позиционного кода содержит генератор 1 тактовых импульсов, элементы И 2,3, блок 4 ввода информации, мультиплексор 5, элемент 6 равнозначности, счетчики 7,8, дешифратор
9, элемент 10 сравнения и триггеры 11 и 12, 1 ил, 1608800
Изобретение относится к автоматике и вычислительной технике и может быть использовано в устройствах кодирования информации и телеметрических системах..
Цель изобретения — повышение быстродействия шифратора.
На чертеже представлена функциональная схема шифратора, Шифратор позиционного кода содержит генератор 1 тактовых импульсов, элементы И 2 и 3, блок 4 ввода информации, мультиплексор 5, элемент 6 равнозначности, счетчики 7 и 8, дешифратор 9, элемент
10 сравнения, триггеры 11 и 12.
Шифратор позиционного кода работает следующим образом.
В исходном состоянии отсутствуют сиг-, налы на информационных входах мультиплексора 5 и входах элемента 6 равнозначности. Уровень сигнала с выхода мультиплексора 5 обеспечивает отсутствие блокировки первого и второго элементов 2 и 3. Уровень сигнала с выхода элемента 6 равнозначности блокирует по управляющему входу элемент 10 сравнения и удерживает первый и второй триггеры 11 и 12 и первый и второй счетчики 7 и 8 в нулевом состоянии. Логическая "1" с инверсного выхода триггера 11 разрешает прохождение тактовых импульсов с выхода генератора 1 через элемент И 3 на суммирующий счетный вход счетчика 8, а элемент И 2 заблокирован логическим "0" прямого выхода триггера 11.
На выходе триггера 12, а следовательно, на стробирующем выходе шифратора присутствует сигнал, запрещающий считывание кодовой комбинации с,информационных выходов шифратора, При появлении сигнала на одном из выходов блока 4 ввода информации на выходе элемента 6 равнозначности формируется уровень, разрешающий работу элементу 10 сравненйя, триггерам 11 и 12, счетчикам 7 и 8. Счетчик
8 начинает счет поступающих на его суммирующий счетный вход тактовых импульсов и на его выходе формируется последовательно 2" (п-разрядность счетчика 8) кодов, которые, преобразуясь на дешифраторе 9, поступают уже в позиционном (унитарном) коде на соответствующие выходы элемента
10 сравнения, на других входах которого присутствует позиционный код "активного" выхода блока 4 ввода информации.
В момент времени, когда на выходе счетчика 8 сформируется код, превышающий код "активного" выхода блока 4 ввода информации, на выходе элемента 10 сравнения сформируегся перепад напряжения, по которому триггер 11 устанавливается в единичное состояние. При этом блокируется элемент И 3 и разрешается прохождение тактовых импульсов с выхода генератора 1 через элемент И 2 на вычитающий счетный вход счетчика 7, Процесс вычитания из со5 держимого счетчиков 7 и 8 происходит до тех пор, пока на их выходах не сформируется код, разрешающий прохождение сигнала
"активного" выхода блока 4 ввода информации через мультиплексор 5. Появившийся
10 сигнал на выходе мультиплексора 5 блокирует элементы И 2 и 3, фиксируя тем самым на выходах счетчиков 7 и 8, а следовательно, и на информационных выходах шифратора кодовую комбинацию, соответствующую
15 позиции "активного" выхода блока 4 ввода информации.
Одновременно перепадом напряжения с выхода мультиплексора 5 в триггер 12 заносится уровень сигнала с выхода элемента
20 6 равнозначности, что приводит к формированию на стробирующем выходе шифратора сигнала, разрешающего считывание кода с информационных выходов шифратора.
Если на выходе счетчика 8 (совместно с
25 нулевыми выходами счетчика 7) формируется сразу код, соответствующий позиционному коду "активного" выхода блока 4 ввода информации, то работа шифратора происходит по упрощенному алгоритму, т,е, без
30 потактного вычитания единиц из кода "превышения".
При этом должно выполняться условие
2" "-2 +1 а К, где К вЂ” количество выходов блока и ввода.
35 информации;
m, и — разрядности счетчиков 7 и 8 соответственноо.
Формула изобретения
Шифратор позиционного кода, содер40 жащий генератор тактовых импульсов, выход которого соединен с первым входом первого элемента И, выход которого соединен с первым входом первого счвтчика, второй счетчик, мультиплексор, блок ввода
45 информации, отличающийся тем, что, с целью повышения быстродействия шифратора, в него введены триггеры, элемент равнозначности, второй элемент И, элемент сравнения и дешифратор, выходы которого
50 соединены с первыми входами элемента сравнения, выход которого соединен с первым входом первого триггера, инверсный выход которого соединен с первым входом второго элемента И, выход которого соеди55 нен с первым входом второго счетчика, выходы разрядов которого соединены с первыми входами дешифратора и первыми адресными входами мультиплексора, выход которого соединен с первым входом второго триггера и вторыми входами первого и вто1608800 элементов И, выход переполнения персчетчика соединен с вторым входом го счетчика, выход элемента равноности соединен с вторыми входами ого счетчика, элемента сравнения и го триггера, вторым и третьим входарвого триггера и третьим входом втосчетчика, прямой выход первого ера соединен с третьим входом первоемента И, третий вход первого элеменподключен к выходу генератора, Москва, Ж-35, Раушская наб., 4/5 роизводственно-издательский комбинат "Патент", г. Ужгород, ул.Гагарина, 101 рог вог вто о зн ч пе в вто о ми е рог три г . гоэ та тактовых импульсов, выходы разрядов первого счетчика соединены с вторыми адресными входами мультиплексора и вторыми входами дешифратора, выходы блока ввода
5 информации соединены с информационными входами мультиплексора, третьими входами -элемента сравнения, входами элемента равнозначности и являются информационными выходами шифратора, 10- выход второго триггера является стробирующим выходом шифратора.