Интегратор
Иллюстрации
Показать всеРеферат
Изобретение относится к вычислительной и измерительной технике и может быть использовано в устройствах автоматического регулирования. Целью изобретения является увеличение постоянной времени интегрирования. Цель достигается тем, что в интегратор, построенный на базе операционного усилителя 2, резистора 1 и конденсатора 3, дополнительного усилителя 4 и резистора 5, введены резистор 6, сумматор 7 и делитель напряжения 8, в результате чего отрицательная обратная связь обеспечивает простоту настройки и исключает возможность появления колебательных процессов из-за неточности параметров элементов схемы. 1 з.п. ф-лы, 1 ил.
СОЮЭ СОВЕТСКИХ
СОЦИАЛИСТ ИЧЕСН ИХ
РЕСПУБЛИК
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ КОМИТЕТ
ПО ИЭОБРЕТЕНИЯМ И ОЧНРЦТИЯЦ
ПРИ ГКНТ СССР! (21) 4634272/24-24 (22) 09.01.89 (46) 23 ° 12.90. Вюп. У 47 (71) Харьковский политехнический институт им. В.И.Ленина (72) В.П.Шипилло (SU), Сунанто (?Ь), С.И.Дрейслер,. Н,Н.Страхов, Л.Е.Бахнов и О.А.Шеин (SU) (532 681.335 (088.8) (56) Алексеенко А.Г., Коломбет Е.А., Стародуб Г.И. Применение прецизионных аналоговых микросхем. М.: Радио и связь, 1985, с. 117, рис. 2,30.
Авторское свидетельство СССР
Ф 834715, кл. С 06 С 7/186, 1979. (54) ИНТЕГРАТОР (57) Изобретение относится к вычисли„„SU „„1615752 А 1 щ) С 06 С 7/186
2 тельной и измерительной технике и может быть использовано в устройствах автоматичес кого ре гулирова ния . Целью изобрете ния является увеличе ни е постоянной времени интегрирования. Цель достигается тем, что в интегратор, построенный на базе операционного усилителя 2, резистора 1 и к< нценсатора 3, дополнительного усилителя 4 и резистора 5, введены резистор 6, сумматор 7 и делитель 8 напряжения, в результате чего отрицательная обратная связь обеспечивает простоту настройки и исключает возможность появления колебательных процессов из-за неточности параметров элементов схемы. 1 з.п. ф-лы, 1 ил.
1615752 вых (8) 1 () вх(8) (5) R< +R6
К 6 усиления усили1
w (s)- — — — ——
МР +" К С
Rg где К вЂ” коэффициент теля 4;
Изобретение относится к аналоговой вычислительной технике и может быть использовано в аналоговых вычислительных устройствах и устройствах автоматического регулирования.
Цель изобретения — увеличение постоянной времени интегрирования.
На чертеже представлена схема интегратора. 10
Интегратор содержит масштабный резистор 1, дифференциальный операцион» ный усилитель (ДОУ) 2, интегрирующий конденсатор 3, масштабирующий усили-! тель 4, масштабные резисторы 5 и 6, 15 сумматор 7 и делитель 8 напряжения.
Интегратор работает следующим образом.
ДОУ 2, конденсатор 3, усилитель 4 ,и резистор 6 образуют замкнутый кон- 2р тур с отрицательной обратной связью.
При этом зависимость выходного сиг-! нала операционного усилителя 2 от входного сигнала интегратора определяется передаточной функцией 25
19 99
R — сопротивления резисторов 1, 6
5 и 6 соответственно;
С вЂ” емкость конденсатора 3.
У
Передаточная функция идеального интегратора имеет вид ч(я) = ——
ST" (2) где Т вЂ” постоянная времени.. 4О
При больших значениях коэффициента усиления К и oTBQIIIBHHH (R(+К6) jRg второе слагаемое в уравнении (1) приближается к нулю и схема по своей характеристике приближается к идеаль- 45 ндму интегратору с постоянной времени т = К вЂ” — -RC .. R4+R6 (3) R6
Отношения между напряжениями на выходе и входе делителя 8 напряжения определяются выражением
Ua Ю 1 (4)
U (S) Rg+R6
R6 55
Сигнал на выходе сумматора опрецеля-i ется уравнением
+ ---- — — U (S) К1+К6 ьх
6 а с учетом выражения (1) имеет вид (s)
1 (6) вых а RI+R
8К- — RС
R6 т.е., как видно из сопоставления выражений (6) и (2), включение сумматора 7 и делителя 8 напряжения придает схеме свойство идеального интегратора с постоянной времени, определяемой уравнением (3).
Таким образом, при больших значениях коэффициента усиления К и отношения (R)+Rg) R6 с помощью oTpHHG тельной обратной связи можно получить большое значение постоянной времени интегрирования при малых значениях емкости С конденсатора 3.
Формула и з о б р е т е н и я
1. Интегратор, содержащий дифференциальный операционный усилитель, инвертирующий вход которого через первый масштабный резистор подключен к входу интегратора, а неинвертирующий вход соединен с шиной нулевого потенциала, второй масштабный резистор, первый вывод, которого соединен с шиной нулевого потенциала, интегрирующий конденсатор и масштабирующий усилитель, отличающийся тем, что, с целью увеличения постоянной времени интегрирования, в него введен третий масштабный резистор, включенный между выходом масштабирующего усилителя и инвертирующим входом дифференциального операционного усилителя, а выход которого через интегрирующий конденсатор подключен к входу масштабирующего усилителя, соединенному с вторым выводом второго масштабного резистора, 2, Интегратор по п .1, о т л и— ч а ю шийся тем, что дополнительно введены делитель напряжения и сумматор, первый вход которого соединен с выходом дифференциального операционного усилителя, второй вход через делитель напряжения подключен к входу интегратора, а выход является выходом интегратора.