Преобразователь прямого кода в относительный
Иллюстрации
Показать всеРеферат
Изобретение относится к электросвязи, вычислительной технике и может использоваться в системах обработки и передачи дискретной информации. Изобретение обеспечивает преобразование кода на тактовой частоте, превышающей в два раза тактовую частоту работы триггеров 6, 7, что повышает быстродействие преобразователя. Преобразователь содержит делитель 1 частоты на два, элементы 2, 3 задержки, элементы 4, 5 И, счетные триггеры 6, 7, элемент 8 равнозначности, тактовый, информационный входы 9, 10 и выход 11. 2 ил.
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК (Ю (И) О А1 (5g)5 Н 03 M 7/00
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
Н АВТОРСКОМ,Ф СВИДЕТЕЛЬСТВУ
Фиг.7
ГОСУДАРСТВЕННЫИ КОМИТЕТ
ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ
ПРИ ГКНТ СССР (21) 4685277/24-24 (22) 25.01.89 (46) 23. 12.90. Бюл. N - 47 (72) В.Л.Чернышев (53) 621.394.67(088.8) (56) Нляпоберский В.Н. Основы техники передачи дискретных сообщений. — М.: Связь, 1973, с.223, рис.4.32.
Цифровое телевидение. / Под ред.
М.И.Кривошеева, М.: Связь, 1980, с.44, рис.3. 1, с. 73, рис.3. 14 . (54) ПРЕОБРАЗОВАТЕЛЬ ПРЯМОГО КОДА
В ОтНОСИТЕЛЬНИй (Ь7) Изобретение относится к электро2 связи, вычислительной технике и может использоваться в системах обработки и передачи дискретной информации.Изобретение обеспечивает преобразование кода на тактовой частоте, превышающей в два раза тактовую частоту работы триггеров 6, 7, что повышает быстро- . действие преобразователя. Преобразователь содержит делитель 1 частоты на два, элементы 2, 3 задержки, элементы И 4, 5,, счетные триггеры
6, I, элемент 8 равнозначности, тактовый, информационный входы 9, 10 и выход 11. 2 ил.
1615890
Изобретение относится к электросвя.зи, вычислительной технике и может использоваться в системах обработки и передачи дискретной информации.
Целью изобретения является повышение быстродействия преобразователя.
На фиг.1 показана функциональная
i-.хема преобразователя; на фиг.2 ременные диаграммы, поясняющие его 10
1 аботу.
Преобразователь содержит (фиг.1) елитель 1 частоты на два, первый второй 3 элементы задержки, первый
4, второй 5 элементы И, первый б, вто-15 фой 7 (счетные) триггеры, элемент 8 равнозначности (неравнозначности), 1актовый 9 и информационный 10 входы и выход 11.
Преобразователь работает следующим 20 образом
На вторые входы элементов И 4 и 5 подаются прямая и инверсная периодические последовательности импульсов (фиг,2 в,д), формируемые на выходах высокочастотного делителя 1 частоты.
)период следования этих импульсон равен двум периодам колебания тактовой частоти,подаваемого на вход делителя
1 частоты (фиг.2б). На первые входы 30 элементов И 4 и 5 подается информа- ционная последовательность двоичных
"„игнялов (фиг.2а), в соответствии с которой элементы И 4 и 5 коммутируют и мп ул ь cbt, формируемые на ВыхОда х целителя 1 частоты, на ьходы счетных триггеров б и 7 (фиг,.2ж,з}. Триггеры б и 7 изменяют свое состояние только в моменты изменения уровня импульсов от 0 к 1 или от 1 к 0 . После- 4О
Жор мируемые на выходах триггеров 6 и 7 (фиг,2и,к), с помощью эпемента 8 равнозначности объединяются в информационную последовательность (фиг.2л), в которой передаваемая информация заключена не в самом значении фазы текущей посылки сигнала, а в разности фаз текущей H предьчестнующей по4,, При этом абаза колебаний тактовой частоты на входе делителя 1 частоты устанавливается так, что передний фронт колебаний на входах элементов
2 и 3 задержки опережает границу информационных посылок, а на выходах элементов 2 и 3 задержки отстает от границы ня первых входах элементов
И 4 и 5 (фиг. 2а-е).
Время задержки элементов 2 и 3 должно быть меньше половины периода колебания тактовой частоты.Необходимая установка фазы колебания такто- вой частоты на входе делителя 1 час- . тоты достигается подачей колебаний тактовой частоты и информационных посылок от источников к входам 9 и
10 преобразователя через кабели, вносимые соответствующие задержки сигнала.
Учитывая, что выпускаемые микросхемы 530 серии не обеспечивают работу на тактовой частоте, превышающей 30 МГц, а делитель 1 частоты, выполненный на 100 серии интегральных микросхем, работает на тактовой частоте, превышающей 60 МГц, реализация преобразователя на микросхемах серий 100 и 530 позволяет осуществить преобразование прямого кода н относитег ьный при скорости передачи информации до б0 Мбод„
Таким образом, изобретение позволяет вдвое увеличить быстродействие преобразователя.
Формул а изобретения
Преобразователь прямого кода в относительный, содержащий первый и второй элементи И, первые входы которых объединены и являются информационным входом преобразователя, выходы первого и второго элементов И соединены с входами соответственно первого и второго триггеров, о т л и ч аю шийся тем, что, с цел ю повышения быстродействия преобразовасилок, I
Для повышения точности преобразования, связанной с изменением времени задержки сигналов в функциональных элементах при воздействии окружающей среди, в преобразователь вве55 дены элементы 2 и 3 задержки, исключающие ложное переключение триггеров б и 7. теля, в него введены элемент равнознячности, элементы задержки и делитель частоты, вход которого является тактовым входом преобразователя,прямой выход делителя частоты соединен непосредственно с вторым входом первого элемента И и через первый элемент задержки с третьим входом первого элемента И, инверсный выход делителя частоты соединен непосредствен5 1б но с вторым входом второго элемента И и через второй элемент задержки с третьим входом второго элемента И,выходы первого и второго триггеров соI
Составитель М. Никуленков
Техр ед M. яндык Корректор В.1ирняк
Редактор M.Áëàíàð
Заказ 3997 Тираж 657 Подписное
ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР
113035, Москва, Ж-35; Раушская наб., д. 4/5
Производственно-издательский комбинат "Патент", г.ужгород, ул. Гагарина,101 б
1 г д е
6 единены соответственно с первым и вторым ьходами элемента равнозначности, выход которого является выходом преобр".çîâàòåëÿ.