Канал цветности многостандартного цветного телевизора

Иллюстрации

Показать все

Реферат

 

СВОЗ СОВКтСНИХ

СОЦИАЛИСтИЧКСНИХ

РКСПжЛИН (19) (ll) А1,(1)g H 04 N 9/64

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

ГОСУДАРСТВЕННЫЙ HOMNTFT

ПО ИЗОБРЕТЕНИЯМ И ОТКРЬП НЯМ

ПРИ ГКНТ СССР (? 1) 4438?46/09 (?2) 10.06.88 (46) 07.01.91. Бюл. Р" 1 (72) Б.Н.Хохлов и 10.П.Леркач (53) 621.397(088.8) (56) А flexible highperfermance, colour processor. — IEEE International conference on consumer electonils. — 1986, р. 18, 19. (54) КАНАЛ ЦВЕТНОСТИ МНОГОСТЛНЦАРТНОГР ЦВЕТНОГО ТЕЛЕВНВЛРЛ (7) Изобретение цветного телевидения. Цель изобрет .НИЯ вЂ” НОВЫШЕНИЕ =.ОМЕХОЗЯШИЩЕННОСТХ цветовой синхронизации в режиме СЕКАЧ.

Канал цветности содержит блок ", цемо— дуляторов, сумматоры 2 и 3, ключи

5, 8, 9 и 13, линии 6 и 7 задержки на строку, логический блок 10,. блок

11 цветовои синхронизации ЕКЛ1;, ком2 паратор 12 и распознаватель 14 стандартов декодера. В данном устр-ве коэффициенты передачи сигналов на два входа компаратора 12 одинаковы, а процессы выборки и сравнения двух сигналов совпадают во времени. Поэтому при приеме сигналов в режиме СЕКАИ потенциалы на двух входах компарато- ра 12 оказываются одинаковыми, биполярные импульсы на выходе ключа 13 не формируются. блок 11 не срабатыв";eT и не происход |т ложного включения кЯнЯла цветности. НомехозаЩита

H pylliee гс:-< и B cllf se;: рейфа H ëeВОЙ чястоты чястОтнОГО детектopB н блоке 1, поди. юченном к компаратору

12. Компаратор !2 реагируюыи: па разностльй сиг -;ал, та-:. же не срабатыва- щ ет, что Ilozllmaez помехозащищенность цветово"I синхронизации в режиме СЕКАМ. 1 табл., 5 ил.

Р (У

1619422

Изобретение относится к технике цветного телевидения, в частности к декодерам цветных телевизоров и видеоконтрольных устройств.

Цель изобретения — повышение помехозащищенности цветовой синхронизации СЕКАМ, На фиг. 1а и б представлена структурная электрическая схема канала 10 цветности многостандартного цветного телевизора и распознавателя стандартов декодера, соответственно, на фиг, 2а и б — варианты выполнения структурной электрической схемы блока демодуляторов;.на фиг. 3 — структурная электрическая схема логического блока, на фиг. 4 — структурная электрическая схема блока цветовой синхронизации СЕКАМ; на фиг. 5 — вре- 20 ! менные диаграммы работы канала цветности, Канал цветности многостандартного цветного телевизора содержит блок 1 демодуляторов, первый и второй 25 сумматоры 2 и 3, первый и третий ключи 4 и 5, первую и вторую линии 6 и 7 задержки на строку, второй H четвертый ключи 8 и 9, логический блок

10, блок 11 цветовой синхронизации

СЕКАМ, компаратор 12, пятый ключ 13 и распознаватель 14 стандартов декодера. Распознаватель 14 стандартов декодера (фиг,. 1б) содержит звено

ИЛИ 15.

Блок 1 демодуляторов (фиг. 2а) содержит первый и второй частотные детекторы 16 и 17 первый и второй. синхронные детекторы 18 и 19, блок 20 цветовой синхронизации ПАЛ/НТСЦ. Блок 40

1 (фиг. 2б, другой вариант) содержит первый и второй синхронные детекторЫ

21 и 22, первый и второй ключи 23 и

24, третью и четвертую линии 25 и 26 задержки, Логический блок 10 (фиг.3) содержит четыре элемента И-HE 27-30, первый и второй элементы ИСКЛ10ЧА10ЩЕЕ

ИЛИ 31 и 32. Блок 11 цветовой синхронизации содержит детектор 33 полустрочной частоты, накопитель 34, инвертор 35, счетный триггер 36 и выключатель 37 цветности, Канал цветности многостандартного цветного телевизора работает следующим образом.

Пусть блок 1 демодуляторов выполнен по схеме, представленной на фиг.

2б, Распознаватель 14 стандартов в режиме поиска поочередно, например один раз за четыре поля, переводит по шинам а и б канал цветности в режим работы СЕКАМ, ПАЛ, НТСЦ, СЕКАМ... и т.д. Если на вход канала поступает один из этих сигналов, соответствующий блок 11 цветовой синхронизации формирует сигнал Е„„ поступающий на распознаватель 14 стандартов, который блокируется в режиме, обеспечивающем демодуляцию принятого сигнала.

При этом на шины а и б поступают логические уровни, например, в соответствии со следующей таблицей.

Шина

Режим

CEKAM ПАЛ

НТСЦ

0

1 а б

В режиме CEKAM на вход б логического блока 10 поступает логический нуль. Элементы ИСКЛ10ЧАЮЩЕЕ ИЛИ 31 !

1 и 32 при этом не инвертируют посту,пающие на них сигналы. На вход а логического блока 10 поступает логичес— кая единица, элементы И-НЕ 27-30 пропускают поступащие на них от блока 1 меандры полустрочной частоты

Ц и ф В результате, например, на нечетных строках замкчуты ключи 4 и

9,. и нечетных — ключи 5 и 8, На выходе U блока 1 демодуляторов выделя-! ются чередующиеся по строкам сигналы

Е и Е . Внутренние цепи блока 1 демодуляторов включены так, что на его выходе U выделяются такие же сигналы, как на U>, но с другой полярностью: -Е, и -Е,, В интервале первой строки, когда замкнуты ключи

4 и 9, на выход сумматора 2 прохсдит сигнал (Г ), где индекс 1 — номер строки, а на выход сумматора 3 — сигнал из предыдущей строки, задержаннь:й линией 7 задержки, т. е. (Ео ) . На второй строке, когда замкнуты ключи

5 и 8, на. выход сумматора 2 проходит задержанный элементом 6 задержки сигнал (Е, ), а на выход сумматора 3

Ь-Ч 1 сигнал (Е.„ ) . Таким образом, на вы5 1 2 ходах сумматоров 2 и 3 обеспечивается разделение составляющих Е и Ев > с положительной полярностью, а также восполнение недостающей информации путем использования сигналов с выходов линий 6 и 7 задержки.

1619422

В результате на выходе сумматора 2 выделяется последовательность сигна— лов (Еь-у) ° (Ев-Ч)< (ЕЬ-Ч)з ° (Ев4з

Здесь штрихом отмечены задержанные сигналы. Аналогично на выходе сумматора 3 выделяется последователь1

I ность: (<>)ä, (Е >), (Е д), (Eê„) (E ) .... При необходимости изменеййем внутренних соединений блока 1 демодуляторов можно получить на выходах сумматоров 2 и 3 сигналы -Е и -Е отрицательной полярности.

В режиме ПАЛ на шины а и б поступают от распознавателя стандартов логические нули. Блок 1 демодуляторов переходит в режим ПАЛ. На вторые входы синхронных детекторов 21 и 22 подаются сигналы опорной поднесущей, на демодулятор  — Y c. ф а з3о0Iй I О©, а на де- 20 модулятор R-Y с фазой, меняющейся от о о строки к строке па закону 90, 270

90 .... В результате на выходах 1. о и U блока 1 демодуляторов выделяются сигналы Е> и Е„„, например, по- 25 лажительной полярности следующие каждую строку. Элементы И-HE 27-30 в ло— гическом блоке 10 не пропускают ме— андр палустрочной частоты. На их выходах поддерживается уровень, саот- 30 ветствующий логической единице. Ключи 4, 5, 8 и 9 оказываются постоянно замкнутыми. В сумматорах 2 и 3 складываются сигналы двух соседних строк, что. обеспечивает усреднение и компенсацию фазовых искажений.

В режиме НТСЦ на шине а сохраняется логический нуль, а на шине б появляется логическая единица. Демодуляторы в блоке 1 переводятся в режим gg

НТСЦ, На выходах элементов ИСКИОЧА10111ЕЕ ИЛИ 31 и 32 формируются лагичес— кие нули, в результате чего ключи 8

9 размыкаются. На выходы суммато ров 2 и 3 проходят прямые сигналы

Е>» и Е >, формируемые блоком 1 демодуляторов.

В режиме СЕКАМ на входы кампарата— ра 12 поступают сдвинутые на строку последовательности сигналов — Е„

Е,- Е, ... с входа и выхода лийии

6 задержки. Уровни черного в составляющих — E1E и Е отличаются на величину аЦ, определяемую разностью частот покоя поднесущих (156 кГц) и кру55 тизной демодуляцианной характеристики демодуляторов в блоке 1. Компаратар

12 выделяет разности сигналов: (-Е )е-у

Е 1 Ä EEI > — (-Е p ) . Ключ 13, замыкаемьп» стробирующими импульсами, пропускает на блок 11 цветовай синхронизации СЕКАМ участки разностного сигналя, соответствующие вспышкам поднесущих. Получается биполярный сигнал N показанный на фиг. 5а, В детекторе 33 палустрочной частоты этот сигнал сравнивается с меандром полустрочной частоты с выхода инвертора 35, Если их фазы совпадают (фиг. 5б) на выходе детектора 33 выделяются положительные импульсы, следующие каждую строку (фиг, 5в) . В результате накопления в накопителе 34 получается по- тенциал (или логическое слово), не меняющий состояние инвертора 35. Если фаза меандра неверна (фиг. 5r), на выходе детектора 33 выделяются отрицательные импульсы (фиг. 5д) . После накопления в накопителе 34 ани меняют состояние инвертора 35, восстанавливая правильную фазу сигнала полустрочной частоты, который поступает на логический блок 10 и обеспечивает правильное переключение цветоразностных сигналов ключами 4, 5, 8 и 9, Выключатель 37 цветности включает канал цветности после процесса накопления, независимо от начальной фазы триггера 36.

Если блок 1 демодуляторов выполнен в соответствии с фиг. .".", т,е. содержит раздельные демодуляторы

СЕКАМ и IIAJI/ÍÒEU, то меняется лишь режим р;.спазнавания стандарта. Стробирующие импульсы через звено ИЛИ в распознавателе 14 стандартов (фиг.1б) проходят в блок 1 демодуляторов и подключают частотные детекторы 16 и 17 к выходам блока 1 на время праха>кдения сигналов цветовой синхронизации СЕКАМ. Когда принимается сигнал СЕКАМ,компаратор 12 выделяет разностный сигнал gU, как эта описано, а блок 11 цветовой синхронизации распознает его и формирует потенциал

Ey) „ который проходит через частотный детектор 15 на блок 1 и подключает частотные детекторы 16 и 17 к выходам,, блока 1 на весь интервал строки, что рбеспечивает демодуляцию сигнала СЕКАМ.

Если принимаются стандарты ПАЛ или

НТСЦ, срабатывает блок 20 цветовой синхронизации. Он подключает через шину а выходы синхронных детекто-, ров,8 и 19 к выходам блока 1, форми,рует опорные сигналы U „ и для режима НТСЦ с постоянными фазами, 1619422 а для режима ПАЛ вЂ” с коммутацией фазы U, а также вырабатывает логический уровень E „p<. При приеме сигнала ПАЛ Е g = О, а при пРиеме НТСЦ

EtI„ = 1. В результате логический блок 10 переводит по шинам q u F канал цветности в режим ПАЛ или НТСЦ в зависимости от принимаемого сигнала.

Покажем, что предлагаемое устройст-1п во имеет высокую помехозащищенность в режиме СЕКАМ по отношению к сигналам ПАЛ и НТСЦ. В самом деле, на выходы компаратора 12 поступают прямой и задержанный сигналы с выхода одного 15 и того же частотного детектора. Линия 6 задержки пропускает постоянную составляющую сигналов, Коэффициенты передачи сигналов на два входа компаратора 12 одинаковы, и процессы выборки и сравнения двух сигналов в предлагаемом устройстве совпадают во. времени, а не разнесены на строку, как в известном. Поэтому при приеме сигналов ПАЛ или НТСЦ в режиме CEKAM 25 потенциалы на двух входах компаратора 12 оказываются одинаковыми, биполярные импульсы на выходе ключа 13 . не формируются, блок 11 цветовой синхронизации CEKAM не срабатывает и не происходит ложного включения канала цветности. Помехозащита не нарушается и в случае дрейфа нулевой частоты частотного детектора в блоке

1, подключенного к компаратору 12.

При этом уровни черного в строках

R-Y и В-У изменяются в одну и ту же сторону и на одинаковое значение. В результате компаратор 12, реагирующий на разностный сигнал, также не срабатывает. Таким образом достигается повышение помехозащищенности цветовой синхронизации в режиме CEKAM.

Формула изобретения

Канал цветности многостандартного цветного телевизора, содержащий блок демодуляторов, вход которого является сигнальным входом канала цветности многостандартного цветного телевизора, первую и вторую линии задержки на строку, первый и второй сумматоры, выходы которых являются выходами канала цветности многостандартного цветного телевизора, и последовательно соединенные блок цветовой синхронизации- СЕКАМ, вход управления которого является входом стробирующих импульсов, и распознаватель стандартов декодера, отличающийся тем, ччто, с целью повышения помехозащищенности цветовой синхронизации в режиме СЕКАМ, введены первый и второй ключи, выходы которых соединены с первым и вторым входами первого сумматора, третий и четвертый ключи, выходы которых соединены с первым и вторым входами второго сумматора, последовательно соединенные компаратор, первый и второй входы которого подключены соответственно к сигнальным Входам первого и второго ключей, и пятый ключ, управляющий вход которого является входом стробирующнх импульсов, а выход соединен с сигнальным входом блока цветовой синхронизации

СЕКАМ, второй и третий выходы которого соединены с первым и вторым входами введенного логического блока, к третьему и четвертому входам которого подключены первый и второй выходы распознавателя стандартов декодера, второй вход которого является входом стробирующих импульсов, выходы логического блока соединены соответственно с управляющими входами первого, второго, третьего и четвертого ключей, при этом первый выход блока демодуляторов соединен с сигнальным входом первого ключа и через первую линию задержки на строку с сигнальным входом второго ключа, втo—рой выход блока демодуляторов соединен с сигнальным входом третьего ключа и через вторую линию зад =Ржки на строку с сигнальным входом четвертого ключа, а управляющий вход блока демодуляторов соединен с одним из выходов распознавателя стандартов декодера.

16194-22, Р.

Составитель И.Грацианская

Техред г1.Олийнык КоРРектоР Т.Малец

Редактор Н. Яцола

Заказ 56 Тираж Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-издательский комбинат "Патент", г. Ужгород, ул. Гагарина, 101