Вычислительное устройство
Иллюстрации
Показать всеРеферат
СОЮЗ СОВЕТСНИХ
СОЦИАЛИСТИЧЕСНИХ
РЕСПУБЛИН (ц) С; 06 Р 7У68
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
ГОСУДАРСТВЕННЫЙ НОМИТЕТ
f10 ИЗОБРЕТЕНИЯМ И ОТНРЫТИЯМ
ПРИ ГКНТ СССР (21) 4606560/24 (22) 15.11.88 (46) 15.01,91. Бюп. Р 2 (71) Воронежский политехнический институт (72) П.И. Степанов, А.В„ 1Приин, В.И. Захватов и E.È. Васильев (53) 681.325(088,8) (56) Мельников А.А., Рыжевский А.Г, и Трифонов Е.Ф. Обработка частотных и временных импульсных сигналов. t1,:
Энергия, 1976, с. 69, рис. 51., Там же, с. 57, рис „45., (54) ВЫЧИСЛИТЕЛЬНОЕ УСТРОЙСТВО (57) Изобретение относится к вычи„SU 1621025 слительной технике и может бьп ь использовано в устройствах, производящих множительно-делительныс оперев ции. Цель изобретения — расюнреiD» функпиональных Boÿìîæíîñòeé за счет деления на вторую входную частоту и повышение быстродействия. Вычислительное устройство содержит триггер
1, пусковую яп»<у 2, сдвиговый регистр 3, вход 4 сигнала делителя, группу элементов И 5, вход б сигнала делимого, входы 7 разрядов кода множителя и счетчик 8 результата, соединенные между собой функпионально„ 1 ил.
1621025
Изобретение относится к вычислительной технике и может быть использовя IA R устройствах, производящих множительно-делительные операции.
Пельш изобретения является расширение функпнональных возможностей эа счет деления на вторую входную частоту и повышение быстродействия устройства.
На чертеже представлена функциональная схема устройства.
Вычислительное устройство содержит триггер 1, пусковую шину 2-, сдвиговый регистр 3, вход 4 сигнала делителя, группу элементов И 5, вход 6 сигнала делимого, входы 7 разрядов кода множителя и счетчик 8 результата, соединенные между собой функционально.
Вычислительное устройство производит множитепьно- делительные операции вида
N=P
f (1)
Ус тр ой ст во р а б о та ет сл едующим о бразом, Перед началом выполнения операции (1) на вход 6 устройства подается сигнал делимого с частотой f, на вход 4 — сигнал делителя с частотой f>, на входы 7 — позиционный код P множителя
Р-"а+ а ° 2+ ... +а2
o < р-< (2) где а ° — значение i-ro разряда пози< ционного кода P множителя;
P — число разрядов кода множителя; в сдвиговый регистр 3 записывается единица, счетчик 8 результата сбрасывается в "О".
По сигналу "Пуск", поданному на вход 2 устройства, на выходе тригrера
1 устанавливается логическая "1", которая поступает на управляющий вход сдвигового регистра 3 и переводит его иэ режима хранения в режим сдвига информации, В соответствии с сигналом делителя, поступающим с входа 4 устройства на тактовый вход сдвигового регистра 3, сдвиговый регистр 3 начинает поочередно с периодом t<, где
t
9 выставлять на своих информационных выходах логическую "1", поступающую на вторые входы соответствующих элементов И 5.
Таким образом, на втором входе каждого из элементов И 5 поочередно в течение времени t будет присутствовать логическая "1", необходимая для пропускания импульсов сигнала делимого через каждый из элементов
И 5 °
Число I" импульсов, появляющихся на выходе i-ro элемента И 5, определяется выражением
, = а;, < д или а;- f<
I (3)
Импульсы I поступив на счетный
< Ф вход i-го разряда счетчика 8 результата, запишут в счетчике результата число N
<-1
N= --I .2 (4)
Поскольку все разряды счетчика 8 результата соединены последовательно, то при очередной записи чисел
N; через счетные входы P разрядов счетчика результата в нем запишется число N:
Р
N=, И;. (5)
<= I
Последовательно подставив в (5) выражения (4) и (3), получаем р <-< — а;-< 2 f<
< 1 fs после чего выражение (5) приобретает
4О вид
N=P —, K!
f представляющий собой результат операции (1) .
45 Сдвиговый регистр после выставления логической "1" на P-м информационном выходе вырабатывает сигнал на выходе завершения цикла сдвига, который поступает на нулевой вход триггера 1 и переводит .его в нулевое состояние, останавливая тем самым работу устройства.
Время выполнения операции (1) определяется выражением
55 r = К 129 где К вЂ” число разрядов, .потребовавшихся для представления числа
Р, К 6 Р
Т »-, Е, Формула и э обретения
Составитель В. Гусев
Редактор А. Маковская Техред П.Сердюкова Корректор Т. Малец
Заказ 4247 Тираж Подпис но е
ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР
113035, Москва, Ж-35, Раушская наб., д. 4/5
Производственно-издательский комбинат "Патент", r.ÓIãoðîä, ул. Гагарина, 101
Вычислительное устройство, содержащее группу элементов И и счетчик результата, причем перные входы элементов И группы соединены соответственно с позиционными разрядами входа множителя устройства, а выходы элементов И соединены соответственно с входами разрядов счетчика результата о т л и ч а ю щ е е с я тем, что, с целью расширения функциональных воэможностей за счет деления на вто621025 6 рую входную частоту и повышения быстродействия устройства, в него введены триггер и сдвиговый регистр, при- чем первый частотный вход устройства соединен с вторыми входами элементов
И группы, пусковая шина устройства соединена с входом установки в "1" триггера, прямой выход которого соединен с управляющим входом сдвигового регистра, вход которого соединен с вторым частотным входом устройства, третьи входы элементов И соединены соответственно с разрядными выходами сдвигового регистра, выход окончания цикла сдвига которого соединен с входом установки в "0" триггера.