Цифровой умножитель частоты следования периодических импульсов
Иллюстрации
Показать всеРеферат
Изобретение относится к радиотехнике и цифровой измерительной технике и может быть использовано для преобразования периодических сигналов в измерителях и преобразователях частоты с малой погрешностью дискретности. Цель изобретения - исключение ложных отсчетов частоты при исчезновении входного сигнала. Умножитель частоты содержит формирователь 1 импульсов , делитель 3 частоты, делитель 4 частоты с переменным коэффициентом деления , регистр 5 и счетчик 7 импульсов. В умножитель введены элемент И 2. блок 6 памяти опорного кода и блок 8 сравнения кодов. Совокупность вновь введенных элементов и связей позволяет предотвратить появление мощной частоты импульсов при исчезновении сигнала на его входе. 1 ил.
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК (п)э Н 03 В 19/00
ГОСУДАРСТВЕН1ЫИ КОМИТЕТ
ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ
ПРИ ГКНТ СССР
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4291960/09 (22) 30.07.87 (46) 23.01.91, Бюл. М 3 (72) А.П.ДоРух, И.Г.Дорух, А.В.Маргелов и
Ю.И.Сакович (53) 681.395(088.8) (56) Авторское свидетельство СССР
Рв 248003, кл. H 03 К 6/02, 1968. (54) ЦИФРОВОЙ УМНОЖИТЕЛЬ ЧАСТОТЫ
СЛЕДОВАНИЯ ПЕРИОДИЧЕСКИХ ИМПУЛЬСОВ (57) Изобретение относится к радиотехнике и цифровой измерительной технике и может быть использовано для преобразования периодических сигналов в измерителях и пре„>SU,, 1622917 А1 образователях частоты с малой погрешностью дискретнос и. Цель изобретения — исключение ложных отсчетов частоты при исчезновении входного сигнала. Умножитель частоты содержит формирователь t импульсов, делитель 3 частоты, делитель 4 частоты с переменным коэффициентом деления, регистр 5 и счетчик 7 импульсов. В умножитель введены элемент И 2, блок 6 памяти опорного кода и блок 8 сравнения кодов. Совокупность вновь введенных элементов и связей позволяет предотвратить появление мощной частоты импульсов при исчезновении сигнала на его входе. 1 ил.
1622917 гол1 макс пмакс—
+1, 1оп и— вх N
Изобретение относится к радиотехнике и цифровой измерительной технике и может быть использовано для преобразования периодических сигналоо в измерителях и преобразователях частоты с малой погрешностью дискретности.
Целью изобретения является исключение ложных отсчетов частоты при исчезновении входного сигнала.
На чертеже приведена структурная электрическая схема цифрового умножитеJlA частоты следования периоди:еских импульсов, YMl ожитель частоты следования периодических импульсоо содержит формирователь 1 импульсов, элемент И 2, делитель 3 частоты, делитель 4 частоты с переменным коэффициентом деления, регистр 5, блок 6 памяти опорного кода, счетчик 7 импульсов и блок 8 сравнения кодов.
Умножитель работает следующим образом, В исходном состоянии сигнал на выходе блока 8 соответствует логической ",1 ", поэтому элемент И 2 открыт этим сигналом по второму входу, и импульсы фиксированной опорной частоты Fon проходят через элемент И 2 на вход делителя 3 и счетный вход делителя 4. На выходе делителя 3 формируются импульсы с частотой F«/N, где N— коэффициент деления делителя 3, которые поступают на счетный вход счетчика 7.
С входа умножителя на управляющий вход регистра 5 и вход формирователя 1 поступает периодическая последовательность импульсов частотой FD . По заданному фронту каждого входного импульса формирователь 1 вырабатывает короткий импульс, который обнуляет счетчик 7. После обнуления счетчик 7 начинает заполняться импульсами, поступающими овыхода делителя 3, К приходу очередного входного импульса на выходах счетчика 7 формируется код числа и, равного отношению частоты Гоп/N, заполняющей счетчик 7, и входной Гвх частот
Код этого числа переписывается в регистр 5 входным импульсом и поступает с
его выходов на управляющие входы делителя 4, затем выходной импульс формирователя 8 BHQBb обнуляет счетчик 7 и цикл повторяется. При этом делитель 4 делит тактовую частоту Fon на число и, и íà его выходе, а следовательно, и на оыходе устройства формируются импульсы с частотой Гвмх, равной
Г« вых р 7р . N FQ)(N и on вх
Таким образом, частота F»>< импульсов на выходе устройства в N раэ превышает частоту Евх импульсов на его входе.
Блок 6 памяти, блок 8 и элемент И 2 предотвращают наличие ложных частот на выходе умножителя при исчезновении входнога сигнала. Это осуществляется следующим образом.
В блоке 6 памяти записан код числа где Т м,„, — максимально возможный период следования входных импульсов, Код этого числа поступает на первую группу входов блока 8. По истечению с момента исчезновения входного сигнала промежутка времени 1= Т макс+ N/Fon код числа
rlìÂêñ появляется на выходах счетчика 7 и отарой группе входов блока 8. Блок 8 при равенстве кодов на первой и второй группах
его входов вырабатывает сигнал логического "0". Этот сигнал поступает на второй вход элемента И 2, в результате чего элемент И 2 по второму входу закрывается, а импульсы опорной частоты перестают поступать на счетные входы счетчика 7 и делителя 4, следовательно, исчезают импульсы и на выходе устройства.
При новом появлении импульсного сигнала на входной шине умножителя счетчик
7 обнуляется, на выходе блока 8 появляется сигнал логической "1", элемент И 2 открывается по второму входу и работа устройства возобнооляется, Формула изобретения
Цифровой умножитель частоты следования периодических импульсов, состоящий из последовательно соединенных делителя. счетчика, регистра и делителя с переменным коэффициентом деления, а также формирователя импульсов, причем выход формирователя импульсов соединен с входом обнуления счетчика, вход записи регистра обьединен с оходом формирователя импульсов и является входом умножаемой частоты, а входы делителя объединены и являю гся входом опорной частоты, о т л ич а ю шийся тем, что, с целью исключения ложных отсчетов частоты при исчезнооении входного сигнала, в него введены блок памяти опорного кода, блок сравнения кодов, первая группа сходов которого соединена с
1622917
Составитель В.Козлов
Техред М.Моргентал Корректор Л.Пилипенко
Редактор И.Шулла
Заказ 113 Тираж Подписное
ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР
113035, Москва, Ж-35, Раушская наб., 4/5
Производственно-издательский комбинат "Патент", г. Ужгород, ул.Гагарина, 101 выходами блока памяти опорного кода, а вторая — с выходами разрядов счетчика импульсов, и элемент И, при этом входы делителей подключены к входу опорной частоты через элемент И, второй вход которого подключен к выходу блока сравнения кодов.