Устройство для контроля последовательности импульсов
Иллюстрации
Показать всеРеферат
Изобретение относится к импульсной технике и может быть использовано в систе мах цифровойсеязи. Целью изобретения является расширение функциональных возможностей за счет организации обработки не только регулярной последовательности , но и нерегулйрной, а -экже повышение информативности путем предварительного отфильтровыванил импульсов, имеющих длитепьность меньшую, чем у полезных импульсов. Устргйство содержит трехвходовой элемент ИЛИ 1, шину 2 начальной установки, счетчик 3 импульсов, дешифратор 4, генератор 5 импульсов, элементы И б, 7, входную шину 8, элемент задержки 9. элемент И 10, выходную шину 11, Введение элемента задержки 12, регистра 13 пчмяти, дешифратор 14, элемента И 15, блсча контроля четности 16. (енератора 17, цифрового фильтра 18 и новых связей внутри устройства позволяет осуществить контроль импульсных последовательностей на входе устройства. 3 ил.
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК (si>s Н 03 K 5/19
ГОСУДАРСТВЕННЫЙ КОМИТЕТ
ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ
ПРИ ГКНТ СССР
Г
Г.
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4655426/21 (22) 26.01.89 (46) 23 01.91. Бюл, М ".: (72) P.È.Îoånÿí (53) 621.374(088.8) (56) Патент США М 3496477, кл, 328 — 120, оп у бл и к. 1970.
Авторское свидетельство СССР
M 1274137, кл. Н 03 К 5/19, 06.07.84. (54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ПОСЛF.ДОВАТЕЛЬНОСТИ ИЮУЛЬСОВ (57) Изобретение отно ится к импульсной технике и может быть использовано в системах цифровой связи. Целью изобретения является расширение функциональных возможностей за счет организации обработки не только регулярной последовательMJ 1б22932 А1 ности. но и нерегулярной. а также повышение информативности путем предварительного отфильтровывания импульсов, имею:цих длительность меньшую, чем у полезных импульсов. Устргйство содержит трехвхоловой элемент ИЛИ 1, шину 2 начальной у:тановки, счетчик 3 импульсов, дешифратор 4, генератор 5 импульсов, элементы И 6, 7, входную шину 8, элемент
"-адержки 9, элемент И 10, выходную шину
11, Введение элемента задержки 12, регистра 13 памяти, дешифратор-.14,,элемента И
15, бло.<а контроля четности 16, енератора
17, цифрового фильтра. 18 и новых связей внутри устройства позволяет осуществить контроль импульсных последовательностей на входе устройства. 3 ил.
1622932
Изобретение относится к импульсной технике и может быть использовано в системах цифровой связи.
Цель изобретения — расширение функциональных воэможностей путем обеспечения возможности организации обработки не только регулярной последовательности входных импульсов, но и нерегулярной, а также повышение информативности путем предварительного отфильтровывания импульсов, имеющих длительность меньшую, чем у полезных импульсов.
На фиг. 1 показана структурная электрическая схема устройства; на фиг. 2 — цифровой фильтр для n=3; на фиг, 3 — временные диаграммы, поясняющие работу устройства.
Устройство с держит элемент ИЛИ 1, первый вход которого соединен с шиной 2 начальной установки, последовательно соединенные счетчик 3 импульсов и первый дешифратор 4 импульсос, первый генератор 5 импульсов, первый и второй выходы которого соединены соответственно с первыми входами перво о 6 и второго 7 элементов И, причем первый вход втооого элемента И 7 соединен со счетным входом счетчика 3 импульсов, выход второго элемента И 7 — с вторым входом элемента ИЛИ
1, входную шину 8, выход элемента ИЛ!1 1 через первый элемент 9 задержки соединен с первым входом первого генератора 5 импульсов. третий элемент И 10, выход которого соединен с выходной шиной 11, второй элемент 12 за, ержки. регистр 13 памяти, второй дешифратор 14 импульсов, четвертый элемент И 15, блок 16 контрол четности, последовательно соединенные второи генератор 17 импульсов и цифровой фильтр
18, второй вход которого соединен с входной шиной 8, третий вход соединен с выходом первого элемента 9 задержки, а выход— с вторым входом первого генератора 5 ими"льсов и вторыми входами первого 6 и второго 7 элементов И. Информационный вход блока 16 контроля четности соединен с выходом первого элемента И 6, выход — с первым входом четвертого элемента И 15, второй вход которого соединен с выходом первого дешифра гора 4 импульсов и третьим входом элемента ИЛИ 1. Первый вход первого элемента И 6 через второй элемент
12 задержки соединен с тактовым входом регистра 13 памяти. информационный вход которого соединен с выходом первого элемента И 6, разрешающий вход - с третьим выходом перэгго генератора 5 импульсов, разрешак щими входами блока 16 контроля четности и счетчика 3 и лпульсов, Информационные выходы регистра .3 памяти соеди
50 нены с входами второго дешифратора 14, выход которого соединен с первым входом гретьего элемента И 10, второй вход которого соединен с выходом четвертого элемента
И 15.
На фиг,.З показаны следующие временные диаграммы; а — на выходе второго генератора 17; б — на входной шине 8; в — на выходе цифрового фильтра 18; г — на третьем выходе первого генер. тора 5 импульсов; д — на первом выходе первого генератора 5 импульсов; е — на втором выходе первого генератора 5 импульсов; ж — на выходе первого элемента И 6; и — на выходе блока 16 контроля четности; к — на выходе первого дешибратора 4 импульсов; л — на выходе четвертогп элемента И 15; м — на выходе Toporo дешифратора 14 импульсов; н — на выходной шин 11, : ройство ра".:пгаеч следующим образом.
В исходном состоянии обнулен генератор 5 сигналом ti3 входной шине 2 и обнулены: счетчик 3. блок 16 и регистр 13, Генера1ор 17 q c.рглирует непрерывно импульсы (фиг. За). поступающие на второй вход цифрового !>ильтра 18, который в отсу ствии г".г;<н 1мпульсов обнулен. Появление на в...: ой шине 8 сигнала (фиг. Зб) разрешает с:т импульсов. При этом на выходе цифр . ого фильтра 18 появляется сигнал (фиг. "в), когда число считываемых импульсов дос-:игает определенной величины. В данном случае (для удобства изображения на чертеже) это число взято равным трем (фиг. За, б, в). По этой причине помеха в виде коротких импульсов не влияет на работу устройства. Выходными, сигналом цифрового фильтра 18 запускается генера1ор 5, на выходах которого формируются две импульсные;|ослед вательности (фиг.
Зд, е), сдвинутые друг относительно друга на полпсрлода, и строб (фиг. 3 r), перекрывающий эти последовательности. Последовательности содержат импульсы, равные по количеству разрядности входного сигнала N и имеющие период слсдования Т, как и входной сигнал.
Входной сигнал представляет собой информационные импульсы N разрядного слова, поступка.ощие на вход устройства с периодом следования T. В зависимости от значения слова, количество импульсов и в слове может быть равно N или меньше. В рассматриваемом примере N=6, п=З (соответственно фиг. Зд или Зе и Зб, ж).
Выходной строб генератора (фиг. 3 г) разрешает счет импульсов счетчиком 3, работу блока 16 и регистра 13. Счетчик 3 считает импульсы (фиг. 3 е) По достижении
1622932 величины N на выходе дешифратора 4 (фиг, 3 к) формируется импульс, который поступает на четвертый элемент И 15, на другой вход которого поступает импульс с выхода блока 16 (фиг. 3 и), Блок 16 может пргдставлять собой триггер, работающий в счетном режиме. Если в исходном состоянии он обнулен, то и ри нечетном количестве входных импульсов на его выходе будет логическая единица, а при четном количестве логический нуль. Полагают, чго количество информационных импульсов Hp. входе устройства должно быть нече-<ное. "ни через элемент И 6, на другой вход которого пос. упают импульсы (фиг. Зд), поступают на блок - u В данном случае п=З, ему соответс гвует единичныи уровень на выходе блока 16(фиг.
3 и). и он разрешает прохождение выходного «мпульса дешифратора 4 (фиг. 3 к) через чегвертый элемент И 15 (фиг. 3 n) а то тий элемен1 И 10, на другом входе которого появляе ся логическа единица, если ичф<<рмация адресована данному устройс.-» Э го реализуется схем;й регистра 13, э который запись ваются ин<1<ормацио .л<ые импульсы с выхода элемента И 6, а на гак. овый вход регистра 13 поступают импульсы (фиг. 3 q) через элемент 12 задержки. Если число на выходе регистра 13 соответствует ",àäàíному в дешифраторе 14, то на err;.ыходе (фиг. 3 м) фор< ируется единичный уоовень, совпадение которого с импульсом на выходе элемента И 10 формирует выходной импульс (фиг, 3 н), пост чающий на гыходиую шину 11, означающий принятие достоверной информации.
В случае наличия помех. . превышающей по длительности полезный сигнал, совпадающий по времени с импульсами (фиг. Зе), она через элемент И 7, элемент
ИЛИ 1 и элемент 9 задержки обнуляет генератор 5, и устройство устанавливается в исходное состояние. Это же происходит, когда
Hel noMen < счет импульсов на выходе генератора 5 (<т<иг. 3 е) равен N. В этом случае устройство устанавливается в исходное состояние и .пул,.сом -. выхода дешифратора 4 (фиг. 3 к), Формула изобретения
Устройство для контроля пос едовательности импул сов, содержащее элемент
ИЛ И. г, е рвый вход которого со:..ди не н с ши5
50 ной начальной ус-ановки. последовате< ьно соединенные счетчик импульсов и первый дешифратор, первый генератор импульсов, первый и второй выходы которого соединены соответственчо с первыми входами flep вого и второго элементов И, причем первый вход второго элемента И соединен со счетным входом счетчика импульсов, выход второго элемента И соединен с вторым входом элемента ИЛИ, выход котооого через первый эл .мент задержки соединен с первым входом первого генератора импульсов, а также третий элемент И, выход которого соединен с выходной шиной, о т л и ч à ю щ ее с я тем, «ro, с целью расширения функциональных возможносrей путем обеспечения воэможности обработки не только регулярной, но и нерегулярной последовательностей входных импульсов при одновременном повышении информативносТМ за счет возможности осуществления предвар,тельного отфильровывания импул<,сов, имеющих длительность меньшую, чем у полезных импул сов последовательности, в него введены з арой элемент задержки. регистр памяти, второй дешифратор, четвертый элемент И, блок контроля четности, последовательно соединенные второй генератор импульсов и цифровой ф. льтр, второй вход которого соединен с входной шиной, третий вход — с выходом первогс элемента задержки а выход — с вторым входом червого генератора импульсов и вторыми входами первого и второго элементов И при этом информационный вход блока контроля 4 тности соединен с выходом первого элемента И, выход— с первым входом четвертого элемента И, второй вход которого соединен с выходом первого дешифратора и третьим входом элемента ИЛИ, à первый вход первого элемента И через второй элемент задержки соединен с тактовым входом регистра памяти, информационный вход которого соединен с выходом первого элемента И, разрешающий вход — с третьим выходом первого генератора импульсов, разрешающими входами блока контроля четности и счетчика импульсов, а информационные вь,ходы — с входами второго дешифратора, выход котср<: соединен с первым входом третьего элемента
И, второи вход которого соединен с выходом четвертого элемента И.
1622932
Фиг. 2
l and
Редактор А. Шандор
Заказ 114 Тираж Подписное
ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР
113035, Москва, Ж-35, Раушская наб., 4/5 а
Е г д е Г
Л
Составитель А, Кочетков
Техред М.Моргентал Корректор С. Шекмар
Производственно-издательский комбинат "Патент", г. Ужгород. ул,Гагарина, 101