Устройство для контроля каналов связи радиолинии
Иллюстрации
Показать всеРеферат
Изобретение относится к технике радиосвязи и может использоваться для контроля каналов радиосвязи с последующим автоматическим выбором свободного канала связи. Цель изобретения - повышение достоверности контроля путем прогнозирования состояния канала связи Устройство содержит на передающей стороне передатчик 1, модулятор 2, блок 3 перестройки частоты, датчик 4 псевдослучайной последовательности, блок 5 разделения сигналов, приемник 6, а на приемной стороне - приемник 7, блок 8 обработки информационных сигналов, счетчик 9 ошибок, времязадающий блок Ю, блок 11 сравнения, ключ 12, блок 13 перестройки частоты, блок 14 регистрации скорости передачи, блок 15 регистрации свободного канала, первый и третий элементы 16-18 задержки , формирователь 19 сигнала, передатчик 20. Устройство отличается по п. 2-4 формулы выполнением блоков 5,14,15. 3 з.п.ф-лы, 4 ил. § (/
СОЮЗ СО8ЕТСНИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУбЛИК (51)5 Н 04 В 17/00
ОПИСАНИК ИЗОБРКтКНил
К А ВТОРСИОМ,Ф СВИДЕТЕЛЬСТВУ
ГОСУДАРСТ8ЕННЫЙ КОМИТЕТ
ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ
ПРИ ГКНТ СССР (21) 4617312/09 (22) 06.12.88 (46) 07. 02. 91. Бюл. М 5 (72 ) Н ° A. Трихонюк, A. Г. Азаров, В. А. Красовцев и В.А.Олейников (53) 621. 396. 664 (088. 8) (56) Авторское свидетельство СССР
М 1072276, кл. Н 04 В 17/00, 1981. (54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ КАНАЛОВ
СВЯЗИ РАДИОЛИНИИ (57) Изобретение относится к технике радиосвязи и может использоваться для контроля каналов радиосвязи с последующим автоматическим выбором свободно го кан ала связи. Цель изо бре тения — повышение достоверности контроля путем прогнозирования состоя„„80„„1626415 A 1 ния канала связи Устройство содержит на передающей стороне передатчик
1, модулятор 2, блок 3 перестройки частоты, датчик 4 псевдослучайной последовательности, блок 5 разделения сигналов, приемник 6, а на приемной стороне — приемник 7, блок 8 обработки информационных сигналов, счетчик 9 ошибок, времязадающий блок
10, блок 11 сравнения, ключ 12, блок
13 перестройки частоты, блок 14 регистрации скорости передачи, блок 15 регистрации свободного канала, первый и третий элементы 16-18 задержки, формирователь 19 сигнала, передатчик 20. Устройство отличается по и. 2-4 формулы выполнением блоков 5,14,15. 3 з,п.ф-лы, 4 ил.
1626415
Изобретение относится к технике радиосвязи и может использоваться для контроля каналов радиосвязи с последующим автоматическим выбором
5 канала связи.
Цель изобретения — повышение достоверности контроля за счет прогнозирования состояния канала связи.
На фиг. 1 представлена структурная электрическая схема предлагаемого устройства; на фиг. 2 — блок регистрации скорости передачи; на фиг. 3 — блок регистрации свободного канала; на фиг. 4 — блок разделения сигналов.
Устройство для контроля каналов связи радиолинии (фиг. 1) содержит на передающей стороне передатчик 1, модулятор 2, блок 3 перестройки частоты, датчик 4 псевдослучайной последовательности (ПСП), блок 5 разделения сигналов, приемник Ь, а на приемной стороне — приемник 7, блок
8 обработки информационных сигналов, счетчик 9 ошибок, времязадающий блок
10, блок 11 сравнения, ключ 12, блок
13 перестройки частоты, блок 14 регистрации скорости передачи, блок 15 регистрации свободного канала, первый, второй и третий элементы 16-18 задержки, формирователь 19 сигнала и передатчик 20, Блок 14 регистрации скорости передачи (фиг. 2) содержит индикатор 21, измеритель 22 скорости передачи, первый и второй регистры 23 и 24 сдвига.
Блок 15 регистрации свободного канала (фиг. 3) содержит первый инвертор 25, блок 26 памяти, регистр 27, 40 ключ 28, индикатор 29 и второй инвертор 30. Блок 5 разделения сигналов (фиг. 4) содержит триггер 3 "1, первый и второй ключи 32 и 33 и селектор 34 паузы.
Устройство работает следующим обазом.
° °
В исходном положении приемник 7 на приемной стороне и передатчик 1 на передающей стороне настроены на одну частоту с помощью блоков 13 и 3 перестройки частот. После этого запускается даТчик 4 ПСП и начинает выдавать дискретный сигнал в виде псевдослучайной последовательности с минимальной скоростью передачи. В модуляторе 2 этим сигналом модулируется несущая частота с выхода блока 3, после чего сигнал с помощью передатчика 1 передается в радиолинию.
На приемной стороне дискретный сигнал принимается приемником 7, выходной сигнал которого поступает на входы блока 14 регистрации скорости передачи и блока 8. В блоке 14 измеритель 22 (фиг. 2) измеряет скорость передачи сигнала и в цифровом коде записывает ее в первый регистр 23, Блок 8 на основе подсчета количества непринятых комбинаций или несоответствия принятых комбинаций закону кодопреобр;.сования формирует импульсы, количество которых подсчитывается счетчиком 9 ошибок. Причем время подсчета определяется времязадающим блоком 1О, который первоначально запускается вручную через открытый ключ 12. По истечении времени подсчета выходной код счетчика 9 поступает на вход блока 11 сравнения, где сравнивается с кодом числа, по стоянно хранящегося в блоке 11, которое отражает максимально допустимое число ошибок. Это число выбирается исходя иэ требований по помехоустойчивости к каналу радиосвязи.
Если чило ошибок меньше порогового значения, то выходной импульс появляется на первом выходе блока 11, в противном случае — на втором. С, первого выхода блока 11 сигнал (импульсс ) по с ту пае т на в ход форм иров ателя 19, где по этому сигналу происходит считывание кода числа. Так формируется сигнал "Канал свободен", который посредством передатчика 20 передается на передающую сторону.
Одновременно выходной сигнал блока 11 через второй элемент 17 задержки поступает на первый вход блока 15 регистрации свободного канала, т.е. на управляющие входы регистра 27 и ключа 28 через инверторы 25 и 30. По этому сигналу (фиг. 3) происходит считывание кода частоты иэ регистра 27, который записан в него из блока 26 памяти при настройке блока 13 на первоначальную частоту. Код частоты с выхода регистра 27 через ключ
28, открытый на время перезаписи кодограммы выходным сигналом блока
11, поступает на вход индикатора 29, где отображается частота "Свободного канала" и на вход. передатчика 20, который передает информацию о состоянии канала. Сигналом с выхода бло16264 к» 11 перезапускается также времязадающий блок 10.
Таким образом, если число ошибок меньше порогового значения, на передающую сторону поступают два дис5 кретных сигнала с перерывом 4 между ними, который определяется вторым элементомм 1 7 задержки.
На пе редающе и с то роне приемн иком 6 принимаются сигналы канал свободен" !! и Частота свободного канала и поступают на вход блока 5 разделения сигналов (фиг. 4) . В блоке 5 в исходном состоянии триггер 31 находится в нулевом состоянии, поэтому второй ключ 33, подключенный к инверсному выходу триггера 31 открыт, а первый ключ 32 — закрыт. Через о ткрытый второй ключ 33 сигнал "Канал сво- 20 боден" поступает на вход датчика
4 ПСП. Селектор 34 паузы срабатываЛ л ет, если длительность о „где длительность паузы а 2 — дли1 эт тельность нормированной паузы и пере- 25 водит триггер 31 в единичное состояние, при этом открывается первый ключ 32, а второй ключ 33 закрываff ется и сигнал Частота свободного канала поступает на вход блока 3. 30
После чего снова сбрасывает селектор
34 и переводит триггер 31 н нулевое состояние .
Поступая в блок 3 перестройки часff тоты сигнал Частота свободного канала изменений не вызывает, так как частота приемника 6 совпадает с частотой передатчика 1, а сигнал Канал свободен" вызывает увеличение скорости генерации псевдослучайной последовательности на одну ступень. Приемник 7 принимает сигнал на повышенной скорости. При этом н блоке 14 в первый регистр 23 записывается значение новой скорости передачи, сдвигая во второй регистр 24 предыдущее значение регистрируемое индикатором
21. Если число ошибок на этой скорости меньше порогового значения, то повторяются описанные процессы. На вход датчика 4 снова поступает сигнал Канал свободен", и скорость генерации увеличивается еще на одну ступень и т. д.
Как только на очередной скорости передачи число ошибок превысит пороговое значение, импульс появляется на втором выходе блока 11 сравнения.
15 6
По этому сигналу в блоке 14 из второго регистра 24 считывается значениее предыдущей с коро с ти передачи и отображается индикатором 21, из формирователя 19 считывается кодограмма "Канал занят", а в блоке 15 из блока 26 памяти в регистр 27 переписывается код новой частоты. Одновременно блок 13 перестройки частоты перестраивает приемник 7 на новую частоту. Соответствие между значением выходной частоты блока 13 перестройки частоты и ее кодом из блока 26 памяти достигается тем, что алгоритм перестройки на новые частоты жестко запрограммирован, поэтому каждой частоте будет соответствовать свой код в блоке 26 памяти.
В этот же момент времени закрывается ключ 12, который открывается через время, равное времени перестройки приемника 7 и передатчика 1 на новые частоты. На это время первым элементом 16 задержки задерживается сигнал, открывающий ключ 12. То в течении этого времени исключается возможность запуска времязадающего блока 10.
Через время, определяемое третьим элементом 18 задержки, выходной сигнал блока 11 сравнения поступает на третий вход блока 15 регистрации свободного канала. По этому сигналу из регистра 27 считывается код новой частоты. Так как ключ 28 остается закрытым, то код новой частоты поступит только на вход передатчика 20.
Таким образом, в случае, если число ошибок больше порогового значения, передатчиком 20 передаются сигналы !!Канал занят и через время б Частота нового канала! . Сигналы принимаются приемпцком 6 и разделяются в блоке 5 как и в предыдущем случае.
Сигнал Частота нового канала поступающий на вход блока 3 перестройки частоты, вызывает перестройку передатчика 1 на новую частоту, так как код новой частоты не совпадает с кодом частоты настройки передатчика. А сигнал "Канал занят", поступающий на вход датчика 4, устанавливает первоначальную (минимальную) скорость передачи сигнала. Как только передатчик 1 перестроится на ночую частоту, начинается ньщача натчи1626415 ком 4 новой псевдослучайной по.ледовательности.
На приемной стороне после окончания регистрации оператором свободно5 го канала радиосвязи и предельной скорости передачи информации иа этому каналу через открытый ключ 12 иерезаиускается времязадающий 10, и бписанные праце ссы повторяются. Этим же сигналом абнуляются первый и второй регистры 23 и 24. Счетчик 9 обнуляется в начале каждого цикла запуска времязадающе го блока 1 О.
После того как осуществлен поиск каналов на всех частотах, из блока 26 памяти на вход передатчика 20 через регистр 27 вместо сигнала "Частота нового канала поступает сигнал Конец поиска (определенная кодограмма). Сигнал передается по каналу обратной связи и блок 3 перестройки часто ты атключае тся.
Формула изобретения
1. Устройство для контроля каналов связи радиолинии, содержащее на передающей стороне передатчик, соединенный с передающей антенной, последовательно соединенные датчик псевдослучайной последовательности и модулятор, а на приемной стороне последовательно соединенные приемник, соединенный с приемной антенной, и блок
35 обработки информационных сигналов, ключ, блок регистрации свободного канала, о т л и ч а ю щ е е с я тем, чта, с целью повышения достоверности контроля за счет прогнозирования сос- 40 таяния канала снязи, на передающей стороне введены последовательно соединенные приемник, соединенный с приемом антенной, блок разделения сигналов, второй вход которого соединен с управляющим входом датчика псевдослучайной последовательности, и блок перестройки частоты, выход которого подключен к второму входу модулятора, вь1хад которого соединен с входом передатчика, а на приемной
50 стороне введены блок ре гистрации скорости передачи, иервыф вход котоp0го соединен с выходом приемника, блок перестройки частоты, выход которого соединен с управляющим входом приемника, первый элемент задержки, выход которо го подключен к первому входу ключа, па;.леловательно саединеннь1е времязадающий блок, вход которого соединен с выходом ключа, счетчик ошибок, второй вход которого соединен с выходом блока обработки информационных сигналов, блок сравнения, формирователь сигнала и передатчик, соединенный с передающей антенной, второй элемент задержки, вход и выход которого соединены соответственно с первым выходом блока сравнения и первым входом блока регистрации свободного канала, третий элемент задержки, выход которого соединен с вторым входом блока регистрации свободного канала, выход которого подключен к второму входу передатчика, второй выход блока сравнения соединен с вторым входом ключа, входом блока перестройки частоты, входом третьего элемента задержки, вторым входом формирователя сигнала, вторым входом блока регистрации скорости передачи и третьим входом блока регистрации свободного канала, третьи входы блока регистрации скорости передачи и ключа и являются входом запуска устройства для контроля каналов связи радиолинии, первый выход блока сравнения соединен с входом времязадающега блока.
2. Устройство по и. 1, о т л и ч а ю щ е е с я тем, что блок регистрации скорости передачи содержит последовательно соединенные измеритель скорости передачи, вход которого является первым входом блока регистрации скорости передачи, первый регистр сднига, второй регистр сдвига и индикатор, управляющий вход второго регистра является вторым входом блака регистрации скорости передачи, третьим входом которого являются входы установки в "0 первого и второго регистров сдвига.
3. Устройство по п. 1, о т л и— ч а ю щ е е с я тем, что блок регис1рации свободного канала содержит первый и второй инверторы, последовательно соединенные блок памяти, регистр, второй вход и выход которого являются соответственно первым входом и выходом блока регистрации свободного канала, ключ и индикатор, второй вход регистра соединен с выходом перво го инне рта ра, в торой вход ключа соединен с выходом второго иннертора, входы первого и второго инвертаров являются вторым входом бло1626415
607. 2 ка регистрации свободного канала, тре тьим в ходом ко то ро го являе тс я вход блока памяти.
4. Устройство по п. 1, о т л и— ч а ю щ е е с я тем, что блок разделения сигналов содержит первый и второй ключи, выходы которых являются соответственно первым и вторым выходами и блока разделения сигналов, н последовательно соединенные селектор паузы, вход которого соединен с входами первого и второго ключа и является входом блока разделения сигналов, и триггер, прямой и инверсный выходы которого соединены соответственно с управляющими входами первого и второго ключей.