Электронный коммутатор
Иллюстрации
Показать всеРеферат
Изобретение относится к технике электрической связи и может быть использовано в системах автоматической коммутации. Целью изобретения является сокращение времени установления соединения путем определения состояния каналов в линиях импульсно-кодовой модуляции. Электронный коммутатор содержит блок 1 задания формата входных данных., блок 2 памяти данных, мультиплексор 3 выхода, блок 4 зада
СОЮЗ COBETOEHX
СОЦИАЛИСТИЧЕСНИХ
РЕСПУБЛИН
ÄÄSUÄÄ 1626444 (gg) 5 Н 04 М 3/00 ь ГАЮЗУЯ
В1Ц".13-! ., м%4ММ
Е " . - Е,iA
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К А BTOPCHOIVIV СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ НОМИТЕТ
ПО ИЗОБРЕТЕНИЯМ И ОТНРЫТИЯМ
ПРИ ГКНТ СССР (21) 4608452/09 (22) 23.11.88 (46) 07.02.91. Бюп. N 5 (71) Московский институт связи (72) В.А.Буланов, Т.А,Буланова, В.А.Горохов и Б.И.Левашов (53) 621.395.3(088.8) (56) Ллойд Ром. Интегральная схема коммутационной матрицы на 256 каналов для передачи речи и данных.
Электроника, 1981, т. 54, 1= 20, 69-73.
2 (54) ЭЛЕКТРОННЫЙ КОММУТАТОР (57) Изобретение относится к технике электрической связи и может быть использовано в системах автоматической коммутации. Целью изобретения является сокращение времени установления соединения путем определения состояния каналов в линиях импульсно-кодовой модуляции. Электронный коммутатор содержит блок 1 задания формата входных данных, блок 2 памяти данных, мультиплсксор 3 выхода, блок 4 зада16264- 4
1 и и;<т;1 ив<кодных данных, буФерlI1Il1 <1«»рм»1р< 11«т<.1ь 5 первый мульти1г»ек«р 6 «прес«, блок 7 памяти coeill III(н»1<"., буфер ныл< регистр 8, второй
51v
10, 6:Iîê 11 упр«нпения, первьп» счет—
11»к 12, блок 13 ключей, второй счетп»к 1 1, блок 15 сбора данных входя1ш»х каналов, блок 16 сбора данных исходящих каналов, дополнитепьньп» блок 17 памяти соединений, регистр нывоц«18, регистр команд 19, шину
20 ннод«данных, шину 21 вывода данИзобретение относится к технике
20 электрической связи и может быть испопьзон«но н системах автоматической коммутации.
1!епь изобретения — сокращение времени установления соединения путем определения состояния каналов в пиниях импуль<-но-кодовой модуляции.
Иа фиг. 1 приведена структурная схема электронного коммута-,îðà: на фиг. 2 — схема блок« управления; на
30 фиг, 3 — схема блока сбора данных входящих каналов; н«фиг. 4 — схема блока сбора данных исходящих каналов; и« фиг, 5 — 19 — алгоритмы выполнения команд. .1пектроннь»й коммутатор (фиг. 1)
35 содержит 6лок 1 задания формата входных д«нных, блок 2 памяти данных, IIультиппексор 3 выхода, блок 4 задания формат« выходных данных, буфер40 ный 1>ормиронатепь 5, первый мультиплексор 6 адреса, блок 7 памяти соединений, буферньп регистр 8, второй мультиплексор 9 адреса, контроллер
10, блок 11 управления, первый счет45 чик 12, блок 13 ключей, второй счетчик 14, блок 15 сбора данных входящих к«нэпов, блок 16 сбора данных исходящих каналов, дополнительный блок 17 памяти сс единений, регистр
18 вывода, регистр 19 команд, шину
20 ввода д«нньг, шину 21 вывода данных, шину 2" »<оступа.
Блок 11 упранпг-пия (фиг. 2) сопержит узел 23 постоянной памяти, узел 24 микропрограммного управления, пе»рны1 1;»о;1 11»I»l åëüíûé буфернь»й регистр 2, ерв»п» 26 и второй 27 .1< M< IITI И, <р<. ггер 28 адреса, ре11» Ix, шину 22 доступ«. Коммутатор осушествпяет пространственно-временную коммута цию ка налон и трех режимах искания: линейном, групповом и свободном, что позволяет обеспечить тр«нзитные соединения, доступ внешнего управляющего устройства к любому временному интервалу в информационных входах и выходах электронного коммутатора. При выполнении команд автоматически осуществляется поиск свободных каналов и определяется состояние каналов. 19 ил. гистр 29 адреса выхода, первый 30 и второй 31 элементы сравнения, первый счетчик 32 каналов, второй дополнительный буферный регистр 33, регистр 34 адреса входа, дешифратор 35, счетчик 36 тактовых импульсов, первый 37 и второй 38 триггеры, триггер 39 разрешения считывания, первые
40, второй 41, третий 42, четвертый
43, пятьп 44, шестой 45, седьмой 46, восьмой 47 и девятые 48 входы, первый 49, второй 50, третий 51, четвертый 52, пятый 53, шестой 54, седьмой 55, восьмой 56, девятый 57, десятый 58, одиннадцатый 59, двенадцатый 60, тринадцатый 61, четырнадцатый
62 и пятнадцатый 63 выходы.
Бпо. 15 сбора данных входящих каналов (фиг. 3) содержит третий 64 и че.верть»»» 65 триггеры, первый формирователь 66 кода занятости, первый счетчик 67 свободных каналов, второй счетчик 68 каналов, первый регистр 69 адре<-а, третий элемент И 70, первую
71, вторую 72, третью 73 и четвертую
74 вентиляционные схемы, первый 75, вторые 76 и третьи 77 входы, первый
78 и вторые 79 ныходь<.
Блок 16 сбора данных исходящих каналов (фиг. 4) содержит пятый 80 и шестой 81 триггеры, второй фор»ирователь 82 кода занятости, второй счетчик 83 свободных ка»»алов, третий счетчик 84 кан«пон, второй регистр
85 адреса, четвертый элемент И 86, пятую 87, шестую 88, седьмую 89 и восьмую 90 нентипьные схемы, первые
91, второй 92 и третьи 93 входы, первые 94 и вторые 95 ньжоды
1626444
Коммутатор работает следующим образом.
Коммутатор может работать в трех режимах: установление соединения (свободное, групповое и линейное искание как по информационным входам, так и выходам); разъединение; транзитный режим, по командам, алгоритмы выполнения которых приведены на фиг. 519.
Рассмотрим алгоритм установления соединения в электронном коммутаторе при линейном искании в режиме установления соединения (фиг. 8).
С начала цикла импульсно-кодовой модуляции на вход ЦСИ блока 11 приходит цикловой синхроимпульс, который устанавливает все счетчики электронного коммутатора в нулевое состояние, а второй триггер 38 устанавливает в единичное состояние, выходной сигнал которого поступает на первый вход разрешения сдвига регистра 19 команд.
Запись в регистр 19 команд произ- 25 водится до момента переключения второго триггера 38, переход которого в нулевое состояние осуществляется сигналом с соответствующего выхода (3 ) дешифратора 35.
В регистр 19 команд по шине 20 ввода данных поступает соответствующая команда управления.
С третьего выхода регистра 19 команд по пятому входу 44 блока 11 управления код операции данной команды поступает в узел 24 микропрограммного управления, который задает начальный адрес программы выполнения данной команды, хранящейся в узле 23 г>осто†4p янно.
В соответствии с поступившим адресом из узла 23 постоянной памяти считываются сигналы управления блоками электронного коммутатора и адрес сле- 45 дукнцей микрокоманды, которая выполняется аналогично после завершения текущей микрокоманды. Адрес следующей микрокоманды может быть изменен в соответствии с результатами выполнения очередной микрокоманды, которые поступают из соответствующих блоков электронного коммутатора на второй 4 1 и седьмой 46 входы блока 11.
В соответствии с алгоритмом выполнения команды (I апример, четвертой, фиг. 8) начинают одновременно выполняться подпрограмма 1 (фиг. 18) и подпрограмма 2 (фиг. 19).
С пятых выходов 53 блока 11 сигналы поступают на чходы разрешения записи (считывания блока 7 памяти соединений, одновременно с девятого выхода 57 блока 11 подается сигнал разрешения считывания на первый вход регистра 19 команд ° С первого выхода регистра 19 команд на первый вход
75 блока 15 и вход первого регистра
69 адреса поступает адрес входящего канала, а второй счетчик 68 каналов обнуляется.
Аналогично с второго регистра 19 команд во второй регистр 85 адреса блока 16 поступает адрес исходящего канала. Третий счетчик 84 каналов блока 16 обнуляется.
Одновременно с тринадцатого 61 и двенадцатого 60 выходов блока 11 на входы разрешения записи первого 69 и второго 85 регистров адреса соответственно по вторым входам 76 блока
15 и третьим входам 93 блока 16 поступают разрешающие сигналы, строби- рующие зались информации в соответствующие элементы.
Второй такт. На первый вход регистра 19 команд поступает запрещающий сигнал с девятого выхода 57 блока 11.
На управляющие входы третьих 73, четвертых 74, седьмых 89 и восьмью
90 вентильных схем соответственно блоков 15 и 16 поступают разрешающие сигналы с тринадцатого 61 и двенадцатого 60 выходов блока 11 управлеж.я.
Через четвертые 74 и восьмые 90 вентильные схемы соответственно в шины адреса входящих и исходящих каналов из первого 69 и второго 85 регистров адреса поступают log< п и
log < m соответственно старших разрядов адреса (1од и и log m — коды но1 меров входящего и исходящего групповых трактов — линий ИКМ, включенных в информационные входы и выходы электронного коммутатора).
Через третьи 73 и седьмые 89 вентильные схемы соответственно в шины адреса входящих и исходящих каналов поступают log
1(>26 i41
ill»111 l 1д ><.са входящих качалов п >рс< пьlll вх<>д дополнительного бло1 7 »,1м>
;! fpo< входлщеl о Kанала.
Пп упрявл>1н>11(»й вход второго муль5 тff ff < 1nf< орп 4 «дреса поступают сигпа.<ы с гп»хода <<торовo счетчика 14, па вх<1(которогс поступают тактовые
»МПУ11ЬС11 T
Пап»чие т;<ктового импульса на упрпвпян>щем входе второго мультиплекс >рп 9 адреса обеспечивает появление н» его вьгходе и, соответственно, на
«црес.ном входе блока адреса исходяf!Ic ão канала с IIIHHhf адреса исходящих ка пало«, С пятого 53 и шестого 54 в:..ходов б >ка 1 1 па входы управления запис>; сч»тыва »я блока 7 памят» соедивенпш дс>по>1Н»т< льпогo блока 17 поступают с»гв<1»ы pa pe!IfeIIIIII считывания по мно1 <>t) 1 p>1, l лhП1 ш» НаM
С выхода данных дополнительного б.>ока 17 11амяти соединений инфарма- 75
1в<я о с остов нии входящего канала, выбрaffffnl o Ilo поступившему адресу, 11оступаеT на счетный вход первогo счетчика 67 свободных каналов
В слу<ас., если канал свободен и
Тр<.т»й триггер 64 установлен, то ег э с I»II»>f1!I >й сигнал поступает через второй вход 41 в блок 11, который про»зводит прирас ение содержимого первого счетч»ка 67 свободных каналов через
35 .<ервы>1 вход 75 блока 15 сбора данных входя1>в<х каналов. В случае, есгп» KëH;л занят„ приращения не происходит. ()дновремевно и аналогично происхолит проверка состояния исходящего канала и, соответс гвенно, приращение
f11»ðñï о счетчика 83 свободных кана—
1<>в блока 16 по сигналу с тринадцатого выхода 6 1 блока 11, если данный
»<с ходящии канал свободен и пя!»I триггер 80 ус1ановлен, Если капал валят, приращения ве происходит.
Есл» третий 64 и пятый 80 триггеры ве установлены, а соответствующий каппп свободен, то происходит усталов50
1-а три1 гера подачей на его первый в>:од сигнала состояния с выходов со< тветствуf<>affff_#_ блоков 7 и 17 через вторые 92 и третьи 77 входы бл<>ков 15 и 16. Из блока 11 поступает сигнал
Разрешения записи в первый 69 и вто55 рп11 85 реги .тры адреса (этот off! на l посту«а» т при вьп<олнении KoMRHIIhf >.< f !> 11c!1 1 < <.е!(иве НИЯ) ПОГЛР этог< производится пр»1>в<цс н»е «><>тветствую-!
qepn f1< p lIopo 6 7 ff fl» IIxop fir o 83 счетчика свободпьж каналов
Если содер"имое второго 68 и третьего 84 сч T÷èêîâ каналов блоков 15 и 16 мсньше числа временных каналов в группов<гх трактах ИКМ, включенных соответственно в информационные вход и выход электронного коммутатора, то по сигналу из блока 11 происходит их приращение и описанная процедура второго такта повторяется.
В слу:.ае, если содержимое второго
68 и трет1< го 84 счетчиков каналов станет равным числу каналов в групповых трактах HKN включенных соответственно в информационные вход и выход электронного коммутатора, то
»а их выходах переполнения формируется сигнал, который поступает в блок 11, и происходит переход к следующему такту работы.
Третий такт, По Разрешающему сигналу с девятого выхода 57 блока 11, поступающему на первый вход регистра
19 команд, с его первого вьжода через шину адреса на второй вхоц данных блока 7 If на адресный вход дополнительного бл<. » 17 поступает адрес входящего канала, а с второго выхода регистра 19 команд через шину эдреса исход>ших каналов на второй вход цанных дополн»тепьного блока 17 и перс>з первый мультиплексор 6 считывания адреса в,:. адресный вход блока /поступает а!p .. исходящего канала. С пятого
53 и шестого 54 выходов блока 11 па блоки 7 и,7 поступают сигналы разрешения считыванич, А алогично второму такту осуществля ется запоминание < ос гояния каналов в третьем 64 и четвертом 65, пятом 80 и шестом 81 триггерах блоков 15 и lb.
Четвертый такт. В случае, если третий 64 и пятый 80 триггеры у<:танс>клен<1 (каналы свободньf), то Ilo сигнапу, поступающему с их вьжоцов в блок 11 по вторым 41 и седьмым
46 входам, последний выцает сигнал разрешения записи на блохи 7 и 17, на первые вх >дь которьж поступают с»гваль1 занятия соединяемых кавалоь.
Пр» том в пе1 вую область блок-.1 7 зап1;сь<па ется со< тс яние исходящего каffa.1а, а во вторун> облав-.ü — адрес вхолящегс канала. Лвалс гично в перP !< обла<.1 ь л< по.<пит< ..! üíoão блокп 17
1626444
10 записывается состояние входящего канала через первый вход данных, а во вторую область — адрес исходящего канала.
С двенадцатого 60 и тринадцатого
61 выходов блока 11 по соответствующим разрядам многоразрядной шины на входы обратного счета первого 67 и второго 83 счетчиков свободных каналов поступает сигнал, уменьшающий их содердимое на единицу.
Таким образом, соединение между заданными каналами установлено.
Пятый такт. В случае, если соединение установлено, по разрешающим сигналам с двенадцатого 60 и тринадцатого 6 1 выходов блока 11, подаваемым на управляющие входы третьих 73, четвертых 74, седьмых 89 и восьмых
90 вентильных схем, и сигналу разрешения записи, подаваемол»у на первые и вторые входы регистра 18 вывода, из регистров 69 и 85 адреса записываются адреса каналов, между которыми установлено соединение, Шестой такт. По сигналам, поступающим с выходов третьего 64 и пятого 80 триггеров на входы адреса пе .аноге, 66 и второго 82 формирователей ;:ода занятости, по сигналам иэ блока 11. подаваемым на вход разрешения c«I»-b»вания, и по раэрешакще»у сигналу, подаваемому из блока 11 »и первую 71 и пятую 87 вентильные схемы, а также
35 по сигналам разрешения записи иэ блока 11, подаваемым на управляющие третий и четвертый входы, происходит»апись в регистр 18 вывода соответственно кодов занятости или свсбодностн 4р из первого 66 и второго 82 формирователей кодов занятости и количества свободных входящих и исходящих каналов иэ первого 67 и второго 83 счетчиков свободных каналов. 45
Седьмой такт. llo разрешающим сигнала с девятого выхода 57 блока l1, поступающим на первый вход регистра
19 команд и на девятый вход регистра
18 вывода, код операции переписывается из регистра 19 команд н регистр
18 вывода.
На этом заканчивается установление соединения и формирование сообщения о результатах выполнения команды. Далее следует вывод результатов.
Под действием сигналов разрешения сдвига и тактовых сигналов Ти, поступающих из блока 11 на регистр 18 вывода, с выхода крайнего разряда (последовательного вывода данных) записанное сообщение выводится из электронного коммутатора, Таким образом, цикл выполнения команды закончен и можно приступать к выполнению следующей команды.
Рассмотрим процесс разъединения на примере пятой команды (фиг. 9).
Зались команды в регистр 19 команд, последовательная выборка микрокоманд в блоке 11 происходит аналогично описанному для предыдущей команды, В соответствии с алгоритмом выполнения команды (фиг. 9) и поступившим адресом из узла 23 постоянной памяти (в результате расшифровки кода операции) блок 11 выдает следующие сигналы.
Первый такт, По разрешающему сигналу из блока 11, подаваемому на первый вход регистра 19 команд, с его первого выхода на вход первого регистра 69 адреса (по первому входу 75 б»еока 15) и на адресный вход дополнительного блока 17 гоступает адрес нхспящего канала, который нужно разьедни». »ь.
По сигналу из блока 11 с ны .ада дополнительного блока 17 считывается адрес исхсдящего качала, с которым соединен данный входящий, и поступает на первый вход 91 блока 16.
Ilo разрешающему сигналу из блок= 11, подаваемсму на управляющие в:оды первого 69 и второго 85 регистров » них записываются адреса соответственно входящего и исход»»щего каналов.
Второй такт. По сигналу из блока
11, пеодаваемому на управляющие входы трегьей 73, четвертой 74, седьмой 89 н носьмо:. 90 вентильных схем из со ответстну»ащих первого 69 и вторе го
85 регистров адреса э-.нх блоков через псрныс ныход, 78 и 94 блоков
15 и 16 кана:»ов соответственно, считыгаются адреса входящего н исходяпего каналов, ко-орые требуется разъеди п»ть, Адрес входящего канала поступает на ;.дресный вход дополнительного блок" 17, а адрес исходящего качала через пернь»» мультиплексор 6 считывания адреса поступает на адресный вход блока 7. 1626444
По сигналам разрешения записи и сигналу разъединения, подаваемому нл четвертый и второй входы соответственно б тока 7 и дополнительного блока 17, происходит запись состоя5 ш;:: рлзъед;?не«ия соответственно в первые области блока 7 и дополнительного блока 17.
Таким образом, определен адрес
??сходящего канала, с которым был соединен злданньп» входящий канал, и произведено разъединение данных капалов.
По c??I нллу из блока 11, поступающему нл вход установки четвертого 65 и шестого 81 триггеров, эти триггеры устанавливаются и сигналы с их выхо,?ов зл«реп лют «е iс;Дл»?у сигнала у?;— р?вления из блока 11 через третий 70 ?О и четвертый 86 элементы И на вход разрешения записи первого и второго
85 регистров адреса. ,1алео одновременно выполняются
«одпрограмма 1 (фиг. 18) и подпрограмма 2 (фиг. 19) в соответствии с действиями, описанными при выполнении предыдущей команды.
Третий такт. После выполнения ??сцпрограмм 1;? 2 осуществляется l? Oc?«c- 30 довзтР?»ьньп» В ?Bo?? pe:3упы атс ll Hr fi? QJ1??ения кол»андь? из э;?ектронного коммутатора ?»а ши?»у 21 вывода данных. Это происходит аналогично тому, как это огисано для предыдущей команды путем считывания (перезаписи) первого бб и второго 82 формирователей кода заня-тости, содерж?»мого первого 67 ?? Второго 83 счетчиков свободных каналов, первого 69 и второго 85 1.егистров »?и адреса и кода операции с третьих выходов регистра 19 команд в ре.истр 18 ввода и сдвига информации в „сгис.". -.
18 выв ода .
В транзитном режиме работы электронного коммутатора используloTc?1 блок 1 задания формата входных данных, блок 2 памяти данных, мульти-лексор 3 выхода, блок 4 задания формата выходных данных, буферный форм?»рова- СО тель 5, первьпг мультиплексор 6 адреса, буферный регистр 8, блок 7 памяти соединений, второй мульт I?$Ie?
9 адреса, первый 12 и второй 14 счетчики и контролпер 10.
При этом считаем, что все требуемые соединения установлены и не ïðoисходит разъед?»?»с»?»»й. И?»формац«я поступает на и входов блока 1 задания формата ьхадных данных по групповым трактам НКМ, Блок 1 служит для дополнительного временного уплотнения входящих групповых трактов ИКМ в один тракт, Блок 2 памяти данных, на вход данных которого поступает информация с выхода блока 1, осуществляет в четные такты запись в последовательно р-.ñïîëîæåííûå ячейки, адресуемые с помощью второго счетчика 14 (тактоВая частота, подаваемая на первый с,стчик, в 2 раза выше частоты следования временных сиг«алов в уплотненном тракте), в нечетные такты адреса считываемых ячеек задаются путем считывания содержимого буферного регистр;? 8 через второй мультиплексор 9 адреса,?а адресный вход блока 2.
Считанная из блока 2 информация
?Вступает через мульти?»ле» сор 3 выхода на блок 4 задания формата выход??ь?х данных, который», ормирует исходящие групповые тракты путем разуплот?» е E» ???», Сформированные групповые тракты
«ос гупают на входы буферного формирователя 5 и далее на информационный вьв.од электронного коммутатор» при
??;.?1??»ч?»и разрешающих сигналов, прихо»ящик из буферного регистра 8 через контроллер 10.
i3 буферный регистр 8 информация о состоянии соединения и адреса време?;ных .»?»тервалов считы=.аются с блока и,»"яти соединений в четные т; кты.
Управление считыванием из блока 7 осуществляется путем передачи в четные такты информации из первого счетчика 12 ?ерез первый мультиплексор Ь считыва..».» адреса на адресные входы блока 7. При этом блок 13 ключей в течение четного такта закр??т под действием управляющего сигнала. с мл.»дшего разряда первого счетчик= 12, том самым запрещается передача ин- . формации с второго выхода данных .лока 7 на шину адреса входящих к»чалов. В нечетные такты происходи?г обращение к блоку 7 гри работе в ре;я?ме (соединения и разъедине.:ия) коммутации, Блок 11 работает следующим образом. Шина 22 дост.упа связывает блок
11 управления с ут?ра?»ля эщ? м устройством системы, в которой испо. ьзуется данный электрон? .ый »ог-»утатор.
13
1646444
10
Код операции команды расшифровывается узлом 24 микропрограммного управления, выдается сигнал разре55 шения записи на вход регистра 29 адреса выхода. При этом с второго выхода регистра 19 команд в регистр ?9 адреса выхода записывается адрес каШина доступна двунаправленная с временным разделением.
Рассмотрим процесс ввода содержимого канала в шину доступа (команда 10, фиг. 14). В регистр 19 команд
5 по шине 20 ввода данных в электронный коммутатор поступает команда на соединение заданного канала ИКИ с шиной 22 доступа.
Код операции команды расшифровывается в узле 24 микропрограммного управления блока 11, из которого выдается сигнал разрешения записи на управляющий вход регистра 34 адреса входа ° При этом с первого выхода регистра 19 команд в регистр 34 адреса входа записывается адрес канала, содержимое которого требуется ввести в шину 22 доступа. 20
Адрес канала с регистра 34 поступает на второй вход второго элемента
31 сравнения и сравнивается с адресами исходящих каналов, которые соответствуют поочередно поступающим кодам 25 с выхода первого счетчика 32 каналов.
При совпадений кодов адресов второй элемент 31 сравнения формирует сигнал, поступающий на вход разрешения сдвига второго дополнительного буферного регистра 33, при этом с выхода блока 2 памяти данных по тактам, приходящим на третий вход G„) второго дополнительного буферного регистра 33, в него переписывается содержимое выбранного временного канала.
Из второго дополнительного буферного регистра 33 в шину 22 доступа 40 информация считывается по сигналу разрешения, поступающему на его управляющий вход через второй элемент
И 27 с выхода 1 дешифратора 35.
При записи инфсрмации с шины 22 45 доступа в заданный временной канал
ИКИ в регистр 19 команд электронного коммутатора по шине 20 ввода данных поступает команда на соединение шины 22 доступа с заданным каналом ИКМ 50 в данный временной канал. нала, в который нужно ввести информацию е
Адрес канала с регистра 29 адреса выхода поступает на второй вход первого элемента 30 сравнения и сравнивается с адресами исходящих каналов, которые соответствуют поочередно поступающим кодам с выхода первого счетчика 32 каналов.
При совпадении кодов адресов первый элемент 30 сравнения формирует сигнал, поступающий на вход разрешения сдвига первого дополнительного буферного регистра 25. При этом информация с выхода дополнительного буферного регистра 25 через мультиплексор 3 выхода считывается в заданный канал уплотненного группового тракта.
Запись информации в первый дополнительный буферный регистр 25 с шины
22 доступа производится по сигналу разрешения записи, поступающему с выхода 1 дешифратора 35.
Формула изобретения
Электронный коммутатор, содержащий последователь о соединенные блок задания формата входнььх данных, блок памяти данных, мультиплексор в .хода, блок задания формата выходных,цанных и буферный формирователь, к управляющим входам которог- подключены последовательно соединенные -ервый му. ьтиплексор адреса, блок памяч и соединений, буферный регистр и контр:.ллер,блок гравления и вгорой мульт:шлексор адреса, Bfход которого подключен к адресным вход 1М блока памяти данных, выход которого нодключен к первому входу блока управления, а второй выход буферного регистра соединен с первым входом второго мулътиплексо,:. адреса, î 7 л и ч а ю ш и и с я тем, что, с L=-awe сокращения времени установления соединения путем определения состояния каналов в линия.; импульсно-кодовой модуляции, введены последовательно соединенные первый счетчик, выход которого подключен к первому входу первого мультиплексора адреса, блок ключей, выход которого подключен к втрром, входу блока памяти соедине-, ний, и блок сбора данных входящих каналов, второй выход которого подключен к второму входу блока управле1626444!
6 и я, второй счетчик, выход которого соединен с вторым входом второго мультиплексора адреса, последовательно соединенные блок сбора данных исходящих каналов, второй вход которого соединен с первым выходом блока памяти соединений, и дополнительный блок памяти соединений, первый вход которого объединен с его первым выходом, регистр команд и регистр вывода, первый, второй, третий и четвертый входы которого соединены соответственно с первым, вторым, третьим и четвертым выходами блока управления, пятый, шестой, седьмой и восьмой выходы которого соединены соответственно с третьим и четвертыми входами блока памяти соединений, вторым и третьим входами дополнительного блока памяти соединений, четвертый вход которого объединен с вторым входом блока памяти соединений, пятым входом регистра вывода, третьим входом блока управления и подключен к первому выходу команд, второй выход которого подключен к первому входу дополнительного блока памяти соединений, второму входу первого мультиплексора, шестому входу регистра вывода и четвертому входу блока управления, девятый и десятый выходы которого соединены соответственно с первым и вторым входами регистра команд, третий выход которого подклю: ен к пятому входу блока управления и седьмому входу регистра вывода, выходы которого являются шиной кывода данных устройства, шиной ввода данных которого являются третьи входы регистра команд, четвертый вход коS торого является тактовым входом устройства и объединен с первыми входами первого и второго счетчиков, шестым входом блока управления и восьмым входом регистра вывода, девятый вход которого соединен с одиннадцатым выходом блока управления, двенадцатый и тринадцатый выходы которого подключены соответственно к второму входу блока сбора данных входящих каналов и третьему входу блока сбора данных исходящих каналов, второй выход которого соединен с седьмым входом блока управления, четырнадцатый и пятнадцатчй выходы которого соединены
20 соответственно с вторым информационным и управляющим входом мультиплексора выхода, а второй выход блока памяти соединений подключен к второму входу блока ключей, первый вход
25 которого соединен с третьим входом блока памяти данных, управляющими входами первого и второго мультиплексоров адреса и буферного регистра> причем второй выход дополнительного чд блока памяти соединений подключен к третьему входу блока сбора данных входящих каналов, а вторые входы первого и второго счетчиков и восьмой вход блока управления являются входами цикловой синхронизации, девятые входы которого являются выводами шины доступа.
1626444
1626444
) 626444
Коман а 2
Коман а I
Подпрограмма I;
Подпрограмма ?
Подпрограмма I
Подпрограмма 2
4 установлен 7
Да
Нет
80 установлен 7
Да
Занят
Состояние 80 Р
Свободен
Занят
Состояние 64 ?
Свободен
Сброс
Конец
Фиг. 5 (Блок 67) = (Блок 67) - 1 (Блок 83) = (Блок 83) - 1
Шина адреса (Регистр бф — ихоиииих
Шина адреса (Регистр 85)- .исходящих
Запись 6
П и 1 области блока 17;
П и I области блока 7 (Регистр 69)(Регистр 18) (Регистр 8ф(Регистр IB) (Блок 67) - (Регистр 1ф блок 66) - (Регистр 18) (3 выход блока 1ф фегистр 18) (Блок 83) - (Регистр 18) (блок 82) (Регистр IB) 1лШина вывода (Р
У д ных ина егист 85 егистр 19).адреса улок >исхо ных лок Р (1 область 5лока 7) (Блок 80) Регист 69 . Шина адреса
Регист Bg Шина ð«à исходящих каналов
Зались в
1 и П области блока 17;
1 и П области блока 7
16214 i4
Коман а 4
Команда 3
Подпрограмма 1;
Подпрограмма 2 iодпр.грамма 1;
По и г грамма 2
Занят
Состояние 64 ?.вободен
Занят
Состояние 64 ?
Занят
Состояние 08 ?
Свободен
Свободен
Занят
Состояние 80 ?
Свободен
4иг. 8 ъиI
«(Регистр 69 (1 егистр 1 ?)алвеса"
Вход щихфлок 17) (I область блока 17)(блок 64) (1 свист 6.1)Р ист М Шина адреса входящих каналов
1 ист 8 > исхо я х каналов гапись в и 11 области блока 17;
1 t, П облас-.и блока 7 (Елок 67) =(Елок 67) - I (Елок 833 =(fir.ок 03) — 1 (оогистр 69) (! Pãèñòð 10) (Регистр 85) -« (Регистр 18) (елок 67) - (Регистр 18) (Елок 03) - (Регистр 10) к 9 .) (Регистр fH) к 8 .) " (Регистр 18) ход блока 19) - (Регистр 11.
Шина (Регистр 1 ) anpeca (p cTP 8
1 исходящих(блок 6) каналов- (блок 7) ина .«(Регистр 6 (РегистР 1ф „аи входящих Флок 17) (i область блока 7) — (блок 89 (1 область блока 17)-« (олок 64) (Регистр 6ф) ина вдРеса входящих каналов (Регист 8 ши а ес схоЗапись в
1 и П Области блока 17; (и П области блока 7 (Регистр 69) (Регистр 18) (Регистр 85) -+(Регистр 18) (блок 67) - (Реги.тр 18) (Г;лок 83) - (Регистр 18) (Елок 66) - (Регис rp 18) (Глок 82) (Регистр 18) (3 выход блока 19) (Регистр 18) (1рг 1 Тр 1ц) Шина вывода данных!
626444
Команда б
Ком
Подпрограмма I; подпрограмма 2
Подпрограмма I;
Подпрограмма 2
Сброс
Сб с
Конец
Фиг, IO
Коне
Фиг. 9 ина (Регистр б ) (Регистр 1И входящих >
)(олок 17> (П область блока 1 Ф(Регистр B
Шина адреса (Регистр 69) входящих каналов
Шина адреса (Регистр 85)исходящих каналов
Запись в
I область блока 17
I область блока 7
Установка триггеров
65 и BI (Регистр 69)" (Регистр 18> (Регистр 85>- (Регистр 10) (блок 67> - <Регистр IB>
<олок 83> - <Регистр 18> (олок бб> - (Регистр 18> (блок 82) - (Регистр 18> (3 выход блока 19>(Регистр 18) Шина (Регистр IBP вывода
Шина егистр 1ф -адреса (Регистр 8 исходящих(олок б) каналов (блок 7> область блока 7 фегистр 69) Шина адреса (PerHcTp 69>-,Д, „,„,, „
Шина адреса
„ „î к ов
Запись в
I область блока 17;
I область блока 7
Установка триггеров
65 и 81 (Регистр 69)(Регистр 18>
<Регистр 85)- (Регистр 18> (блок 67) -- » (Регистр 18>
<блок 83 - (Регистр 18> (рлок бб) - (Регистр 18> (Блок 82> -> (Регистр 18>
<3 ?????????? ?????????? 1???? (?????????????? 18> (Регистр 18)Шина вывода данных
1626444
Команда 7
Команда B
Подпрограмма 1;
Подпрограмма 2
Подпрограмма 1;
Сб с
Сб ос
Конец
Фиг. 12
Фиг. II (Регистр 6 ðåñ а (Регистр 19)-входящих каналов (блок 17) (П область блока I ô (Ðåãèñòð 85),А Шина адреса егистр 6 г входящих каналов
Шина адреса егистр 85) исходящих каналов
Установка триггеров
65N8I (Регистр 69><Регистр 18>
<Регистр 85>-=(Регистр 18> (блок 67) <Регистр IB> (блок 83> - <Регистр 18>
Флок 66> cPегистр 18>
<блок 82> - <Регистр IB> (3 выход блока 1Я(Регистр 18) <Регистр 18> Шина вывода данных
Шина (Регистр 8 егистр 19) адреса исхо и (Ьлок 6> исходящи,флок 7) П область блока 7) — (Регистр 6 (Регистр 69> Шина адреса входящих каналов (Регистр 8Р "- Рес исходящих каналов
Установка триггеров
65 и BI (Регистр 69) (Регистр IB> (Регистр 85)- (Регистр 18) (Ьлок 6> - (Регистр 1И (блок 83> — (Регистр 18) (Ьлок 66) - (Регистр IB> (блок ВЭ вЂ” ъ- (Регистр IB) (3 выход блока 1Я(Регистр 18) (Регистр 1++Шина вывода данных
)626444
Фиг. I3
1626444
Фиг. 14
1626444
Фиг. L5
Фиг. I6
1626444
Фиг. I7!
626444
Фиг. 18
Фиг. 19
Составитель В. Паницкий
Техред М.Дидик Корректор К.Пожо
Редактор Н, Тупица
Тираж 380
Подписное
8аказ 288
ВНИИПИ Государственного комитета по изобретениям и открьпиям при ГКНТ СССР
113035, Москва, Ж-35, Раушская наб., д. 4/5
Г!роиэводственно-»здательский комбинат "Патент", г. Ужгород, ул. Гагарина, 101