Статический определитель

Иллюстрации

Показать все

Реферат

 

Изобретение относится к устройствам контроля в системах управления элементами коммутации. Цепь - упрощение конструкции определите/ путем уменьшения числа логических элементов. Определитель содержит шесть элементов ИЛИ 1-6 и семь триггеров 7-13. При появлении сигнала на одном из входов определителя формируется сигнал обнаружения на соответствующем его выходе, при этом остальные входы определителя блокируются и сигналы, поступающие по ним. не изменяют состояние определителя. 1 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (я)л Н 04 Q 3/64

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4636721/09 (22) 13.01.89 (46) 15.02.91. Бюл. 1Ф 6 (72) А.Д.Арбатский (53) 621.395.44(088.8) (56) Иванова О, Электронная коммутация.

M„ Связь, 1971, с. 173. (54) СТАТИЧЕСКИЙ ОПРЕДЕЛИТЕЛЬ (57) Изобретение относится к устройствам контроля в системах управления элементаИзобретение относится к области электросвязи и может быть использовано в устройстве управления коммутационными системами.

Целью изобретения является упрощение устройства путем уменьшения числа логических элементов.

На чертеже представлена структурная электрическая схема статического определителя, Статический определитель содержит первый — шестой элементы ИЛИ 1-6, и первый-седьмой триггеры 7 — 13.

Статический определитель работает следующим образом, В исходном состоянии схемы объекты выбора неактивны и на входах определителя присутствуют "0", которые являются установочными сигналами для первого — четвертого триггеров 7 — 10 с инверсными входами. На выходах первого — четвертого триггеров 7 — 10 и соответственно выходах определителя также присутствуют "0".

При переходе объекта выбора в активное состояние на соответствующий вход определителя поступит "1". Предположим, что

"1" поступила на шестой сверху по схеме,,!Ы, 1628228 Al ми коммутации. Цель — упрощение конструкции определителя путем уменьшения числа логических элементов, Определитель содержит шесть элементов ИЛИ 1 — 6 и семь триггеров 7 — 13. При появлении сигнала на одном из входов определителя формируется сигнал обнаружения на соответствующем ега выходе, при этом остальные входы определителя блокируются и сигналы, поступающие па ним, не изменяют состояние определителя. 1 ил. вход. Этэ "1" поступит далее на второй установочный вход третьего триггера 9, че;.ез третий элемент ИЛИ 3 на первый установочный вход шестого триггера 12, через шестой элемент ИЛИ б на второй установочный вход седьмого триггера 13. Седьмой триггер

13 выдает "1" нэ прямом выходе, откуда она поступит нэ вход блокировки шестого триггера 12 и разблокирует его. Шестой триггер

12 выдает "1" на инверсном выходе, откуда она поступит на вход блокировки третьего триггера 9 и разблокирует его. Третий триггер 9 выдает "1" на прямом выходе, откуда ана поступит нэ выход определителя. Это соответствует выбору определителем обьекта выбора, подключенного к шестому входу. Последующее поступление "1" на другие входы определителя не изменит ега состояния.

Вследствие того, что состояния триггеров взаимно зависимы, определить, содермсащий первый — седьмой триггеры 7 — 13 имеет 9 устойчивых состояний, которые соответствуют девяти возможным комбинациям сигналов на выходах определителя.

Состояние О. На всех входах и выходах определителя присутствуют "0", 1628228

Состояния 1-8. "1" присутствует на одном из выходов определителя и на соответствующем ему входе. На остальных выходах определителя присутствуют "0", независимо от комбинации сигналов на соответствующих входах.

Составитель В.Шевцов

Техред M.Ìîðãåíòàë Корректор M.Øàðoøè

Редактор О.Спесивых

Заказ 350 Тираж 379 Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035. Москва, Ж-35, Раушская наб., 4/5

Производственно-издательский комбинат "Патент, г. Ужгород, ул.Гагарина, 101

Формула изобретен ия

Статический определитель, содержащий первый, второй, третий и четвертый элементы ИЛИ, отличающийся тем, что, с целью упрощения устройства путем уменьшения числа логических элементов, введены пятый и шестой элементы ИЛИ и с первого по седьмой триггеры, причем первые и вторые входы первого, второго, третьего и четвертого элементов ИЛИ объединены соответственно с первыми .и вторыми установочными входами соответствующих первого, второго, третьего и четвертого триггеров, выходы первого и второго элементов ИЛИ подключены к первому и второму входам пятого элемента ИЛИ и к первому и второму установочным входам

5 пятого триггера, прямой и инверсный выходы которого подключены к входам блокировки соответственно первого и второго триггеров, входы блокировки третьего и четвертого триггеров подключены к прямо10 му и инверсному выходам шестого триггера, первый и второй установочные входы которого объединены с первым и вторым входами шестого элемента ИЛИ и подключены к выходам соответственно третьего и четвер15 того элементов ИЛИ, выходы пятого и шестого элементов ИЛИ подключены к первому и второму установочным входам седьмого триггера, прямой и инверсный выходы которого подключены к входам блокировки пято20 го и шестого триггеров.