Сигнатурный анализатор
Иллюстрации
Показать всеРеферат
СОЮЗ СОВЕТСКИХ
СОЦИАЛ ИСТИЧЕСНИХ
РЕСПУБ ЛИК
О1)5 С 06 Г 11/00
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
H ABTOPGHOMV СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ КОМИТЕТ
ПО ИЗОБРЕТЕНИЯМ И ОТНРЦТИЯМ
ПРИ ГКНТ СССР (21) 4683259/24 (22) 16.03 89 (46) 28.02.91. Бюл. Ф 8 (71) Специальное конструкторское бюро вичислительной техники Института кибернетики АН ЭССР (72) Х.И.Хаак, А.Э.Ойнус и П.M.Àâåð (53) 681.326.7 (088.8) (56) Авторское свидетельство СССР
Р 1108452, кл. G 06 F 11/16, 1984. (54) СИГНАТУРНЫЙ АНАЛИЗАТОР (57) Изобретение относится к вычисли„„SU„„1631543 А1
2 тельной технике и может быть использовано в устройствах контроля цифровых блоков. Целью изобретения является увеличение достоверности контроля.
Сигнатурный анализатор содержит два компаратора 1,2> два формирователя
3.4 сигнатур, блок индикации 5 и делитель напряжения, выполненный на резисторах 6.7. Сигнатурный анализатор позволяет контролировать устройства с тремя состояниями выходов, уточняя при этом характер имеющихся неисправностей. 1 ил. 1 табл.
1631543
Изобретение относится к вычислительной технике и может быть использовано для контроля цифровых узлов, в том числе для узлов, имеющих выходы с тремя состояниями..
Цель изобретения — увеличение достоверности контроля.
На чертеже изображена схема сигнатурного анализатора.. 10
Сигнатурный анализатор содержит первый 1 и второй 2 компараторы напряжения, первый 3 и второй 4 формирователи сигнатур, блок 5 индикации, делитель напряжения на первом 6 и втором 7 резисторах, тактовый вход 8. информационный вход 9, входы 10 и 11 предельных логических уровней U< и U соответственно и вход 12 начальной установки. 20
Компараторы 1 и 2 могут быть реализованы, например, с помощью операционных усилителей или специальных интегральных компараторов. Выход первого компаратора приобретает уро- 25 вень "1" при условии U ) U а выход второго компаратора — при условии о
Формирователи 3 и 4 сигнатур могут быть реализованы на регистрах сдвига с обратными связями через суьз аторы по модулю 2.
Блок 5 индикации служит для индикации состояний формирователей сигнатур.
Сигнатурный анализатор работает следующим обрахом.
Перец началом работы производится начальная установка формирователей 3 и 4 по входу 12. Каждый бит информации на информационном входе 9 обрабатывается в компараторах 1 и 2, а выходные сигналы этих компараторов
U u UII поступают на входы форми1 рователей 3 и 4 сигнатур в сопровож-45 дении импульсов с входа 8.
После окончания входной последовательности фиксируется состояние формирователей 3 и 4 сигнатур и это состояние индицируется блоком 5.
Зависимость сигналов U > и U от входного снгнала приведена в таблице.
ВхОДКОЙ сигнал U M0EBT IIQIIBcTb в 55 диапазон Uo (U tJ по дЬум причинам: во-первых, в случае некачественных логических уровней при активном состоянии выхода источника сигнала
* и, во-вторых, в случае Z состояния на выходе. В последнем случае условие
U (U (U обеспечивается резисторами 6 и 7, образующими делитель напряжения между уровнями Uo и U . Для того, чтобы в режиме высокоимпедансного состояния источника сигнала напряжение входа 9 определялось главным образом этим делителем, номиналы резисторов делителя должны быть в несколько раз меньше выходного сопротивления источника сигнала (логического элемента в Z-состоянии). С другой стороны, ток через резисторы 6 и
7 при активных состояниях ("0" и "1") логического элемента, действующего на вход 9, должен быть значительно меньше допустимого тока нагрузки для этого элемента. Практически для
ТТЛ-элементов подходящий номинал резисторов 6 и 7 может быть ориентировочно выбран в пределах от 40 до
200 кОм. ои входной последовательности в формирователях 3 и 4 формируются две сигнатуры, которые обозначены Х и Y.
Сигнатурный анализатор позволяет уточнить характер неисправности и определить его вероятную причину, выделить неисправности, связанные с определением .соответствия исследуемо . го сигнала эталону отдельно по уровням "0" и "1".
Формула изобретения
Сигнатурный анализатор, содержащий два формирователя сигнатур, два компаратора, блок индикации, причем первые входы компараторов подключены к входам предельных уровней логической единицы и логического нуля устройства соответственно, выходы первого и второго компараторов соединены с информационными входами первого и второго формирователей сигнатур, тактовые входы и входы начальной установки которых попарно объединены и образуют соответственно тактовый вход и вход начальной установки анализатора, группы выходов первого и второго формирователей сигнатур соединены с первой и второй группами входов блока индикации, о т л и ч а ю1631543 .
0(П
Составитель M.Èâàíîâ
Редактор Л.Пчолинская Техред Л.Сердюкова
Корректор С.Шекмар
Заказ 547 Тираж 406 Подписное
ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР
113035, Москва, Ж-35, Раушская наб., д. 4/5
Производственно-издательский комбинат "Патент", r.Óêãîðîä, ул. Гагарина, 101 ц и и с я тем, что, с целью увеличения достоверности контроля, он содержит делитель напряжения, гервый и второй входы которого подключены к входам предельных уровней логической единицы и логического нуля соответственно, а выход объединен с вторыми входами первого и второго компараторов и образует информационный вход анализатора.
«o(U (U$ (или высокоимпедансное состояние)
U ) Б