Устройство для сигнализации скорости вращения вала

Иллюстрации

Показать все

Реферат

 

Изобретение относится к автомг ической сигнализации и предназначено для дискретной сигнализации скорости вращения газоперекачивающих агрегатов, работающих с применением частотных датчиков, в системе автоматического контроля и управления агрегатом и может быть использовано в газовой, энергетической, химической и других отраслях промышленности. Целью изобретения является повышение надежности и быстродействия устройства. Для этого в устройство, содержащее частотный датчик 1, триггер-формирователь 2, элементы И 5 и 6 и исполнительный блок 11, введены формирователи 3 и 4 эталонных импульсов, элементы И 7 и 8 и элементы ИЛ И 9 и 10. Работа устройства сигнализации скорости вращения вала основана на преобразовании входного сигнала переменного тока в прямоугольные сигналы определенной длительности , пропорциональной текущей скорости вращения вала, и последующем сравнении его длительности с длительностью эталонного сигнала, пропорционального требуемой скорости вращения вала.2 ил. сл с

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (я)л G 08 В 21/00

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4609457/24 (22) 28.11.88 (46) 28.02.91. Бюл. М 8 (71) Киевский институт автоматики им. XXV съезда КПСС (72) Л.Б.Жиляева и Б.Л.Литвинов (53) 654.9(088.8) (56) Авторское свидетельство СССР

Q 427356, кл. G 08 В 21/00, 1975.

Авторское свидетельство СССР

М 404109, кл. G 08 В 1/08, 1972. (54) УСТРОЙСТВО ДЛЯ СИГНАЛИЗАЦИИ

СКОРОСТИ ВРАЩЕНИЯ ВАЛА (57) Изобретение относится к автоматической сигнализации и предназначено для дискретной сигнализации скорости вращения газоперекачивающих агрегатов, работающих с применением частотных датчиков, в системе автоматического контроля и управ„„5U„„1631566 А1 ления агрегатом и может быть использовано в газовой, энергетической, химической и других отраслях промышленности. Целью изобретения является повышение надежности и быстродействия устройства. Для этого в устройство, содержащее частотный датчик

1, триггер-формирователь 2, элементы И 5 и

6 и исполнительный блок 11, введены формирователи 3 и 4 эталонных импульсов, элементы И 7 и 8 и элементы ИЛИ 9 и 10. Работа устройства сигнализации скорости вращения вала основана на преобразовании входного сигнала переменного тока в прямоугольные сигналы определенной длительности, пропорциональной текущей скорости вращения вала, и последующем сравнении его длительности с длительностью эталонного сигнала, пропорцио.нального требуемой скорости вращения вала. 2 ил.

1631566

Изобретение относится к автоматической сигнализации и предназначено для дискретной сигнализации скорости вращения валов газоперекачивающих агрегатов, работающих с применением частотных датчиков, в системе автоматического контроля и управления агрегатом и может быть использовано в газовой. энергетической, химической и других отраслях промышленности.

Целью изобретения является повышение надежности и быстродействия устройства.

На фиг.1 представлена схема устройства для сигнализации скорости вращения вала; на фиг,2 — принципиальная электрическая схема формирователя эталонных импульсов.

Устройство для сигнализации скорости вращения вала содержит частотный датчик

1, триггер-формирователь 2, формирователь 3 эталонных импульсов, формирователь 4 эталонных импульсов, элементы И

5 — 8, элементы ИЛИ 9 и 10 и исполнительный блок 11, Формирователи 3 и 4 эталонных импульсов могут быть выполнены на резисторе 12, конденсаторе 13, триггере 14, резисторе 15, конденсаторе 16 и диоде 17, В качестве исполнительного блока 11, который фиксирует факт появления сигнала на его входах могут быть использованы, например, сигнальное реле, промежуточное реле с обратной связью и т.п, Устройство для сигнализации скорости вращения вала работает следующим образом.

Периодически изменяющийся (с частотой вращения вала) сигнал частотного датчика 1 поступает на вход триггера-формирователя 2, который формирует прямоугольный сигнал длительностью Т с тем же периодом и с той же скважностью, что и входной сигнал, причем на одном выходе триггера-формирователя 2 формируется прямой Тл сигнал, а на другом выходе— инверсный Т> сигнал, являющийся противофазным прямому. Эти сигналы своими передними фронтами, что соответствует изменению сигнала с уровня логического нуля до уровня логической единицы, включают поочередно формирователи 3 и 4 эталонных импульсов, причем передний фронт прямого Тп сигнала запускает формирователь 3 эталонных импульсов, который на своих выходах формирует эталонный сигнал

Т>, пропорциональный контролируемой скорости вращения вала, а передний фронт инверсного Т> сигнала, совпадающий с задним фронтом прямого Тл сигнала, запускает формирователь 4 эталонных импульсов, 5

55 который на своих выходах формирует такой же эталонный сигнал Т>, как и в предыдущем случае, но сдвинутый на промежуток времени, равный длительности Тл сигнала.

Формирователи 3 и 4 эталонных импульсов работают следующим образом.

В исходном состоянии т.е, при отсутствии входного сигнала, на прямом выходе триггера 14 устанавливается сигнал логического нуля, а на инверсном выходе — сигнал логической единицы. При этом конденсатор

16 разряжен через цепь диода 17, который шунтирует резистор 15, При поступлении на входы формирователей 3 и 4 эталонных импульсов прямоугольного входного сигнала по его переднему фронту дифференцирующей цепью, образованной конденсатором

13 и резистором 12, формируется кратковременный импульс, длительность которого зависит от параметров цепи и выбирается из расчета того, чтобы его длительность была значительно меньше длительности прямоугольного прямого или инверсного сигнала Тл или Т и длительности эталонного сигнала Тз, но достаточной для срабатывания триггера 14. Сформированный таким образом кратковременный импульс поступает на прямой вход триггера 14, что вызывает его переключение, т.е. на его прямом выходе появляется сигнал логический единицы, а на инверсном выходе — логического нуля, При этом диод 17 запирается, так как на его катод поступает запирающее напряжение с уровнем логической единицы, приходящее с прямого выхода триггера 14, и тем самым расшунтируется цепь резистора

15, Через образовавшуюся зарядную цепь происходит заряд конденсатора 16 и через интервал времени, соответствующий времени достижения на конденсаторе 16 напряжения величиной минимально допустимого значения логической единицы, на инверсном входе триггера 14 появляется разрешающий сигнал на его переключение, т.е на прямом выходе триггера 14 устанавливается сигнал логического нуля, а на инверсном выходе — сигнал логической единицы, Это приводит к тому, что цепь резистора 15 шунтируется диодом 17 и конденсатор 16 разряжается через цепь диода

17. Промежуток времени с момента прихода кратковременного импульса до момента переключения триггера 14 в исходное состояние и определяет длительность эталонного сигнала Т>, которая зависит от параметров зарядной цепи, образованной конденсатором 16 и резистором 15, и в случае применения переменного резистора может изменяться в требуемых пределах. Сформированные триггером-формирователем 2

1631566

30

55 прямой Тп и инверсный То сигналы, а также эталонные сигналы Тэ, сформированные в соответствующие моменты времени формирователями 3 и 4 эталонных импульсов, поступают ма соответствующие входы элементов И 5 — 8. Элементы И формируют разностные сигналы, по длительности пропорциональные разности в длительности сигналов, приходящих с частотного датчика

1 и формируемых формирователями 3 и 4 эталонных импульсов. Формирование воздействующих на исполнительный блок 11 сигналов происходит по двум каналам сравнения. Первый канал сравнения включает элементы И 5 и 6 и элемент ИЛИ 9, а второй канал сравнения — элементы И 7 и 8 и элемент ИЛИ 10, причем первый канал сравнения срабатывает при отклонении скорости вращения вала в сторону уменьшения, а второй — при отклонении скорости вращения вала в сторону увеличения от требуемого для целей контроля значения.

Допустим, что скорость вращения вала отклонилась в сторону уменьшения от требуемого значения, т.е. Tp(Tp) >T>. Примем за исходное состояние формирование прямого Тп сигнала триггером-формирователем 2.

В этом случае после срабатывания формирователя 3 эталонных импульсов на один вход элемента И 5 поступает сформированный эталонный сигнал Тз с уровнем логического нуля, являющийся запрещающим, и хотя на другой вход этого же элемента И 5 поступает разрешающий прямой сигнал Тп с уровнем логической единицы, элемент И 5 заблокирован. Элементы И 6 и 7 заблокированы запрещающим сигналом логического нуля, приходящим с выхода триггера-формирователя 2, на промежуток времени, равный длительности прямого сигнала Тл, а элемент И 8 заблокирован поступающим с выхода формирователя 4 эталонных импульсов запрещающим сигналом логического нуля, по длительности равным длительности прямого сигнала Тп, Поскольку имеется отклонение скорости вращения вала в сторону уменьшения, т,е. Tp(Tp) >Тэ, формирователь 3 эталонных импульсов возвращается в исходное состояние раньше, чем заканчивается прямой сигнал Тп, т.е. запрещающий. сигнал логического нуля на входе элемента И 5 исчезает по окончании длительности эталонного сигнала Т . Таким образом, на входе элемента И 5 появляется разрешающий сигнал логической единицы, который вызывает появление сигнала логической единицы на выходе элемента И 5, и присутствует до окончания прямого сигнала

Тп, так как в момент окончания этого сигнала на вход элемента И 5 поступает запрещающий сигнал логического нуля, Элементы И

6, 7 и 8 остаются в исходном (заблокированном) состоянии, т.е, на их выходах присутствуют сигналы логического нуля, Сигнал логической единицы с выхода элемента И 5 через элемент ИЛИ 9 поступает на вход исполнительного блока 11, который срабатывает и фиксирует состояние отклонения скорости вращения вала в сторону уменьшения от величины контролируемого значения, причем длительность сигнала, воздействующего на исполнительный блок

11, определяется как AT» = Tp — T,, По окончании прямого сигнала Т,, т.е. одновременно с его задним фронтом, формируется передний фронт инверсного сигнала Тр, который своим передним фронтом запускает формирователь 4 эталончых импульсов. При этом на одном выходе формирователя 4 эталонных импульсов появляется сигнал логического нуля, а на другом выходе — сигнал логической единицы. Таким образом, эле-. мент И 5 по входу заблокирован сигналом логического нуля, приходящим с выхода триггера-формирователя 2, который одновременно блокирует по входу элемент И 8.

Элемент И 7 по входу заблокирован запрещающим сигналом логического нуля, поступающим с выхода формирователя 3 эталонных импульсов, На один вход элемента И 6 поступает запрещающий сигнал логического нуля, поступающий с выхода формирователя 4 эталонных импульсов, а на другом входе элемента И 6 присутствует разрешающий сигнал логической единицы, по длительности соответствующий дл ительности инверсного сигнала Òp. При условии (То) >Тэ запрещение с одного входа элемента И 6 снимается раньше, чем закончится инверсный сигнал Тр, т.е, на выходе второго элемента И 6 формируется сигнал

AT« = Tp — Т . Этот сигнал так же, как и в предыдущем случае, через элемент ИЛИ 9 поступает на вход исполнительного блока

11, чем подтверждает отклонение скорости вращения вала в сторону уменьшения.

При отклонении скорости вращения вала в сторону увеличения, т.е. при Тп(Т,) > Тэ, срабатывает второй канал сравнения. За исходное состояние примем как и в предыдущем случае формирование триггеромформирователем 2 прямого сигнала Тп. В этом случае после срабатывания формирователя 3 эталонных импульсов, т.е. на его одном выходе его сигнал логического нуля, а на другом — сигнал логической единицы, на один вход элемента И 7 с выхода формирователя 3 эталонных импульсов поступает разрешающий сигнал логической единицы, а на другой вход элемента И 7 — запрещаю1631566

55 щий сигнал логического нуля с выхода триггера-формирователя 2 и присутствует на нем до окончания прямого сигнала Тл. Как только закончится прямой сигнал Тл на вход элемента И 7 поступает разрешающий сигнал логической единицы, что формирует сигнал логической единицы на выходе элемента И 7, длительность которого определяется промежутком времени между временем окончания прямого сигнала Тл и временем возврата формирователя 3 эталонных импульсов в исходное состояние, а возврат формирователя 3 эталонных импульсов в исходное состояние формирует на входе элемента И 7 запрещающий сигнал логического нуля. Длительность сформированного таким образом сигнала равна

Л Tz = Тэ — T . Этот сигнал с выхода элемента И 7 поступает через элемент ИЛИ 10 на вход исполнительного блока 11 и воздействует на него таким образом, что сбрасывает ранее запомнившееся состояние отклонения скорости вращения вала в сторону уменьшения, если до того имело место отклонение скорости вращения вала в сторону уменьшения, и запоминает состояние отклонения скорости вращения вала в сторону увеличения, Одновременно со срабатыванием элемента И 7 первый элемент И 5 блокируется по, входу сигналом логического нуля, приходящим с первого выхода формирователя 3 эталонных импульсов, элемент И

6 заблокирован сигналом логического нуля, поступающим с выхода триггера-формирователя 2, а элемент И 8 блокирован сигналом логического нуля, приходящим с выхода формирователя 4 эталонных импульсов. Через промежуток времени Тл по переднему фронту инверсного сигнала Т срабатывает формирователь 4 эталонных импульсов, на первом выходе которого устанавливается сигнал логического нуля, а на втором — сигнал логической единицы. При этом на одном входе элемента И 8 появляется разрешающий сигнал логической единицы, поступающий с выхода-формирователя 4 эталонных импульсов, а на другом входе элемента И 8— запрещающий сигнал логического нуля. При условии, что длительность инверсного сигнала Т меньше длительности эталонного сигнала Т>, разрешающий сигнал логической единицы на входе элемента И 8 появится раньше, чем снимется разрешающий сигнал логической единицы на входе этого же элемента И 8. Таким образом, на выходе элемента И 8 формируется сигнал логической единицы длительностью ЛТ2, = Т вЂ”

Т, который через элемент ИЛИ 10 воздействует на исполнительный блок 11, подтверждая тем самым состояние отклонения скорости вращения вала в сторону увеличения. Одновременно со срабатыванием элемента И 8 первый элемент И 5 заблокирован сигналом логического нуля, поступающим с выхода триггера-формирователя 2, элемент И 6 заблокирован сигналом логического нуля, поступающим с выхода формирователя 4 эталонных импульсов, а элемент И 7 блокирован сигналом логического нуля, приходящим с выхода триггера-формирователя 2, При условии, что скорость вращения вала изменилась со стороны уменьшения в сторону увеличения или наоборот, за один период изменения входного сигнала частотного датчика 1 устройство для сигнализации скорости вращения вала будут отрабатываться соответствующие воздействующие на исполнительный блок 11 сигналы, сигнализирующие тенденцию изменения скорости вращения вала, При этом устройство работает, как описано выше, за исключением того, что в первый полупериод изменения входного сигнала частотного датчика 1 срабатывает один канал сравнения, образованный элементами И 5 и 6 и элементом

ИЛИ 9, а во второй — второй канал сравнения, образованный элементами И 7 и 8 и элементом ИЛИ 10.

Формула изобретения

Устройство для сигнализации скорости вращения вала, содержащее частотный датчик, выход которого соединен с входом триггера-формирователя, первый элемент И, первый вход которого соединен с первым входом второго элемента И, исполнительный блок, о т л и ч а ю щ е е с я тем, что, с целью повышения надежности и быстродействия устройства, в него введены третий и четвертый элементы И, два элемента ИЛИ и два формирователя эталонных импульсов, первый выход триггера-формирователя соединен с первыми входами третьего и четвертого элементов И и входом первого формирователя эталонных импульсов, первый выход которого подключен к второму входу третьего элемента И, выход которого соединен с первым входом первого элемента ИЛИ, выход которого подключен к первому входу исполнительного блока, второй выход первого формирователя эталонных импульсов соединен с вторым входом первого элемента И, выход которого подключен к первому входу второго элемента ИЛИ, выход которого соединен с вторым входом исполнительного блока, второй выход триггера-формирователя подключен к первому входу первого элемента И и входу второго формирователя эталонных импульсов, .

1631566

Фиг. 2

Составитель Н.Смирнов

Техред М.Моргентал Корректор М.Шароши

Редактор А.Лежнина

Заказ 548 Тираж 316 Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ ССО

113035, Москва, Ж-35, Раушская наб., 4/5

Производственно-издательский комбинат "Патент", г. Ужгород, ул.Гагарина, 101 первый выход которого соединен с вторым входом второго элемента И, выход которого подключен к второму входу первого элемента ИЛИ, второй выход второго формироваг теля эталонных импульсов соединен с вторым входом четвертого элемента И, выход которого соединен с вторым входом второго элемента ИЛИ.