Устройство для сжатия телевизионных сигналов цветного изображения
Иллюстрации
Показать всеРеферат
Изобретение относится к технике передачи и хранения телевизионных сигналов цветного изображения. Цель изобретения - упрощение устройства. Устройство содержит АЦП I, блок 2 установки опорного уровня, регистр 3, блок 4 сравнения, элементы ИЛИ 5 и 10, счетчики 6, 8 и 9, коммутатор 7, блоки II и 12 памяти, блок 13 элементов ИЛИ, формирователь 14 кода синхронизации, преобразователь 15 кода и блок 16 управления Входной телевизионный сигнал преобразуется в АЦП 1 в цифровую форму, где каждомуэлементу изображения соответствует код цвета, и кодируется методом длин серий. Полученное в результате кодирования изображение записывается в один из блоков 11 или 12, выбор которого осуществляется блоком 16. Одновременно осуществляется считывание описания предыдущего изображения из хранящего его блока 1 1 или 12. Далее производится обработка последующих изображений . Цель достигается путем исключения регистров, блока сравнения и двух элементов задержки. Устройство по п. 2 формулы отличается выполнением блока 16, дана его ил. 1 з. п. ф-лы, 2 ил. (/
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСНИХ
РЕСПУБЛИК
„„SU„. 1 633523 (5I)5 Н 04 N 7 18
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К А BTOPCHOMV СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ КОМИТЕТ
ПО ИЗОБРЕТЕНИЯМ И ОТНРЫТИРМ
ПРИ ГКНТ СССР (2I ) 4675444/09 (22) 07.04.89 (46) 07.03.91. Бюл. № 9 (72) Н. Ф. Сидоренко, А. В. Королев, Б. В. Остроумов, А. П. Антоненко, В. А. Петухов и А. Л. Огарок (53) 62! .397.3 (088.8) (56) Авторское свидетельство СССР № 1529471, кл. Н 04 N 7/18, 1988. (54) УСТРОЙСТВО ДЛЯ СЖАТИЯ ТЕЛЕВИЗИОННЫХ СИГНАЛОВ ЦВЕТНОГО
ИЗОБРАЖЕНИЯ (57) Изобретение относится к технике передачи и хранения телевизионных сигналов цветною изображения. Цель изобретения— упрощение устройства. Устройство содержит
АЦП 1, блок 2 установки опорного уровня, регистр 3, блок 4 сравнения, элементы ИЛИ
5 и 10, счетчики 6, 8 и 9, комм)татор 7, блоки 1 и 12 памяти, блок 13 элементов ИЛИ, формирователь 14 кода синхронизации, преобразователь 15 кода и блок 16 управления
Входной телевизионный сигнал преобразуется в АЦП 1 в цифровую форму, где каждому элементу изображения соответствует код цвета, и кодируется методом длин серий.
Полученное в результате кодирования изображение записывается в один из блоков 11 или 12, выбор которого осуществляется блоком 16. Одновременно осуществляется считывание описания предыдущего изображения из хранящего его блока 11 или 12. Далее производится обработка последующих изображений. Цель достигается путем исключения регистров, блока сравнения и двух элементов задержки. Устройство по п. 2 формулы отличается выполнением блока 16, дана его ил. 1 з. п. ф-лы, 2 ил.
1633523
Изобретение относится к технике передачи и хранения телевизионных сигналов цветного изображения в системах с применением телевизионных дисплеев и видеотерминалов, может быть использовано в автоматизированных системах отображения, обработки данных и управления. (1елью изобретения является уро<цение
УCTPOHCTBB ПУТЕМ ИСКЛЮЧЕНИЯ РЕгИСтРОВ, блоков сравнения, двух элементов задержки.
На фиг. 1 пред<ззвле><з структурная электрическая схема устройства для сжатия телевизионных сигналов цветного изображения; на фиг. 2 — блок управ цния.
Устройство для <-жзтия телевизионных сигналов цветного изображения содержит аналого-цифровой преобразователь (АЦП)
1, блок 2 установки Опорного уровня, регистр 3, блок 1 сравнения, элемент ИЛИ 5, первый счетчик 6 Knммуззтор 7, второй 8 и третий 9 < <ет>и<ки, дополнительный элеf)tcf .т ИЛИ 1», и< г ный 11 и второй 12 блоки памяти, t).!<)I 13:. < м HTAB ИЛИ, фо>)миронзтель 14 ко:гз < ин,.(>oYHBBlj!реобрззователь 15 код;! и блок 16 управления, в состав Kolopot «копят г", ритор 17 тактовых имим lh< of,. дем)льтипдексор 18, первый (9, II 28 и седьмой 29
)леме<лы И. I!P()BI fft 30, <лорой 31 тр г lй 32 и <гл>верт>-,<й,13 дели >ели частоты, сч< гч><к 34 и зле 1< нт ((Е 35
Устройство (,,<г)< гает гледук)щим образомм.
Посту;)зющий нз в и>;< устройства телеBIt зионнь) и H t IIB. f >I ()P >бра BVPTCH A(I (I 1 B цифровук) фf)pvlx t 1c K Iждому элементу
И.fn6PB)f fHруРтся ме г<) >ол1 длин сppHЙ. ПОлученно<.
B резульгзте кодирования изображение зз писывзется в Один и.< бл >ков 11 или 12 памяти. Выбор конкретного блока памяти 11 (! 2) <>су цеств.)яется б )оком 16 управления.
Сигнал <.ледующего изображения Обрабатывается аналогично, Но записывается в свободный блок 12 (11) памяти. Одновременно с этим ocyfttecTBляется считывание описания предыдущего изображения из хранящего его блока 11 (12) памяти. По окончании считывания блок 11 (12) памяти считается свободным. Сигналы последующих изображений Обрабатываются аналогично
В начальном состоянии (ffpppд ио<-туп,Ipнием иа г<ход устройства сигнал«иpрвогo изображ< ния) регистр 3, второй 8 и третий 9 счетчики обнулеиы. !1з >ствертом и 1>ятом выxг; х блока I 6 II()àâ.tpHHÿ ус f B HoB;H ны соотве отBpHH<) pдииичиый и ну.<< B<)H и )тенциалы.
Г1ри 1><>ступа< и; и из нх<>д, . > ()О>1>ствз ТВсигнала блок 2 установки <>ItopHof f) уровня выдает на Bxoff б>лака (6 у I pçâëpft>IH импульс, <)oTвpTствл н)<ци > кадрово<)му си их()онмплльв су. Этот .<мпу>)ь< рззреи!BpT рзб<лу блока 16
4 управления. АЦП 1 преобразует аналоговый сигнал в т-разрядный код цвета, который
Одновременно поступает на первые входы регистра 3, блока 4 сравнения, блоков 11 и 12 памяти. С приходом на тактовый вход блока 4 сравнения импульса с третьего выхода блока управления этот код сравнивается р кодом, хранивп<ьмся в регистре 3. По окончании сравнения импульс с первою выхода блока 16 управления записывает поступив10 >иий код в регистр 3. Таким образом, в момент сравнения кодов регистр 3 выдает код цвета предыдущего элемента. Если коды текущего и предыдущего элементов не совпадают, на выходе блока 4 сравнения форми(5 руется импульс, который проходит через элемент ИЛИ 5, обнуляет первый счетчик 6 и поступает . а первый вход коммутатора 7.
Е !H коды цвета элементов совпадают, на
B»!x<)zP блока сравнения импульс не формир, <.тся и импульс о трез ьего выхода блока (6
20 "> рзвления увеличивает состояние первого чет>ика 6 на единицу. Код с выхода пер<и»< счетчика 6 поступает на входы первоi1 и второго 12 блоков памяти.
В глуча<. переполнения счетчика 6 на его ь><.ром выходе формируется импульс, кото" - (. ый проходит через элемент ИЛИ, обнуляет си< тчик 6 и поступает на первый вход ком.. ДТаТора 7. В соответствии с комбинацией сигна 10B, посту>зз>О)цих на управляющие
fäf.t коммутатора 7, последний подключает
>н рвый вход к счетному входу счетчика 8. ((оследн<й в соответствии с сигналами с
><етвертого и пятого выходов блока (6 управъ,<и я работает в режиме прямого счета, II<) >of)>fy импульс с выхода элемента ИЛИ 5 у величивзет сосгояние счетчика на единицу. .ь Код с выхода счетчика 8 поступает на адресиь>й вход блока 11 памяти.
По окончании срабатывания счетчика 8
c,>«ítIToão выхода блока 16 управления на ,иравляющий вход блока 11 памяти выдаетсч импульс, разрешающий запись кодов
40 цвета с выхода АЦП 1 и длины серии с выхода счетчика 6 по адресу, сформированному счетчиком 8. Коды цвета и длины серии одновременно поступают и на выходы второго блока 12 памяти, однако не записываются в него, так как импульсы с двенадцатого
46 выхода блока 16 управления на управляюций вход блока 12 памяти не выдаются.
При поступлении на вход устройства, pout!of.o синхроимпульса блок 2 установки на время строчного синхроимпульса выдает ,, нз вход блока 16 управления импульс, заире)цзю<ций fta время строчного синхроими,.гьсз выдз )у импульсов с первого, третьего и девятого выходов блока 16 управления.
П< сле обработки последнего элемента изобр;) жеиия импульс с второго выхода блока 16
55 управления обнуляет регистр 3. Одновременно изменяк)тся сигналы на четвертом и пятом выходах блока 16 управления (на пятом вы ходе — единичный потенциал) .
1633523
5 5
Поступающий на вхол устройства аналоговый сигнал следующего калра обрабатывается аналогично описанномч, г той разницей, что в режиме прямого гч< та работает счетчик 9 и сообщения о кадре запигhlttаloT< я во второй блок 12 памяти Олн<>вр(ченно с этим осуществляется считывание описtlllHH предыдущего кадра из блок; > 11 памяти
Происходит это слелх н>н<ич <>бр,>.гом
В момент поступления и;I .:, ) «гройсT Bkl кадрового синхроичпуль а ) .I< г< >) > выхода блока 16 управления kt;l l <1 ?? uihp<)t>;I теля 14, разрешается <- <итыв.l . «(ni ° и! разрядного синхрокола н pt ..-:. . ч< kit()B
ИЛИ 13 на первый вход пр«,;>;i;<,»«г<.IH !; кода. Одновременно на BT()p<>kl Bx<) I it>t >бразователя 15 коЧа г седьч >г»>«kx I:I бл . ка 16 управления поступан)т ичп) k I,I, <н)(t печивающие преобразование и;>р,i.l.i< л«kl(>i(: кода в последовательный и выл;> tt t >< выход устройства. По оконч;>пни брвб<» и сообщения преобразователь 15 lt<> >lip;Iltl,, г ся в состояние готовности к;>и;>л(>ги п(г>й обработке следующегo сообшения. Олповр менно прекращается выдач;«<ини I > потенциала с шестого выхода б.н>к:> Il; упРаВЛЕНИЯ И НаЧИНаЕтСЯ ЕГО НЫЛ;>Ча Л<гг)ti<>l(> выхода блока управления. Г1ри этом и «>.I<>ка 11 памяти считывается после tilt t н>бщение о пречыдущем ка,чре..-)то <()<>0)ill(IIH( ерез блок элементов И, IИ 3 п(к гупает на первый ВхОд преобра зон;> те. 1 я 1 5 и ()брябатывается им аналогично синхроколу Г!о окончании обработки сообщения на восьмом выходе блока 16 управления формируется импульс. В соответствии с комбинацией сигналов, поступающих с четвертого и пятого выходов блока 16 управления, коммутатор 7 подключает восьмой выход блока 16 управления на первый вход счетчика 8, который в соответствии с управляк)шими сигналачи работает в режиме обратного счета (вычитания). Формируемый счетчиком 8 код поступает на третий вход блока 11 памяти, обеспечивая считывание нового сообщения.
По окончании считывания последнего сообщения счетчик 8 устанавливается в нулевое состояние, при этом на его втором выходе формируется импульс, который проходит через элемент ИЛИ !0 на дополнительный вход блока 16 управления и запрещает выдачу импульсов с седьмого и восьмого выходов блока 16 управления до окончания обработки сигнала, поступающего на вход устройства кадра. На этом обработка ТВсигнала изображения завершается.
Блок управления работает следующим образом. В исходном состоянии триггеры 19, 20 и 22, делители 30 — ЗЗ частоты и счетчик 34 находятся в нулевом состоянии. Начальное состояние триггера 21 нулевое.
Поступающий на вход блока !6 управления импульс, соответствующий кадровому синхроимпульсу, переключает триггер 19 в ечиничное согтояние. По окончании этого
55 роч вых«Лс, п<)ступает на шсстой Bilbo;t бло ка !6 управления, а сигнал с первого его выхода блокирует прохождение сигнала
<.
t0
1., > 0
45 импульса на выхоле элемента НЕ 35 <-танавливается единичный потенциал. Который совместно с сигналом с выхода тригI гр;> .! разрешает проx()æ:)t нис T;tt THBI ii импульсов с выхода генератора 17 через элемент И 23. Эти импульсы поступают на вхол делителя 30 частоты, который умс нь»IaeT их частоту в (m+n) раз и выдает на вхол счетчика 34, который формирует адреса выхочов лечультиплексорll 18 1 lîãêî,>ьку IHcòîòà импульсов на вхоле счстчика 34 B
3 раза выше частоты следования элементов и >ображения (f), то на выходах лемультиплекгора 18 импульсы форчируются с часг < > .>. < > и
При поступлении на вход блока управления импульга, соответствующего строчному гинхр )импульсу, на выходе элечента HF. 35
t (г;I ll,< влияя< тся нулевой потенциал, за npelit Ii(>IIII>é и р<>хожденис TB KToBht x им пульсов и< р< > элемент И 23 и форчирование импульс(>в на выхолах демультиплексора 18. По (>l <)kIB олока управления возобновляется. !!х>пхльгы (первого и второго выходов деч It THII >еh(îðà 18 поступают соответственн > н;> первый и третий выходы блока 16 упр;>в 1(ния. Импульсы с третьего выхода деч .<ьтиплексора 18 олновременно поступают на k>lifo> лечителя 31 частоты и на входы э tемент(>в И 24 и 25. Сигнал второго выхода триггсра 21 выдается на четвертый выход блока 16 управления и одновременно разрешает прохождение этих импульсов через элемент И 25 на девятый выход блока 16 управления. Единичный потенциал с второго выхода триггера 20 разрешает прохождение сигналов с первого и второго выходов триггера 21 через элементы И 26 и 27 на десятый и двенадцатый выходы блока 16 управления г<>ответственно. Делитель 31 частоты умень<пает частоту поступающих на его вход импульсов в >М раз, формируется импульс по окончании кодирования устройством кадра изображения. Этот импульс выдается на второй выход блока 16 управления и одновременно переключает триггер 19 в нулевое состояние, триггер 22 — в единичное, триггер 21 — в единичное состояние и разрешает формирование триггером 20 импульса.
В результате блокируется прохождение импульсов через элемент И 23 (до прихода импульса, соответствующего кадровому синxpoH÷ïóëüñó на входе блока 16 управления), разрешается прохождение тактовых импульсов через элемент 29. Единичный потенциал с первого выхода триггера 21 выдается на пятый выход блока 16 управления, разрешает прохождения сигналов через элемент
И 24 на одиннадцатый выход блока 16 управления и поступает на вход элемента И 27.
Импульс, формируемый триггером 20 на вто! (33352 3 через элем(нты l 26 "(3. ык! )«ьи ил;пульсы, пройдя чер(! v.lt мгн1 И 2((, >(ог(упак>т на вход делителя . 32 (ясlo I >, который у леньшает их частоту «,3 пя «>, В результате импульсы г з((гг»то« (r>7+ и), поступают EI3 седьмой выхоl блс>кы упрявле! ия и однОВрРменно l!3 вход,ц, н ((л я . 33 ч()г <оты. Последни Й y л!(Ньlllii< T 13<" <> > И>>(>(у, >ь(»B В (m+rf ) рлз и выдает импулы ы г гягтотой на Вход
:элемента И 2>3. 1«(ит«льн»гть импульсы, формиру(>мого три!.i«ром 2(), тлковя, что за это
ВРЕМЯ ВЫ (;)Рт«Я (rr< r, f ИМПУЛЬГОВ На СЕДЬ 4oЙ Вь! vol! бл»к>! 1(> ) lip« B>1(Hия и Один импульс fl;! Вх»,! -э lt мt и Гii И 28 (I<) окончании это! о и мил. (! (ч! ilil и(pf(»M Выходе триггера 20 угтян()в (ин><ется единичный потенциал, разрешающий lfp»x()ж,f«>IH«сигналов с выходов трипер;i 2, чер(. эл(л(< нты И 2() и 27 нл двенядця Г>(>(H,T((Hf »iff «ыходы блока 6 управления г(и)тв«тгтВРHH», 3 также импульсов с вых»дя I< IHI(л>l . 33 чягготы через элемен Г
И 2(3 ня >>о I л(о>(«! (х.>;I б !()KB 16 управления.
По при,о.(v ил(пл. ьгii ня дополнитсльныи
«го Bx() (l,>HI I t р 2 . Ilt (и к,(юч;и I(я ня ffvi>t >
В<к со(г»я IHt, бл(>кирх я пр»х»жд(ние такт Вых Ifv! Il льс»в и р 3 .I(мент И 2 .1 и выда;у
ИМ((УЛЬ(()8 Г («(ЬМ<,Г» и >ИИ hi>1»IО ВЫХОДОВ
6,1»Hil 16 л пр;! «.ц и ни (!)<)()Вь . !а и«О )(7< Г< нил
1. У«òp»H< TB() I. IH m.i!Tèÿ Гелевизи»нных гигнал»В цв(тно(о из»бр((жения, г<)д«ржа>цее пог.ид»вят«льн» cot!HHpf(!!bit- ii«3логоцифр»вой преобразователь (AIIII1. регистр, блок tp;IB!i(ния и элем«и. ИЛИ первый и
ВТ»рой бл >ки (>,(л(ят«, (<ы,<>д(я кот»рых <>Одк I Y) и llhl к «ходы и пр«обря:«>Вате>(я кода чPðt 3 блок эз(м(нт»В И. (И, к управляющему
Входу которого ll<) (ключен Выход ф»рмироBаlp (!я колл ин;р»низяции, 3 т; кже первый, Второй и третий tч«THèêè, коммутатор и блок установки онори<н.() уровня, вход ко)(эр(э! <э соединен г HI!+op!(<;Ii!Hofчены соответственно к синхровходу и к Входу гбро 3 регист<13, гретий выход — к тактовому
Вх<)дv 6. >< > кil (pя (ill<. и и я, чpтBp1)тl>! Й и I>ятhl Й
ВЫ ХО1Ь! Г»ОТВ(! (ГB(i(ll» К ПРРВ<>МУ И В ГОрол(у упры Влян)(цим вх»дыл(кол(л(уT(i Top>I, ci н>«стой и с«дьл«>й Вых»ды 61»hii . НрлвлеflH B П»ДКЛ К)>((Hhl < »ОТВРТГ1 B(II«<) К Х IIPB f!. IHK)lliH>>I ВХ» (3М ф<>РЧИPOB;IГЕ !5! К» !.1 < ННVР<)НИ(ыции и Il pt <>бра (»Вытгля к»дя, г)<(чан щсс (<ч ТрМ чт», <. Н<. I hê i у проц(гни >! устроЙ(твя путел< иск IK»f(ни я р(! и(трОВ, 6.1»кя (р((Внения, . !Bv х -э.1ечент<)н >>(:((ржки, B н(ГО ВВ<>лены дополнительнь(й эг!«л((>>1 И,.((Р(, 1lðè этом инф< рмяци»нны(. Вых»ды it(1(I н»дклк.чены к другил! «х»зял! б i»KB гря«>и ния и к первь(л(инф»рмяци»иным «хо >3м первого и второго 6.I(>h<)B !!I(мя(и, к f<Л! «V<) )(!Л! К« »Р<>Х ПОДК (К)ЧЕНЫ
В lk»;ii, ) (I(Г IHK;i, Выход сИГНала
lit:p(ll»лн(«я к»("р: г» Iloëê Iio fåí к другому
B.t() () эл(и(>< >3 И, IИ, выход которого подь.>к>ч(н к Вх»дv»бнуления первого счетчика и к первому входл коммутатора, к второму входу которого подключен восьмой выход
6)л<эка управления, а первый и второй выходы коммутатора подключены соответственно к счетным Входам Второго и третьего счетчик»в, выхо;(ы сигнала «Нулевое состояние» которых через дополнительный элемент
И. 1И подключены к дополнительному входу олокя управления. первый управляющий вход коммутатора соединен соответственно с п«рвым управляющим входом второго счетчика и с вторым управляющим входом третьРг» счетчика, а второй управляющий вход коммутлторя гоединен с вторым управляюп<и л! вход(эм второго счетчика и с первым управляющим входом третьего счетчика, выходы которого подключены к адресным вхо20 (3v(«то(изг» бл.>кя памяти, а Выходы второго гч«тчикя подк.ilo÷åíû к адресным входам (и рвого блока памяти, к первому и второму управлякпцим Входам которого подключены гоот«ет(твенно девятый и десятый выходы
6.! >Ка управления, одиннадцатый и двенад25
>l,3 тый выходы которого подключены соотBpT«TBpffHo к первому и второму управляю (цим входам второго блока памяти, а тактоВый вход блока сравнения соединен со счетным Вх»дом первого счетчика.
2. Устройство по и. 1, ог>7ича>ощееся тем, что блок управления выполнен в виде по< I(. !îBàòåëüHo соединенных генератора так-»Вых импу.>ьсов, первого элемента И, перВ )>(> делителя частоты, счетчика, демульти35 пл«ксоря и Вторг>го делителя частоты, вход к<>г»рог» соединен с первыми входами второго и трстьего элементов И, а выход втор >ГО делителя частоты соединен с первым н.v()!loM первого триггера, с входами второго
40 и (р«1ьего триггеров и с первым входом четВертого триггера, причем выход первого триггера соединен с вторым входом первого эл«мента И и с управляющим входом демультиплексора, первый выход второго триг(< p3 соединен с первыми входами четвертого, 4<; (ят»г > и цц стого элементов И, первый выход (ретьего триггера со«динен с вторыми вхо IiiMH третьего и четвертого элементов И, ВГ»рой выход третьего триггера соединен
В)ОРЬ<МИ ВХОДВМИ ВТОРОГО И ПЯТОГО Э1РЧЕН«И, Bhlxoд ч(твертого триггерз соединен
:>О « I t ðBûì входом седьмого элемента И. к второл>у н. îду которого подключен выход генер-:тора тяктовых импульсов, 3 выход седь.«>!» элем«нты И соединен через посзедова «льн» (Оединенн((е третий и четвертый дели гс IH чы T»Thl г вторым вхо loм шестого
)fH мента И, трс (if>f вход первого элемента И
<ндинен г Выходом лемента НЕ, вход ко,;>роп> tоедин«н г вторым Входoм первого
>рнгг«ря и я«ля<тгя входом блока управ1633523
10 ход шестого элемента И, выходы третьего, пятого, второго и четвертого элементов И являются соответственно первым, вторым. третьим, четвертым, пятым, шестым, седьчым, восьмым, девятым, десятым, одиннадцатым и двенадцатым выходами блока управления.
1б, 1бтп
1б5
Жа
Поставитедь Б Евдокимова
1<крсд Л Кран < к Корректор 1 Пидиненк<>
Тира к 396 Подписное
Редактор Н Рогулич
Заказ 623
ВНИИПИ Государственного комитета оо изобретениям и открытиям нрн ГI<,H! <.(.(.Р
113035, Москва, Ж,35, Раз <ясная наб, д. 4, 5
Производственно-издательский комбинат «Патент», г. Ужгород, 1д Гагарин;<, I() I ления, допол нительиым входом которого является второй вход четвертого триггера, а первый выход демультиплексора, выход второго делителя частоты, второй выход демультиплексора, первый и второй выходы третьего триггера, второй выход второго три гера, выход третьего делителя частоты, вы1бц
1бу
1бд
1бю
1бд
1бд