Буферное запоминающее устройство
Иллюстрации
Показать всеРеферат
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК
„„SU,, 1635220 А 1
151)5 С 11 С 19/00
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К АBTOPCKOMV СВИДЕТЕЛЬСТВУ
Ю
ГОСУДАРСТВЕННЬ1Ч1 НОМИТЕТ по изоБРетениям и ОТКРытиям
ПРИ ГННТ СССР (21) 4651414/24 (22) 13.02.89 (46) 15.03.91. Бюл. Ф 10 (72) В.Г.Околотенко, А.А.Щербак, В. Г,Федоров, И,Д.Шульгина, А, Г. Бондаренко и С.Ф.Мутеремов (53) 68 1.327.6 (088 .8) (56) Авторское свидетельство СССР
М 651412, кл. G 11 С 19/00, 1977.
Авторское свидетельство СССР
Ф 1241288, кл. С 11 С 19/00, 1984. (54 ) БУФЕРНОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО (57) Изобретение относится к вычислительной технике и может быть исИзобретение относится к вычислительной технике и может быть использовано в системах передачи и приема данных, например, в качестве входных буферных регистров, Целью изобретения является повышение надежности устройства.
Схема устройства представлена на чертеж».
Буферное запоминающее устройство содержит группу элементов И 1, выходы которых соединены с соответствующими входами регистра 2. Выход многовходового элемента ИЛИ-НЕ 3 соединен с обнуляющим входом счетчика 4 импульсов, входом запуска генератора
5 импульсов, Тактовый вход счетчика
4 импульсов соединен с выходом генератора 5 импульсов, разрядные вы2 пользовано при построении буферных запоминающих устройств в системах передачи и приема данных, например, в качестве входных буферных регистров. Цель изобретения — повышение надежности. Устройство содержит группу элементов И 1, регистр 2, многовходовый элемент ИЛИ-НЕ 3, D-триггер 7. Введение в устройство генератора 5 импульсов с внешним запуском, счетчика 4 импульсов и дешифратора 6 позволяет отличить полезную информацию от ложной и существенно повысить надежность функционирования устройства. 1 ил. ходы счетчика 4 импульсов (кроме старшего) соединены с входами дешифратора 6. Выход дешифратора 6 соединен с входом установки в единичное состояние D-триггера 7, тактовый вход которого подключен к выходу старшего разряда счетчика 4, D-вход триггера 7 соединен с выходом элемента ИЛИ-НЕ 3. Информационные входы
8 устройства подключены к входам элемента ИЛИ-НЕ и к первым входам элементов И группы, вторые входы которых соединены с выходом D-триггера.
Устройство работает следующим образом.
Перед началом работы D-триггер 7 обнуляется (цепи обнуления условно не показаны). Группа элементов И 1 заблокирована сигналом низкого уровня
1635220 с прямого выхода D-триггера 7, На выходе дешифратора 6 в исходном состоянии — сигнал низкого логического уровня.
Информационные входы 8 в отсутствии сигнала также имеют низкие логические уровни, поэтому на выходе элемента ИЛИ-НЕ в исходном состоянии
35 присутствует сигнал высокого логи- 1р ческого уровня, блокирующий счетчик
4 импульсов по обнуляющему входу и генератор 5 импульсов по входу запуска, благодаря чему генерация импуль1 сов не происходит. 15
Входной код в виде импульсов единичного уровня определенной длительности поступает одновременно на первые входы группы элементов И 1 и входы многовходового элемента ИЛИ-НЕ
3. Поскольку хоть в одном разряде входной кодовой комбинации присутствует единичный уровень, на выходе элемента ИЛИ-НЕ 3 на время действия полезного сигнала устанавливается 25 низкий логический уровень, запускающий генератор S импульсов и снимающий блокировку со счетчика 4 импульсов по обнуляющему входу, Счетчик 4 ,наполняется поступающими с выхода ге- 3р нератора 5 на его тактовый вход импульсами. При достижении счетчиком
4 импульсов заданного состояния (по времени это соответствует моменту, примерно равному половине длитель,ности входных импульсов) срабатывает дешифратор 6, устанавливающий сигналом высокого логического уровня
D-триггер 7 в единичное состояние, Сигнал высокого логического уровня с выхода D-триггера 7 разблокирует группу элементов И 1 по вторым входам, которые пропускают входную кодовую комбинацию с информационных входов 8 устройства на соответствую в 45 щие входы регистра 2. При этом соответствующие разряды регистра 2 устанавливаются в единичное состояние, т.е ° происходит запись информации, По достижении счетчиком 4 импульсов такого состояния, когда на выходе старшего разряда появляется сигнал высокого логического уровня, D-триггер 7 устанавливается в нулевое состояние, поскольку на его D-входе присутствует уровень 0 с выхода элеfl 11
55 мента ИЛИ-НЕ 3 (кодовая посылка еще не закончилась). Переключившись, D,триггер 7 блокирует по вторым входам
I группу элементов И 1, благодаря чему запись прекращается °
Изменение в дальнейшем логических уровней на информационных входах
8 устройства не оказывает влияния на состояние регистра 2.
Минимальный интервал времени между срабатыванием дешифратора 6 и переключением в нулевое состояние Dтриггера 7 определяется временем, необходимым для надежной записи входной информации в регистре 2,максимальный— длительностью кодового импульса, При поступлении на информационный вход 8 устройства импульсной помехи, длительность которой значительно меньше длительности кодового импульса, запись ложной информации в регистр 2 не происходит, так как за время действия помехи не успевает достаточно наполнить счетчик 4 импульсов, следовательно, дешифратор 6 не сработает и D-триггер 7 не откроет группу элементов И 1. После прекращения действия помехи сигналом высокого логического уровня с выхода элемента ИЛИ-НЕ 3 обнуляется счетчик 4 импульсов, блокируется генератор 5 по входу внешнего запуска, т ° е. устройство возвращается в исходное состояние, В качестве счетчика 4 импульсов могут быть использованы двоичные счетчики соответствующих серий микросхем, разрядность которых определяется длительностью поступающих кодовых импульсов и частотой генератора 5.
Например, если длительность кодового импульса в 8-10 раз больше периода генерируемой генератором 5 частоты, то достаточно использовать четырехразрядный двоичный счетчик (например, 155ИЕ5, 564ИЕ10 и др.)..
Дешифратор 6 для приведенного примера может быть реализован, например, на элементе 2И, на входы которого подаются сигналы с выхода первого и третьего разрядов счетчика 4. Выход старшего (четвертого) разряда счетчика необходимо подключить к тактовому входу D-триггера, Частота, на которую настраивается генератор 5, определяется длительностью кодовых посылок и длительностью возможных помех, поступающих с линий связи на информационные входы устройства.
Составитель В.Фокина
Редактор М.Циткина Техред К.яндык
Корректор М.Максимишинец
Заказ 758 Тираж 352 Подписное
ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР
113035, Москва, Ж-35, Раушская наб., д. 4/5
Производственно-издательский комбинат "Патент", r. Ужгород, ул. Гагарина, 101
5 16352
Таким образом, изобретение позволяет дифференцировать полезную и ложную информацию, что существенно повышает надежность функционирования бу5 ферного запоминающего устройства.
Формула и з о бр ет ения
Буферное запоминающее ус тройс тво, содержащее регистр, входы которого подключены к выходам элементов И груп-пы, первые входы которых являются информационными входами устройства,элемент ИЛИ-НЕ и триггер, выход которого соединен с вторыми входами элемен- 15 тов И группы, о т л и ч а ю щ е е с я тем, что, с целью повышения надежнос206 ти устройства, в него введены счетчик импульсов, дешифратор и генератор импульсов, выход которого соединен с тактовым входом счетчика импульсов, обнуляющий вход которого соединен с выходом элемента ИЛИ-НЕ, входом запуска генератора импульсов и D-входом триггера, выходы разрядов, кроме старшего, счетчика импульсов соединены с входами дешифратора, выход которого подключен к входу установки триггера, тактовый вход которого соединен с выходом старшего разряда счетчика импульсов, входы элемента
ИЛИ-НЕ подключены к первым входам элемента И группы.