Аналоговое запоминающее устройство

Иллюстрации

Показать все

Реферат

 

Изобретение относится к автоматике и контрольно-измерительной технике и может быть использовано в системах сбора и обработки аналоговой информации. Цель изобретения - повышение точности устройства - достигается за счет введения четырех дополнительных переключателей с соответствующими функциональными связями . 1 ил.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (19) (И1

222 А1 (51) 5

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К А BTOPCKOMV СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И OTKPblTHRM

ПРИ ГКНТ СССР (21) 4424733/24 (22) 11.05.88 (46) 15.03.91. Бюл ° 1(10 (72) А.В.Водеников (53) -68 1.327.66 (088.8) (56) Авторское свидетельство СССР (1277212, кл. G 11 С 27/00, 1985.

Патент СНА 1(" 3304507, кл. 328-151, опублик. 967.

Изобретение относится к автоматике и контрольно-измерительной технике и может быть использовано в системах сбора и обработки апалоговой информа ции .

Целью изобретения является повышение точности устройства.

Функциональная схема устройства приведена на чертеже.

Устройство содержит операционные усилители (ОУ) 1-3, накопительные элементы на конденсаторах 4, 5, согласующие элементы на резисторах 6-8 и переключатели 9-15.

Аналоговое запоминающее устройство работает следующим образом, Устройство относится к двухтактным аналоговым запоминающим устройствам, в которых в каждом такте внешнего управляющего сигнала одна часть устройства работает в режиме выборки, а другая — в режиме хранения. Так, в предложенном устройстве если на

2 (54 ) АНАЛОГОВОЕ ЗАПОМИНАЮЩЕЕ УСТРОЙСТВО (57) Изобретение относится к автоматике и контрольно-измерительной технике и может быть использовано в системах сбора и обработки аналоговой информации. Цель изобретения — повышение точности устройства — достигается эа счет введения четырех дополнительных переключателей с соот ветствующими функциональными связями. 1 ил. вход управления подан сигнал "0", . то переключатели 9-15 находятся в состоянии, показанном на чертеже.

В этом случае входное напряжение устс ройства через ОУ 1 и переключатели 9, t1 подается на конденсатор 5 и отслеживается на нем, причем ОУ 1 охвачен глубокой отрицательной обратной связью через ОУ 3 и переключатель 15, в то время как ОУ 3 охвачен местной отрицательной обратной связью через переключатели 13 и 15. Тем самым достигается высокая точность записи входного напряжения на конденсатор 5. В том же такте напряжение с конденсатора 4, записанное в предыдущем такте, подается на выход устройства через ОУ 2, работающий в режиме повторителя напряжения, поскольку напряжение с выхода ОУ 2 поступает на его инвертирующий вход через переключатели 12 и 14, причем падение напряжения на сопротивлении

1635222 ключа в переключателе 14 от тока, протекающего в нагрузку, компенсируется с помощью ОУ 2. Это обеспечивае достижение более высокой точности в предложенном устройстве по отношению к прототипу, Кроме того, повышение точности достигается за счет меньшего тока утечки конденсатора 4 через закрытый ключ в переключателе

10 так как на его вход подается выходное напряжение устройства через открытый ключ переключателя 10. формула изобретения

Аналоговое запоминающее устройство, содержащее первый операционный усилитель, неинвертирующий вход которого является входом устройства, а выход соединен с входом первого переключателя, первый и второй накопительные элементы на первом и втором конденсаторах, одни обкладки которых соединены с неинвертирующими входами соответственно второго и третьего операционных усилителей, выходы которых подключены к информационным входам соответственно второго и третьего переключателей, инвертирующий вход первого операционного усилителя соединен с первым выходом второго переключателя и вторым выходом третьего переключателя, первый выход которого соединен с вторым выходом второго переключателя и является выходом устройства, первый, второй и третий согласующие элементы на первом, втором и третьем резисторах, первые выводы первого и второго резисторов соединены с другими обкладками соответственно первого и второго конденсаторов, первый вывод третьего резистора соединен с шиной нулевого потенциала устройства, второй вывод — с инвертирующим входом первого операционного усилителя, о т— л и ч а ю щ е е с я тем, что, с целью повышения точности устройства, в него введены четвертый, пятый,шестой и седьмой переключатели, информационные входы четвертого н пятого переключателей подключены соответственно к первому и второму выходам первого переключателя, первый выход четвертого и второй выход пятого переключателей соединены с неинвертирующими входами соответственно второго и третьего операционных усилителей, инвертирующие входы которых соединены с информационными входами

I соответственно шестого и седьмого пе25 реключателей, первые выходы пятого и седьмого переключателей и вторые выходы четвертого и шестого переключателей соединены с вторым выходом второго переключателя, второй выход треgp тьего переключателя соединен с первым выходом шестого переключателя и с вторым выходом седьмого переключателя, вторые выводы первого и второго резисторов подключены к шине нулевого потенциала устройства, управляющие входы всех переключателей объединены и являются входом задания режима устройства.

f 635222

Составитель Н.бонкарев

Редактор М.Циткина Техред M.@ ac

Корректор M.Èàêñèìèøèíåö

Заказ 758 Тираж 343 Подписное

BHHHIIH Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Иосква, Ж-35, Раушская наб., д. 4/5

Производственно-издательский комбинат "Патент", r Ужгород, ул, Гагарина, 101