Умножитель частоты следования импульсов
Иллюстрации
Показать всеРеферат
Изобретение относится к импульсной технике и может быть использовано в синтезаторах частот. Цель изобретения - повышение надежности в работе умножителя - достигается за счет того, что в умножитель, содержащий последовательно соединенные генератор 1 импульсов, делитель 2 частоты , RS-триггер З, первый 4 и второй 5 элементы И, реверсивный счетчик 9. преобразователь 10 код - напряжение, а также инвертор 6 и формирователь 7 импульсов, введены генератор 11 тактовых импульсов, первый 12 и второй 13 D-триггеры, блок 14 сигнализации и третий элемент И 15. При нарушении синхронной работы кольца ФАПЧ прекращается формирование выходного сигнала и срабатывает сигнзпизация. 1 з.п. ф-лы, 1 ил. сл с ( со о ю оо CJ
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК (5!)5 Н 03 В 19/00
ГОСУДАРСТВЕННЫЙ КОМИТЕТ
ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ
ПРИ ГКНТ СССР
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4333061/21 (22) 24.11.87 (46) 23.03.91. Бюл. 1Ф 11 (72) Г,А.Томилов, В.И.Балабай, И,И.Лозовский и E.À.Êîìàðîâ (53) 621.374.4 (088.8) (56) Авторское свидетельство СССР
t4 1261110, кл. Н 03 К 23/00, Н 03 В 19/00, 30.09.86.
Авторское свидетельство СССР
N. 11227700888822, кл. Н 03 К 3/72, 18,06,85. (54) УМНОЖИТЕЛЬ ЧАСТОТЫ СЛЕДОВАНИЯ ИМПУЛЬСОВ (57) Изобретение относится к импульсной технике и может быть использовано в син„, Ы, „1636983 Al теэаторах частот, Цель изобретения — повышение надежности в работе умножителя— достигается за счет того, что в умножитель, содержащий последовательно соединенные генератор 1 импульсов, делитель 2 частоты, RS-триггер 3, первый 4 и второй 5 элементы И, реверсивный счетчик 9. преобразователь 10 код — напряжение, а также инвертор 6 и формирователь 7 импульсов, введены генератор 11 тактовых импульсов, первый 12 и второй 13 O-триггеры, блок 14 сигнализации и третий элемент И 15. При нарушении синхронной работы кольца
ФАПЧ прекращается формирование выходного сигнала и срабатывает сигнализация.
1 з,п. ф-лы, 1 ил.
1636983
15
25
40
50
Изобретение относится к импульсной технике и может быть использовано в синтезаторах частот и многоканальных системах передачи.
Цель изобретения — повышение надежности работы, заключающееся в устранении сигналов с частотой, отличной от заданной, стабилизации основных характеристик кольца ФАПЧ и контроля за синхронной работой умножителя за счет введения генератора тактовой частоты, блока контроля за синхронной работой умножителя и блокировки выхода для сигналов с частОтой, отличной от заданной.
На чертеже приведена структурно-электрическая схема умножителя.
Умножитель содержит генератор 1 импульсов, делитель 2 частоты, RS-триггер 3, первый 4 и второй 5 элементы И, инвертор
6, формирователь 7 импульсов, реверсивный счетчик 9, преобразователь 10 код— напряжение, генератор 11 тактовых импульсов(ГТИ), первый 12 и второй 13 D-триггеры, блок 14 сигнализации и третий элемент И
15, . Выход генератора 1 импульсов соединен с входом делителя 2 частоты, выход которого соединен с входом установки в "1"
RS-триггера 3, прямой выход которого соединен с первым входом первого элемента И
4, а инверсный выход — с первым входом второго элемента И 5, второй вход которого соединен с выходом инвертора 6, вход которого соединен с вторым входом первого элемента И 4 и выходом формирователя 7 импульсов, вход которого соединен с входом установки в "0" RS-триггера 3 и входной шиной 8 устройства.
Вход обратного счета реверсивного счетчика 9 соединен с выходом первого элемента И 4, вход прямого счета — с выходом второго элемента И 5, а выход — с входом преобразователя 10 код — напряжение, выход которого соединен с входом генератора
1 импульсов.
Выход генератора 11 тактовых импульсов соединен с третьими входами первого элемента И 4 и второго элемента И 5.
Вход синхронизации первого D-триггера 12 соединен с выходом делителя 2 частоты, информационный вход его — с инверсным выходом RS-триггера 3, а вход установки в "0" — с инверсным выходом второго 0-триггера 13, вход синхронизации которого соединен с входной шиной 8 устройства, информационный вход — с прямым выходом RS-триггера 3, а вход установки в "0" — с общей шиной, Вход блока 14 сигнализации соединен с инверсным выходом первого D-триггера 12.
Первый вход третьего элемента И 15 соединен с выходом генератора 1 импульсов, второй вход — с прямым выходом первого
D-триггера 12, а выход — с выходной шиной
16 устройства.
Умножитель работает следующим образом, Пусть 1вых< N fBx ° где fBblx — частота следования импульсов на выходе устройст-, ва, f» — частота следования импульсов на входе устройства, à N — коэффициент умножения частоты. Тогда раньше появляется импульс на входе 8 устройства, который устанавливает триггер 3 в состояние "0" и одновременно обеспечивает формирование импульса на выходе формирователя 7 импульсов, по окончании которого формируется импульс на выходе инвертора 6.
Импульсы с выхода генератора 1 поступают на вход делителя 2 частоты с коэффициентом деления N, на выходе которого появляется импульс, который устанавливает триггер 3 в состояние 1.
В результате логического умножения сигналов в элементе И 5 на входе flpAMol.o счета реверсивного счетчика 9 появляются импульсы, сформированные ГТИ 11, за счет чего происходит увеличение управляющего напряжения на выходе преобразователя 10 код — напряжение, что приводит к увеличению частоты следования импульсов, сформированной генератором 1.
Следующий импульс с выхода делителя
2 частоты появляется раньше, чем в предыдущем случае, что приводит к уменьшению разности фаз сравниваемых частот, Этот процесс продолжается до тех пор, пока разность фаз сравниваемых частот не станет близкой к нулю.
Если 4вых > N 4х, тогда импульс на выходе делителя 2 частоты появляется раньше, чем в предыдущем случае, что обеспечивает появление импульсной последовательности, сформированной ГТИ 11 на входе обратного счета реверсивного счетчика 9, что приводит к уменьшению. управляющего напряжения на выходе преобразователя 10 код — напряжение, за счет чего уменьшается частота следования импульсов, сформированных генератором 1.
Следующий импульс с выхода делителя
2 частоты появляется позже, чем в предыдущем случае, что приводит к уменьшению разности фаз сравниваемых частот; Укаэанные циклы повторяются до тех пор, пока разность фаз сравниваемых частот не станет близкой к нулю. Таким образом, устанавливается синхронный режим работы.
Триггеры 12 и 13 осуществляют контроль за синхронной работой кольца ФАПЧ.
1636983.Формула изобретения
1. Умножитель частоты следования импульсов, содержащий генератор импульсов, выход которого соединен с входом делителя частоты, выход которого соединен с входом установки в "1" RS-триггера, прямой выход которого соединен с первым входом первоСоставитель О.Бодряшова
Техред М.Моргентал Корректор И,Муска
Редактор В.Данко
Заказ 823 Тираж 452 Подписное
ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР
113035, Москва, Ж-35, Раушская наб., 4/5
Производственно-издательский комбинат "Патент", г. Ужгород, ул.Гагарина, 101
При синхронной работе, т.е. при поочередном поступлении импульсов на входе 8 и на выходе делителя 2 частоты, оба триггера 12 и 13 находятся в состоянии "1". Таким образом, через элемент И 15 на выходе устройства 16 появляются импульсы, формируемые генератором 1.
При нарушении синхронизма, например, на вход синхронизации О-триггера 13 поступают подряд два импульса с входа 8 устройства, тогда триггер 13 переключается под воздействием второго импульса в состояние "0", что обеспечивает переключение триггера 12 также в состояние "0" за счет связи между ними, При этом появляется сигнал, формируемый блоком 14, и прекращается поступление импульсов на выход
16 эа счет элемента И 15. При поступлении с выхода делителя 2 частоты на вход синхронизации триггера 12 подряд двух импульсов переключается в состояние "0" триггер
12, что обеспечивает также срабатывание блока 14, и на выходе элемента И 15 импульсы отсутствуют.
Сигнал устройства контроля синхронной работы умножителя на выходе блока 14 при появлении неисправности в умножителе может быть использован для обеспечения автоматического переключения на резервный умножитель, что в целом повышает надежность синтезатора частот, го элемента И, а инверсный выход — с первым входом второго элемента И, второй вход которого соединен с выходом инвертора, вход которого соединен с вторым входом первого элемента И и выходом формирова5 теля импульсов, вход которого соединен с входом установки в "0" RS-триггера и входной шиной устройства, реверсивный счетчик, вход обратного счета которого соединен с выходом первого элемента И, 10 вход прямого счета — с выходом второго элемента И, а выход — с входом преобразователя код — напряжение, выход которого соединен с входом генератора импульсов, отличающийся тем, что, с целью
15 повышения надежности работы, в него введены генератор тактовых импульсов, выход которого соединен с третьими входами первого и второго элементов И, первый 0триггер, вход синхронизации которого сое20 динен с выходом делителя частоты, информационный вход — с инверсным выходом RS-триггера, а выход установки в "0"— с инверсным выходом второго D-триггера, вход синхронизации которого соединен с
25 входной шиной устройства, информационный вход — с прямым выходом RS-триггера, а вход установки в "0" — с общей шиной, третий элемент И, первый вход которого соединен с выходом генератора импульсов, 30 второй вход — с прямым выходом первого
D-триггера, а выход — с выходной шиной устройства.
2. Умножитель по п.1, о т л и ч а ю щ и йс я тем, что, с целью сигнализации о нару35 шении синхронной работы умножителя, дополнительно введен блок сигнализации, вход которого соединен с инверсным выходом первого D-триггера.