Временное программное устройство
Иллюстрации
Показать всеРеферат
Изобретение относится к системам программного управления технологическими процессами и может быть использовано в устройствах, работающих по временной программе. Цель изобретения - упрощение схемы устройства и увеличение количества программируемых временных уставок. Устройство содержит блок оперативной памяти 1, блок управления 2 с кнопками Запись, 0/1 и Считывание, RS- триггер 3, формирователь импульсов 4 2 ил
СОЮЗ СОВЕТСНИХ
СОЦИАЛИСТИЧЕСКИХ
РНтЬ ЬЛИН
„„SU„„1644091
А1 (g1)5 С 05 В 19/08
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
За/ICb д/) ЕжгтыЮаю
ГОСУДАРСТВЕННЫЙ КОМИТЕТ
ПО ИЗОБРЕТЕНИЯМ И ОЧНРЫТИЯМ
ПРИ ГКНТ СССР
К АВТОРСКОМУ СВИДЕТЯЛЬСТВУ
1 (21) 4608327/24
1 (22) 23 . 11,88 (46) 23,04,-9 1« .Бюл, Р 15 (71) Производственное объединение
"Оснастка" (72) И,В, Ильченко (53) 621,503,55(088,8) .(56) Авторское свидетельство СССР
Р 875500, кл. Н 01 Н 43/00, 1980.
Мальцева Л„A., Фрайберг 3,N,, Ямпольский В.С. Основы цифровой техники, — M„: Радио и связь, 1986, (54) ВРЕМЕННОЕ ПРОГРАММНОЕ УСТРОЙСТВО
2 (57) Изобретение относится к системам программйого управления технологическими процессами и может быть использовано в устройствах, работающих по временной программе. Цель изобретения — упрощение схемы устройства и увеличение количества программируемых временных уставок. Устройство содержит блок оперативной памяти 1, блок управления 2 с кнопками
"Запись", "О/1" и "Считывание", RSтриггер 3, формирователь импульсов
4«2 ил..
3 1644091
Изобретение относится к, системам программного управления технологическими процессами и может быть использовано в устройствах, работающих по временной программе.
Цель изобретения — упрощение схемы устройства и увеличение количест- . ва программируемых временных уставок.
На фиг. 1 представлена схема устройства; на фиг. 2 — схема формирователя импульсов.
Устройство содержит блок 1 оперативной памяти, блок 2 управления с кнопочными переключателями "Запись", "О/1" и "Считывание", PS-триггер 3 и формирователь 4 импульсов. Последний соцержит инвертор 5, оцновибраторы
6 и 7 и элемент ИЛИ 8.
В исходном состоянии во всех 20 ячейках блока 1 оперативной памяти записан сигнал "0". При нажатии кнопки Считывание" на выходе блока 1 постоянно присутствует низкий уровень, независимо от адреса, определя- 25 емого значением времени, и RS-триггер 3 находится в исходном состоянии.
Если установить поочередно на часах значение времени, при котором должен быть выдан сигнал управления и посредством кнопки "Запись". при нажатии кнопке "0/1" записать в соответствующие ячейки блока 1 "1", то при достижении текущим временем этих значений на выходе блока 1 появляются импульсы (при включенной кнопке "Считывание" ), первый из которых изменяет состояние RS-триггера
3, на выходе которого появляется сиг° нал управления. В начале следующей 40 минуты формирователь 4 импульсов вырабатывает короткий импульс, который подается на вход RS-триггера 3 и возвращает его в исходное состояние.
Действие сигнала управления на выходе триггера прекращается. Таким образом, на выходе устройства в течение одной минуты присутствует сигнал управления. Он появляется на выходе в течение каждой минуты, при которой в соответствующей ячейке блока оперативной памяти записана "1".
Если необходимо поменять программу, на часах устанавливаются по очереди значения времени, при которых в блоке 1 записан сигнал "1", и нажатием кнопки "Запись" при ненажатой кнопке
"О/1" в соответствующих ячейках ОЗУ записывается "0". После этого набирается, новая программа.
Формула изобретения
Временное программное устройство, содержащее блок оперативной памяти, блок управления с. кнопками "Запись", "0/1" и "Считывание", первый выход которого соединен с информационным входом блока оперативной памяти, второй и третий выходы которого соединены с входами управления записью блока оперативной памяти, о т л и ч а ю щ е е с я тем, что, с целью упрощения устройства и увеличения колйчества программируемых временных уставок, в него дополнительно введены
RS-триггер и формирователь импульсов, выход которого соединен с R-входом
RS-триггера, а вход соединен с младшим разрядом адресного входа блока оперативной памяти, причем адресные входы блока оперативной памяти являются входами сигнала времени в тринадцатиразрядном коде, выход блока оперативной памяти соединены с Sвходом RS-триггера.
1644091
Составитель И. Слинько
Теиред Л.Сердюкова Корректор M,Ëåì÷èê
Тираж 485 Подписное комитета по изобретениям и открытиям при ГКНТ СССР
Москва, Ж-35, Раушская наб., д. 4/5
Редактор О. Юрковецкая
Заказ 1240
ВНИИПИ Государственного
113035, Производственно-издательский комбинат "Патент", r. Ужгород, ул. Гагарина, 101