Импульсный регулятор тока для активно-индуктивной нагрузки
Иллюстрации
Показать всеРеферат
Изобретение относится к вторич У ным источникам питания и может найти применение в автоматике,электроприводе и радиоэлектронике. Цель изобретения - повышение устойчивости работы. Цель достигается введением в схему дополнительного порогового элемента 10, выпрямительного элемента 6 и соответствующего выполнения логического блока. При этом элемент 10 позволяет фиксировать знак разности тока в RL-нагрузке и управляющего сигнала, что в сумме с предложенным выполнением логического блока и позволяет повысить ус гойчивость работы . 1 ил.
COIO8 СОВЕТСКИХ
РЕСГ1УВЛИК щ) С 05 Р 1/56
ГОСУДАРСТВЕННЫЙ КОМИТЕТ
ПО ИЗОБРЕТЕНИЯМ И (ЛНРЫТИЯМ
ПРИ ГКНТ СССР
1 (2I) 46)9505/07 (22) J 4.12.88 (46) 23,04.91. Бюл. !Ф- 15, (71) Куйбышевский институт инженеров железнодорожного транспорта им. И.Т.Елизарова (72) В.B.Ñàçîíoâ и В.Т.Барабаш (53) 621 ° 316.722.1 (088.8) (56) Авторское свидетельство СССР
11 1238046, кл. С 05 Г 1/56, 1984.
Авторское свидетельство СССР
11- 1432432, кл. С 05 Р 1/56, 1985. (54) ИИПУЛЬСНЫЙ РЕГУЛЯТОР ТОКА ДЛЯ
АКТИВНΠ†ИНДУКТИВН НАГРУЗКИ .(57) Изобретение относится к вторич!
Изобретение относится к электротехнике, а именно к преобразовательной технике, и может быть использовано при построении импульсных стабилизаторов и регуляторов тока в актив но-индуктивной нагрузке, а также более сложных стабилизаторов и регуляторов, в которых управление выходной координатой осуществляется с помощью промежуточной координаты — тока через линейный дроссель. Такие стабилизаторы и регуляторы находят широкое применение в автоматике, в электроприводе, в радиоэлектронике и.других областях техники.
Цель изобретения — повышение .устойчивости работы.
На чертеже представлена функциональная схема импульсного регулятора тока для активно-индуктивной нагрузки.,.SUÄÄ 3 644108 А 1.ным источникам питания и может найти применение в автоматике, электроприводе и радиоэлектронике. Цель изобретения — повышение устойчивости работы. Цель достигается введением в схему дополнительного порогового элемента 10, выпрямительного элемента 6 и соответствующего выполнения логического блока. При этом элемент
10 позволяет фиксировать знак разности тока в КЕ-нагрузке и .управляющего сигнала, что в сумме с предложенным выполнением логического блока и позволяет повысить устойчивость работы. 1 ил.
Регулятор имеет силовой коммутатор 1, выход которого подключен к
RL-нагрузке 2 с источником противоЭДС. В частном случае источник противоЗДС может отсутствовать. Силовой р коммутатор может быть выполнен по р любой схеме, например в виде последовательного ключа и шунтирующего диода (см.фиг.I) или в виде моста.
В цепь нагрузки включен датчик тока 3, выполненный, например,в виде С© измерительного резистора. Устройство управления регулятора содержит сравнивающий усилитель 4, интегратор 5, выпрямительный элемент 6, вычислительный блок 7, сумматор 8, три по- maL роговых элемента 9-11 два элемента
И 12 и 13 и RS-триггер 14. На входы сравнивающего усилителя 4 подключены выход датчика тока 3 и управляющий (опорный) сигнал 1ь. Выход срав° М! 644108
30 нивающего усилителя подключен к входам интегратора 5, вычислительного блока 7 (через выпрямительный элемент 6) и порогового элемента 10.
Выход интегратора подключен к входу порогового элемента 9 и одному из входов сумматора 8, к другому входу которого-подключен выход вычислительного блока. На входы вычислительного блока подаются также. напряжение U (в случае двухполярной модуляции) и противоЭДС. Выход сумматора подключен на вход порогового элемента 11.
К S-входу триггера 14 подключен выход элемента И 12 к входам которого подключены выходы пороговых элементов 9 и 10, и инверсный выход триггера. К R-входу триггера подключен выход элемента И 13, к входам 20 которого подключены выход порогового.элемента 11 и прямой выход триггера. Выходы триггера подключены к управляющим входам ключей силового коммутатора 1. Если коммутатор вы- 25 полнен в виде моста, то используются оба выхода триггера. Если ключ один (см.фиг.l), то используется только прямой выход триггера. Все элементы схемы являются типовыми.
Сравнивающий усилитель, интегратор, сумматор могут быть выполнены на операционных усилителях. Выпрямнтельный элемент 6 может быть выполнен на диоде или на операционном усилителе.
Вычислительный блок 7 состоит из умножителя 15, сумматоров 16,17,масштабирующего блока 18 и делителя 19.
Регулятор работает следующим образом, 40
В течение первого интервала такта управления, когда триггер 14 находится в состоянии 1, ключи мостового коммутатора находятся в состоянии соответствующем Б» + Уд у где 45
U — напряжение на выходе регулято1 ра; U — напряжение питания.Ток в нагрузке нарастает. Сигнал Q 1(t )
% на выходе интегратора 5 при iL (1-4 также нарастает от нулевого значения, 50 где i — текущий ток нагрузки
4 1 ь управлявший сигнал. Из-за наличия выпрямнтельного элемента 6 при т.е. при Q1„>0, сигнал pi< на вход вычислительного блока не поступает, йа выходе этого блока действует . сигнал ч 4 2)Uq (t )+1 (t+)g где 1 1 — индуктивность нагрузки;
Т.Р— длителЬность такта управле1 ния;
1 — напряжение противоЭДС,который всегда положителен.
Поэтому суммарный сигнал на выходе усилителя 8 Я также положителен,пороговый элемейт 1! находится в состоянии "0". Нри i p 9 i > сигналы
Q<(t ), QL(t") и Q<(t+) начинают уменьшаться. При Q>(t+) = О, пороговый элемент 11 переключается в состояние "1", единичный сигнал через элемент И 13 поступает íà R-вход триггера 14, переводит триггер в нулевое состояние. Ключи мостового коммутатора переключаются в состояние, соответствующее U » = -U а на выходе элемента И 13 устанавливается
"0". Ток ig начинает падать. При
i Lc i+ пороговЫй элемент 10 находится в состоянии "l" а сигнал Q на выходе интегратора 5 начинает расти.
При Q(1 ) = 0 пороговый элемент 9 переключается в состояние "1", через элемент И 12 íà S-вход триггера поступает сигнал "l ", триггер переключается в единичное состояние. Такт преобразования заканчивается. Поскольку интеграл от разности тока и управляющего сигнала i за этот
4 такт равен нулю, то средние значения тока iL и сигнала i < эа этот такт
° % равны между собой. При этом, если
U>(t), 1 t) н 1Ь(С) "в течение второ° %. го интервала такта преобразования остаются постоянные, ток il в конце такта отличается от сигнала i на
4 величину, близкую к заданному значел нию giL(Т;) . Процесс управления бу дет устойчивым. В предлагаемой схеме с максимальным быстродействием отрабатывают все изменения управляющего сигнала iL, при этом процесс
° % управления остается устойчивым, а на устойчивость не влияют изменения напряжения питания U и противоЭДС.
Например, если сигнал резко
% возрастает в момент времеий й» следующий за моментом переключения силового коммутатора в состояние,соответствуюцее U< = -13> (триггер 14 в нулевом состоянии), и если сигнал
Q(t ) при этом остается положительным в течение интервала времени,соответствующего i < > i „, то после того
° % как сигнал i превысит значение тоL ка iL срабатывает пороговый элемент
5 1 64
10 на выходе элемента И 12 сформируется единичный сигнал, триггер 14 переключится в единичное состояние.
На выходе силового коммутатора уста.навливается напряжение Г1 = +U,òoê
1 1 начинает возрастать. В системе сохраняется режим устойчивых автоколебаний, н процессе которых в каждом такте реализуется цель управления.
Таким образом, импульсный регулятор тока для активноиндуктинной нагрузки позволяет получить высокую точность регулирования тока при высоком быстродействии и хорошей устойчивости процессов. Использование регулятора особенно эффективно в условиях сильных помех со стороны источника питания и нагрузки и при быстрых изменениях управляющего сигнала.
Формула изобретения
Импульсный регулятор тока для активно-индуктивной нагрузки, содержащий силовой коммутатор, датчик тока нагрузки, сравнивающий усилитель, .инвертирующий вход которого подключен к выходу датчика тока, а неинвертирующий вход — к выводу для подключения источника управляющего сигнала, интегратор, к входу которого подключен выход сравнивающего усилителя, вычислительный блок,формирующий значение интеграла,от разности тока нагрузки и управляющего сигнала за промежуток времени от текущего момента времени до конца так4108 6 та преобразования при условии, что в текущий момент времени производится переключение силовых ключей коммутатора, а в конце такта преобразования разность тока нагрузки и управляющего сигнала принимает заданное значение, суммирующий усилитель, к входам которого подключены выходы интегратора и вычислительного блока,два пороговых элемента, к нходу первого из которых подключен выход интегратора, а к входу второго — выход суммирующего усилителя, и логический блок, к.входам которого подключены выходы пороговых элементов, а выход подключен к управляющим входам ключей силового коммутатора, о т л и— ч а ю щ и и -с я тем, что, с целью
29 повышения устойчивости работы, в него введен третий пороговый элемент, вход которого подключен к выходу сравнивающего усилителя, который через введенный выпрямительный элемент сое25 динен с входом вычислительного блока, а логический блок выполнен на RSтриггере и двух элементах И, причем
S-вход триггера подключен к выходу первого элемента И, к входам котороЗ0 ro подключены выходы первого и третьего пороговых элементов и инверсный выход RS-триггера, а R-вход триггера подключен к выходу второго элемента И, входы которого подключены к выходу второго порогового элемента
35 и прямому выходу триггера, при этом выходы триггера являются выходами логического блока.
4, 2