Дешифратор времяимпульсных кодов

Иллюстрации

Показать все

Реферат

 

Изобретение относится к автоматике и вычислительной технике и может быть использовано в системах телеуправления и передачи цифровой информации, иелью изобретения является повышение достоверности дешифратора . ПешиЛратор времяимпульсных кодов содержит генератор 1 тактовых импульсов , коммутатор 2, элемент И 3, элемент НЕ 4, элемент И-НЕ 5, счетчик 6 импульсов, триггеру 7-9, регистр 10 и блок 11 постоянной памяти . 1 ил ,

СОКИ СОВЕТСКИХ

СОЦЮЛИСТИЧЕСКИХ

РЕСПУЬ ЛИК (19) (И) Зц5 Н 03 М 9/00, C 06 F 9/22

ОПИСАНИЕ ИЗОБРЕТЕНИЯ н asrwmoMV СаиДатВЪатаи

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЭОБРЕТЕКИЯМ И ОТКРЫТИЯМ

ПРИ rNHT СССР (21) 4656219/24 (22) 27,02.89 (46) 30.04„91. Бюл. Р 16 (72) A.ll.Елагин и А,И,Козицкий (53) 681.325(088 ° 8) (56) Авторское свидетельство СССР

1462307, кп. Н 03 М 9/00, 1987. (54) PFlllHAPATOP ВРЕМЯИИПУЛЬС1ЫХ КОЛОВ (57) Изобретение относится к автоматике и вычислительной технике и может быть использовано в системах телеуправления и передачи цифровой информации, Лелью изобретения является повышение достоверности дешийратора.,дешифратор времяимпульсных кодов содержит генератор 1 тактовых импульсов, коммутатор 2, элемент И 3, элемент НЕ 4, элемент И-HF. 5, счетчик 6 импульсов, триггеры 7-9, регистр 10 и блок 11 постоянной памяти, 1 ил, 1646058

Таким образом, осуществляется синхронизация импульса помехи с тактовой частотой.

Синхронизированный импульс помехи с выхода триггера 7 поступает на вход установки S триггера 8 и устаИзобретение относится к автоматике и вычислительной технике и может быть использовано в системах управления и передачи цифровой информации.

1!елью изобретения является повышение достоверности дешифратора, На чертеже. представлена функциональная схема дешифратора.

ДешиФратор времяимпульсных кодов содержит генератор 1 тактовых импульсов, коммутатор 2, элемент И 3, элемент HE 4, элемент И-HE 5, счетчик 6 импульсов, триггеры 7-9, регистр

10 и блок 11 постоянной памяти, а также управляющие входы 12-15, информационный вход 16, информационные входы 17 и управляющий выход 18„

Дешифратор работает следующим образом. 20

Импульс, поступающий на вход 14 (вход начальной установки), подается на R-вход D-триггера 8 и сбрасывает

его. Нулевой потенциал с выхода триггера 8 поступает на вход элемента 3 и запрещает прохождение тактовых импульсов через элемент 3 на синхровход счетчика 6.

Кроме того, нулевой потенциал с выхода триггера 8 поступает на вход управления предустановкой счетчика

6, предустанавливая его в состояние, соответствующее временной базе декодируемой кодовой группы, целочисленное значение которой поступает на вход 12 устройства.

1IpH поступлении помехи на вход дешибратора последний работает следующим образом.

Импульс помехи поступает на вход 40 коммутатора 2. При поступлении на вход управления самоконтролем нулевого уровня коммутатор 2 транслирует импульс помехи на D-вход триггера 7, на С-вход которого поступают 45 импульсы с выхода генератора 1. На выходе триггера 7 передний и задний фронты импульса декодируемой группы появляются по переднему фронту тактовых импульсов при наличии и отсут- 50 ствии импульсов декодируемой группы на D-входе. навливает его в единичное состояние.

Высокий потенциал с выхода триггера

8 разрешает прохождение тактовых импульсов через элемент 3 на синхровход по вычитанию счетчика 6.

Этот же высокий потенциал, поступая на вход управления предустановкой счетчика 6, разрешает счет.

Кроме того, синхронизированный импульс помехи поступает на вход КИ блока 11 (табл, 2), модифицируя тем самым адрес.

Иод действием тактовых импульсов, поступающих на синхровход по вычитанию, счетчик 6 формирует убывающую последовательность, поступающую на входы А текущего временного интервала блока 11 (табл. 2), Длительность адресной последовательности тождественна длительности и базы кодовой группы только в случае поступления на вход дешифратора кодовой группы. В случае поступления на вход дешифратора помехи длительность адресной последовательности тождественна времени между первым и вторым импульсами кодовой группы (л ерез время, равное времени а с выходов счетчика 6 на адресные входы А блока 11 поступает текущий адрес, соответствующий временному интервалу < rZ в двоичном представлел нии, причем

,,=3 .,;

B> =N где N — количество поступивших на счетчик тактовых импульсов.

Через время ь, после помехи на и вход импульсов декодируемой группы импульсов не поступает.

Таким образом, полный адрес, поступающий на адресные входы блока 11 л через время е. после помехи, имеет вид

Апоян аа 0 ак „0 ° ..0 °

2.

По адресу Аполидов блоке 11 в раэ) ряде 1M g+g (табл. 1) признак блокировки счета в виде нулевого значения (по остальным адресам за некоторым исключением, которое описано ниже, в этом разряде занесено единичное значение);

Ем еа Гее О ееее О + °

Нулевое значение с выхода блокировки счета блока 11 поступает на вход элемента 5, инвертируется и далее поступает на синхровход D-триггера 8 (на D-вход которого поступает

5 нулевой уровень). В результате триггер сбрасывается в нулевое состояние.

Нулевой уровень с выхода триггера поступает на вход элемента 3 и блоки10 рует поступления счетных импульсов на синхровход по вычитанию счетчика

6, этот же нулевой уровень, поступая на вход управления предустановкой счетчика 6, вызывает его предустанов- 15 ку до значения, равного целочисленному значению временной базы декодируемой группы. После этого дешифратор готов к декодированию поступающих на ,его вход кодовых групп. 20

Таким образом, дешифратор уже через время с,< после поступления по/ мехи готов к декодированию кодовых групп.

Рассмотрим работу дешиАратора в 25 режиме "Самоконтроль

Перевод в режим "Самоконтроль осуществляется подачей на вход управления самоконтролем дешифратора высокого уровня. Этот высокий уровень поступает на вход сброса триггера 9 и и снимает блокировку, разрешая работу триггера по синхровходу.

Кроме того, этот высокий уровень поступает на вход управления коммутатора 2, в результате чего он тран35 слирует на D-вход триггера 7 импульсы тестовой кодовой группы блока 11.

В этот момент на адресные входы блока 11 поступает адрес

45

50 поли =а 0 код 0 ° 0 иац

По этому адресу в блоке 11 в разряде Р Лл, (табл. 1) записано единичное значение, которое выполняет функцию первого импульса тестовой группы:

Это единичное значение в качестве первого импульса тестовой кодовой группы поступает через коммутатор 2 на D-вход триггера 7. На этом триггере этот импульс синхрониэируется с тактовой частотой, Синхронизированный первый импульс тестовой кодовой группы поступает на вход установки S триггера 8 и устанавливает его в единичное состоя58

6 ние. Положительный потенциал с выхода триггера 8 разрешает прохождеI ние тактовых импульсов через элемент

3 на синхровход по вычитанию счетчика 6. Этот же положительный потенциал, поступая на вход управления предустановкой счетчика 6, paspemaет счет.

Кроме того, синхронизированный первый импульс тестовой кодовой группы поступает на вход КИ блока 11 (табл, 2), модифицируя тем самым адрес.

Под действием тактовых импульсов, поступающих на синхровход по вычитанию, счетчик 6 формирует убывающую последовательность а, поступающую

1 на входы текущего временного интервала блока 11 (табл. 2). Длительность адресной последовательности тождественна длительности базы кодовой группы SJ.

Ро соответствующим адресам в разряде Р „„+ + (табл. 1) занесены импульсы тестовой кодовой, группы, которые через коммутатор 2 поступают на

D-вход триггера 7 и далее декодируются так же, как и импульсы кодовой группы, поступающие на вход импульсов кодовой группы дешифратора.

В блоке 11 предварительно занесена по принципу ожидания информация о временном местоположении импульсов декодируемой тестовой кодовой группы в пределах а этой группы.

В результате декодирования последнего импульса тестовой кодовой группы блока 11 на одном из выходов признаков декодирования кодовых групп появляется импульс. Появление этого импульса означает декодирование тестовой кодовой группы.

Импульс декодирования тестовой кодовой группы поступает на синхровход триггера 9, устанавливая его в единичное значение (на В-вход этого триггера поступает высокий уровень).

Высокий уровень с выхода этого триггера поступает на выход индикации исправности дешифратора.

Анализируя сигнал на этом выходе после перевода дешифратора в режим

"Самоконтроль", можно судить об исправности дешифратора.

При подаче на вход управления самоконтролем нулевого уровня последний поступает на вход сброса триггера 9 и сбрасывает его в нулевое сос1646058 тояние, тем самым снимает высокий уровень с его выхода и выхода индикации исправности дешифратора. Таким образом, устройство вновь готово к работе в основном режиме и в режиме

"Самоконтроль".

Таблица1

Признаки декодирования кодовых групп

Р<

Выходы признаков декодирования очередного импульса

РМ4г

Р м+Е+

Выход импульсов тестовой кодовой группы

Выход блокировки счета

М+ 0+2

Таблица 2

Функциональное назначение

Разряды адреса

ПЗУ

Входы текущего временного интервала

A (Выход импульсов декодируемой группы

Входы управления процессом декодирования

A«i < с к<Я

А к+Рф i

"к+е р

КГ

БЛ

Вход

kO4

Разря- Функциональное нады ПЗУ значение

Вход кода выбора кодовой расстановки

В режиме декодирования первой группы дешифратор работает аналогично прототипу.

Формула и э обретения дешифратор времяимпульсных кодов, содержап<ий генератор тактовых импульсов, выход которого соединен с первыми входами элемента И и первого ,триггера, выход которого соединен с первыми входами блока постоянной памяти и второго триггера, выход которого соединен с первым входом счетчика импульсов и вторым входом элемента И, выход которого соединен с вторым входом счетчика и через элемент HE с первым входом регистра, первый вход которого соединен с вторым входом блока постоянной памяти, первые выходы которого соединены с соответствующими вторыми входами регистра, вторые выходы которого являются информационными выходами дешифратора, первые выходы счетчика импульсов соединены с третьими входами блока постоянной памяти, вторые входы которого соединены с соответствующими третьими входами регистра, третьи входы счетчика импульсов и четвертые входы блока постоянной памяти являются соответственно первыми и вторыми управляющими входами дешифратора, о т л и ч аю шийся тем, что, с целью повышения достоверности дешифратора, в него введены коммутатор, третий триггер и элемент И-НЕ, выход которого соединен с третьим входом второго триггера, второй выход счетчика импульсов и третий выкод регистра соединены соответственно с первым и вторым входами элемента И-HE четвертый выход регистра соединен с первым входом коммутатора, выход которого соединен с вторым входом первого триггера, первый вход третьего триггера подключен к одному из вторых выходов регистра, второй вход третьего триггера объединен с одноименным входом коммутатора и является четвертым управляющим входом дешифратора, третий вход коммутатора и выход третьего триггера являются соответственно информационным входом и управляющим выходом дешифратора.