Шифратор позиционного кода
Иллюстрации
Показать всеРеферат
Изобретение относится к вычислительной технике и может быть использовано в устройствах кодирования информации и телеметрических системах. Цель изобретения - повышение быстродействия шифратора. Шифратор позиционного кода содержит генератор 1 тактовых импульсов, элемент И 2, счетчик 3, блок 4 ввода информации, мультиплексор 5, группу мультиплексоров 6, группу элементов И 1, выходы 8 шифратора. 1 ил.
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК (505 H ОЗ M 7/22
ГОСУДАРСТВЕННЫЙ КОМИТЕТ
ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ
ПРИ ГКНТ СССР
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4627295/24 (22) 26.12.88 (46) 07.05.91. Бюл. М 17 (71) Научно-исследовательский институт бытовой радиоэлектронной аппаратуры
P2) Е.Г. Плиш, В,И. Плиш, Я.В. Коханный и В.М. Высоцкий (53) 621.374 (088.8) (56) Авторское свидетельство СССР
М 875625. кл. Н ОЗ M 7/22, 1980. (54) ШИФРАТОР ПОЗИЦИОННОГО КОДА..Ы2 1647910 А1 (57) Изобретение относится к вычислительной технике и может быть использовано в устройствах кодирования информации и телеметрических системах. Цель изобретения— повышение быстродействия шифратора.
Шифратор позиционного кода содержит генератор 1 тактовых импульсов, элемент И 2, счетчик 3, блок 4 ввода информации, мультиплексор 5, группу мультиплексоров 6, группу элементов И 7, выходы 8 шифратора. 1 ил.
1647910
10 шифратора.
Изобретение относится к вычислительной технике и может быть использовано в устройствах кодирования информации и телеметрических системах, Цель изобретения — повышение быстродействия шфратора.
На чертеже представлена структурная схема шифратора позиционного кода (для
4-разрядного кода счетчика).
Шифратор позиционного кода содержит генератор 1 тактовых импульсов, элемент И 2. счетчик 3, блок 4 ввода информации, мультиплексор 5, группу мультиплексоров 6, группу элементов И 7 и выходы 8 шифратора.
Шифратор работает следующим образом.
В исходном состоянии отсутствуют сигналы на информационных входах мультиплексора 5 и мультиплексоров 6 группы, уровни логических "1" с-их выходов разрешают прохождение тактовых импульсов выхода генератора 1 через элемент И 2 на счетный вход счетчика 3, на выходах которого формируется последовательность кодов опрашиваемых выходов блока 4. При поступлении сигнала с какого-либо выхода группы старших. разрядов блока 4 на один из информационных входов мультиплексора 5 и при совпадении кодовой комбинации. снимаемой со счетчика 3, с кодовой комбинацией, разрешающей прохождение сигнала именно с данного информационного входа, на выходе мультиплексора 5 появляется логический "0". запрешающий прохождение тактовых импульсов с выхода генератора 1 на вход счетчика 3. Остановка счетчика 3 служит разрешением считывания информации с выходов 8 шифратора.
При появлении сигнала на каком-либо выходе групп младших разрядов блока 4 сигнал поступает»а один из входов мультиплексора 5 и мультиплексоров 6 группы. С помощью формирующихся на выходе счетчика 3 кодов происходит поиск активного" информационного входа вначале в первом мультиплексоре 6 группы с помощью младшего разряда кода, а затем с последовательным добавлением одного разряда соответственно в следующих мультиплексорах 6 группы. При этом возможен случай одновременного срабатывания нескольких мультиплексоров, в результате ego на их выходах появляются логические "G", кото20
50 рые, формируя на выходах соответствующих элементов И 7 группы логические "0", одновременно запрещают прохождение тактовых импульсов с выхода генератора 1 через элемент И 2 на счетный вход счетчика
3. При этом на информационные выходы 8 шифратора поступают уровни младших разрядов выходов счетчика 3, не заблокированные логическим "0" с выходов мультиплексоров 6 группы, и логические "0" в старших разрядах.
Таким образом, органиэация ускоренного поиска "активного" выхода блока 4 позволяет путем параллельного опроса разноцикловых групп этих выходов повысить быстродействие шифратора.
Формула изобретения
Шифратор позиционного кода, содержащий генератор тактовых импульсов, выход которого соединен с первым входом элемента И, выход которого соединен со счетным входом счетчика, выходы которого соединены с соответствующими п адресными входами мультиплексора, информационные входы мультиплексора соединены с соответствующими выходами блока ввода информации, выход мультиплексора соединен с вторым входом элемента И; выход младшего разряда счетчика является информационным выходом младшего разряда шифратора, о т л и чаю щи и с я тем, что, с целью повышения быстродействия шифратора, в него введены rpynna элементов И и группа из {n-1)-го мультиплексора с числом адресных входов, равным порядковому номеру мультиплексора в группе, адресные входы мультиплексоров группы обьединены с одноименными адресными входами мультиплексора, информационные входы мультиплексоров группы подключены к соответствующим выходам блока ввода информации, а выходы — к соответствующим входам элемента И, первые входы элемен-. тов И группы подключены к соответствующим выходам, кроме .выхода младшего разряда, счетчика, выход каждого из мультиплексоров группы соединен с соответствующим входом одноименного и всех последующих элементов И группы, выходы которых являются информационными выходами соответствующих разрядов