Устройство для кодирования и декодирования телевизионного сигнала
Иллюстрации
Показать всеРеферат
Изобретение относится к вычислительной технике и технике связи. Его использование в системах цифрового телевидения с эффективным кодированием видеосигнала повышает информативность устройства за счет сокращения избыточности кодированного сигнала. В кодере группа соседних элементов кодируется четырьмя переменными: пороговым (средним) уровнем, кодом бинарного квантования группы и двумя уровнями квантования. Поставленная цель достигается благодаря объединению двух групп в блок и исключению из него кода бинарного квантования второй группы. При этом качество передаваемого сигнала практически (визуально) не ухудшается. 4 ил. в
СОЮЗ СОВЕТСНИХ
СОЯПАЛИСТИЧЕСНИХ
РЕСПУБЛИН
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К АBTOPCHOMY СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ НОМИТЕТ
ПО ИЗОБРЕТЕНИЯМ И ОТНРЫТИЯМ
ПРИ ГННТ СССР (21) 4490919/24 ,(22) 10.10.88 (46) 15.05.91. Вюл. № 18 (72) С.А.Куликов (53) 621. 397:681.325 (088.8) (56) Техника кино и телевидения, 1980, ¹ 6, с. 71-78.
Авторское свидетельство СССР по заявке № 4363277124, кл . Н 03 М .3/00, 13.01.88 . (54) УСТРОЙСТВО ДЛЯ КОДИРОВАНИЯ И ДЕКОДИРОВАНИЯ ТЕЛЕВИЗИОННОГО СИГНАЛА (57) Изобретение относится к вычислительной технике и технике связи . Его
Изобретение относится к вычислительной технике и технике связи и может бьггь использовано в системах цифрового телевидения с эффективным кодированием видеосигнала.
Цель изобретения — повышение информативности устройства за счет сокращения избыточности кодированного сигнала.
На фиг. 1 и 2 изображены блоксхемы кодера и декодера соответственно; на фиг. 3 и 4 показаны примеры выполнения первого и второго соответственно процессоров.
Устройство состоит из кодера и декодера.
Кодер (фиг. 1) содержит входной блок 1 памяти, первый — пятый процессоры 2 — 6, первый и второй блоки 7,8 задержки, первый и второй компарато„„SU„„j A I щ) Н 03 М 7130, Н 04 N 7/13
2 использование в системах цифрового телевидения с эффективным кодированием видеосигнала повьппает информативность устройства за счет сокращения избыточности кодированного сигнала.
В кодере группа соседних элементов кодируется четырьмя переменными: пороговым (средним) уровнем, кодом бинарного квантования группы и двумя уровнями квантования. Поставленная цель достигается благодаря объединению двух групп в блок и исключению из него кода бинарного квантования второй группы. При этом качество передаваемого сигнала практически (визуально) не ухудшается. 4 ил. ры 9, 10, первый и второй элементы
НЕ 11, 12, преобразователь 13 после— довательного кода в параллельный, буферный блок 14 памяти, первый — четвертый блоки 15 — 18 коммутации, первый и второй преобразователи 19,20 параллельного кода в последовательный и блок 21 вычитания. На фиг. 1 обозначены также информационные входы 22, первый и второй тактовые входы 23, 24, первый — третий входы 25 — 27 синхронизации и вход 28 обнуления.
Декодер (фиг. 2) содержит преобразователь 29 последовательного кода в параллельный, буферный блок 30 памяти, блок 31 задержки, элемент НЕ 32, выходной блок 33 памяти и первый — пятый блоки 34-38 коммутации. На фиг. 2 . обозначены также информационный вход
39, первый и второй тактовые входы
16496 74
40, 41, первый — третий входы 42 — 44 синхронизации.
Блок 1 памяти представляет собой блок формирования кодируемой группы из и элементов . Если в группы объединяются элементы соседних строк кадра (например, группа 4х4), то блок 1 представляет собой блок кадровой памяти, из которого информация считыва- 10 ется порциями по п кодируемых элементов. Причем элементы считываются по одному с тактовой частотой элементов
Е, в параллельном коде.
Первый процессор 2 (фиг. 3) выпол- 15 нен на сумматоре 45, первом и втором регистрах 46, 47. На фиг. 3 обозначены также информационные входы 48, тактовый вход 49, вход 50 синхронизации и вход 51 обнуления процессора 2. 20
Второй процессор 3 (фиг. 4) содержит блок 52 элементов И, сумматор 53, первый и второй регистры 54,55, блок
56 деления, счетчик 57 импульсов и блок 58 задержки. На фиг. 4 обозначе1" 25 ны информационные входы 59, управляющий вход 60, тактовый вход 61, вход
62 синхронизации и вход 63 обнуления.
Третий — пятый процессоры 4-6 выполнены так же, как и второй процес- 39 сор 3.
Блоки 7,8 и 31 задержки, а также блок 58 задержки могут быть выполнены в виде регистров сдвига.
Компараторы 9, 10 формируют на вы- 35 ходе сигнал. в случае, если аЬ Ь„ где а и Ь вЂ” входные коды этих компараторов.
Преобразователи 13,29 последовательного кода в параллельный представ-4О ляют собой регистр сдвига с параллельными выходами.
Буферные блоки 14,30 памяти реализуются в виде последовательно-параллельного регистра каждый. 45
Преобразователи 19, 20 параллельного кода в последовательный выполнены на регистрах сдвига с параллельной записью, Блоки 34, 35 коммутащ»и могут быть 50 выполнены в виде наборов элементов R .
В основе работы устройства лежит следующее.
В кодере цифровое телевизионное изображение разбивается на неперекрывающиеся группы ll соседних на плоскости элементов Х;ТВ-изображения, Дпя каждой кодируемой группы элементов вычисляются четыре переменные:
1 пороговый уровень Х =-,. Х,, Ф 11. 1Ь
1=» код бинарногD квантования группы --1 0, если Х;(Х . где t; — код элемента Х, ; первый уровень квантования
1 а = — —, Х,; а п1Х;<х второй уровень квантования
at 1 Х1у
)(; }Kg где 1 — число единиц кода бинарного квантования группы.
Переменная Х является среднеарифметическим значением элементов Х ко1 дируемой группы. Переменные а и а 1 также представляют собой среднеарифметические .значения яркостей элементов, имеюадх яркость Х <Х и Х Х @
1 соответственно.
В кодере Х», ао и а, кодируются восьмиразрядными кодами (при восьмиразрядных Х;), а код бинарного квантования Т представляется и †разрядн кодом.
В декодере яркость 1-го декодируел мого элемента Х, определяется по правилу
"а
at если t =1 .
На изображениях Г1 черные участки соответствуют группам с а Фа, а белые - группам с а„=а» . Высокая.связность групп с а =а » свидетельствует о высокой совместной вероятности P (а =
И д; 1 tt 0
=а(1 а =а )1 ГДЕ a0j at 9 RO а значенйя уровней квантованйя смежных групп. Следствием высокой межгрупповой корреляции является наличие избыточности в цифровом потоке видеоданных, формируемом с помощью кодера прототипа.
Объединим пары групп в блоки и обозначим через Т и Т коды бинарного ( квантования двух групп в блоке. После определения значений а, а„, аа, а
С 11 П
Т и Т в каждом блоке пройзводится вычисление двух разностеи 6 =а,-а
11 It и
Q =a, -a0 и нахождение g =тах(К,h) .
Если ) =, то осуществляется вычисление
-я j tt а =- —.— Х ° . а 16-1
1 1 где 1, — число единиц кода Т
11
Х; — элементы, соответствующие ! значениям t, равным нулю, 16496 74 ) 0 1
0 () 1
0011
0 011..х„ Хс4 х„.
II
X<1 °
Новые н
10 5 8 0
15 10 0 О
0 О 0 0
2() 20 20 20
40 40 4,) 40
30 3() 30 30
4 4 6 6
2 2 0 О
Х = (< и Х=
i 100
1 1 1 1
1 1 1 1
1 1 1 1
0000
Т и и Т
15 0
15 15
0 О
15 15
15 О
О 0
О О
15 15
35 35 35 35
35 35 35 35
3 3 3 3
3 3 3 3 л
Х =
<(и и Х
1 (! а =--- X-..
i 1f (( где Х, — элементы, соответствующие
<. ( значениям t. равным единице. и
Значения а и а являются новыми
1 значения(а уровней квантования вторсй группы блока.
В канал связи от блока передаются
< ЛИ «<1 коды а, а,, а, а„и Т ! g o
Когда )(=(<, то аналогичным образом производится вычисление новых значе . I <„ I ний а и а уровней квантования первой группы блока. Блок "делегирует" 15
««I i r fl fl И в канал коды а,„, а, а, а,, Т о
Рассмотрим, как влияет уменьшение числа кодов бинарного квантования на качество кодированных иaîáðaæåíèé на примере ксдируемых групп размером 4х4 . >О
Блок из двух групп может приходиться на равнояркостный участок изображения, на контур изображения и на текстуру.
Для равнояркостного участка а, = ! и и и
=а =а =а и Т=Т причем все t t =1.
В этом случае ) =g Q. Вычисление новых уровней квантования может произll водиться по любому из кодов Т и Т хотя в этом нет необходимости, так как любой новый уровень будет равен 30
< и и а =-а(=a =a(=Х,; В канал связи отправт. ляется четыре кода Х+ и один код бинарного квантования любой группы. Таким образом, объединение групп в блоки не приводит к появлению искажений на равнояркостных участках.
Контур изображения может попасть как между группами блока, так и на одну из групп блока.
Если он попадет между группами, то 40 ! а и < и
< ао=а а =a, и Т =Т, причем все
=-1 и Q =!.) =-0.
Как и для равнояркостного участка, новые значения уровней кв=- .сования будут равны старым значе(-:иям, в канал 45 связи удут переданы коды а, а1, а„, б;<
P. случае попадания контура на одну из групп, например с уровнями а и а,, fl ff о будет выполняться следующее условие: а fr и ао а< ° аа а<, и все tI =" . Так как 6 = 55
=а, -à ">5 =а „-ао =(), то производится вычисление новых уровней квантования
° Х44 л< ° <
g ачения а(и ао равны ао= ., .Х; =10. о 8)»... 1)
1 X °, =10.
1 8.
i ii», « ll
В канал передаются коды а =а =10, а и о < о
=10, а =40 и код Т .
Й для этого положения контура производится точно такое же декодирование групп, как и в прототипе, т.е. объединение групп в блоки не ведет к потерям качества на участках изображений с контурами.
Следует иметь в виду, что контуры изображения несут основную информацию для зрительного а.нализатора, Поэтому глаз очень чувствителен к искажениям контуров, особенно их направленности.
За направленность контура "отвечает" код бинарного квантования, который для. групп, по которым проходит контур, обязательно передается.
l l
Для текстуры выполняется а Фа„ и а" Фа(. Пусть в блок входят группы
"о со следующими значениями яркости элементов изображения: (l
Для первой группы значения Х, а а(равны 8, О, 15 соответственно. Для (l l rl u второй группы Х =19, ao=3, а,=35. Кои ды Т и Т для этих групп равны:
В прототипе группы Х и Х восстанав-! fr ливаются следующим образом:
В рассматриваемом устройстве вычисляются g =a -а =15 и g =а -a
l f «И ll
О „, 1 O
=35-3=32. Так как Ь р 6, то производится вычисление новых значениИ ао
« « и а „. по коду Т
1 48 а =- KКХ; = -=6у. о 8 ..., 1) 8 I 6496 ".4 л< 1 8t) а=;; Х..= =,0
33 38 л
Декодируемая группа Х с новыми значениями декодируемых элементов равна
10 10 10 10
10 10 10 10
6 6 6 б б б 6 „6
Декодируемая группа Х формируется такой же, как и в прототипе.
Из сравнения декодируемых групп X рассматриваемого устройства и прототипа для рассмотренного выше примера видно, что они значительно отличают- 15 ся., Тем не менее, как показали субьективные экспертизы, такое огрубленное восстановление текстурных участков не ведет к большим потерям качества иэображений. Это объясняется 20 двумя причинами: во-первых, средняя вероятность текстурных участков по типовым вещательным иэображениям мала, во-вторых, текстура обладает маскирующими свойствами. Глаз малочувстви- 5 телен.:к искажениям на текстуре, что, по-видимому, можно объяснить первой причиной.
Эксперименты показали, что качество изображений не меняется, если новое 30 значение уровня а вычислять по знао чениям.t, равным единице, а значение ( а 1 — по значениям t,=-0, т.е. первый уровень может быть получен как по
t =1, так.и по t = ), тогда второй уро-35 вень вычисляется по значению t;=0 или t;=1 соответственно.
Работа устройства синхронизируется импульсами со следующими частотами повторения: тактовая 1 — подается на ЯО вход 23 кодера и 40 декодера; f,, 16 на входы 25 и 42; 1 /32 — на входы 26 и 43; Зй.г — на вход 27 (в общем случае на этот вход подаются кадровые и строчные синхроимпульсы); канальная 45
f < — на входы 24 и 41 (частота передачи по каналу связи) . Кроме того, на вход 28 обнуления кодера (входы 62 процессоров 3-6) подаются узкие стробы длительностью меньше f Аормируемые от переднего Аронта имлульсов частоты Е. /16, служащие для обнуления счетчиков 57 и регистров 54 в процес-, сорах 3-6.
Устройство для кодирования и декодирования телевизионного сигнала работает следующим образом.
На входы 22 кодера поступает цифровой сигнап телевизионного иэображения.
Во входном блоке 1 памяти формируется кодируемая группа иэ 16 элементов, которые один эа одним в параллельном коде поступают на выходы блока 1.
Восьмиразрядные коды элементов Х,, кодируемой группы передаются на входы процессоров 2-4 и блоков 7,8 задержки.
В процессоре 2 производится вычисление среднеариАметического значения Х у элементов кодируемой группы. В момент прихода Х регистр 46 сбрасывается в "0" и на сумматоре 45 производится сложение Х с нулем. В момент прихода Х> результат сложения Х1 с нулем, т,е. Х, записывается в регистр 46 и на сумматоре 45 производится сложение
Х с Х . Когда на первый вход сумматора 45 приходит Х,, на втором вхоIb де находится сумма ".> Х . И, наконец, =1 по такту f» приходящемуся на Х < очередной кодируемой группы, происходит
16 запись .> Х в регистр 47, сброс ре1=1 гистра 46 в "О" и повторяется накопление, суммы 16 элементов очередной кодируемой группы. С регистра 47 считываются 8 старших разрядов, т.е. Х =. ь
",3 Х вЂ” Причем регистр 41 тактирует16 ся частотой f /16, т.е. Х„на выходах регистра 47 находится в течение 16 тактов тактовой частоты элементов.
Восьмиразрядный код Х поступает на первые входы компаратора 9. Коды
Х, подаются с выходов блока 1 на блок 7, где элементы Х, задерживаются на 16 тактов частоты Ет, т.е. на вре-. мя определения Х в процессоре 2.
С выходов блока 7 задержки восьмиразрядные коды Х поступают на вторые входы компаратора 9. Если Х; Х+, сигнал на выходе компаратора 9. равен 1. Этот сигнал представляет собой разряды t, которые поступают в
1 преобразователь 13 последовательного кода в параллельный, в процессор 4 и через элемент HE 11 в процессор 3.
В процессор 4 передаются элементы
Х с выходов блока 1 и задерживаются l в блоке 58 на время вычисления Х+ в процессоре 2, т.е. на 16 тактов
В момент считывания Х < иэ блоков 58 на входы блоков 52 и 57 с входа 60 приходит t1. В этот же момент времени происходит сброс счетчика 51 и регистра 54 в "0" с входа 63. Если Х, Х, 1649674 т.е. ., --«0, то блок 52 пропустит на вы1
ХОД вместо Х < нуль, Я состояние счет.ика 5 i, равное нулю, не. изменится.
Если Х >-. ix1. 1 ;е. t "1 1О на выхОД блока 5 будет::ередано Х, а на выходе счетчика 57 будет "1". Таким образом, счетчик 57 считает число единиц кода Т, я сумматор 5"; копит сумму элементов Х, кото1ые не меньше Х». 10
За т"..-п частоты f., приходящийся йя
Х g (с входа 62), В блоке 56 де -.ения происходит деление с àû элементов
Х;, которые не меньше Х, на 1. — чисJIo единиц Т. т.е. Вычисление à i По такту Ы, соответствующему Х, значение а записывается в регистр 55, тактируемое частотой 1 !16. Этой же частотой тактируется "-.япись в буферный блок 1- . памяти.
2ь
2 1
Аналогичным образом производится
Вычисление а =- — -- -> Х в процесо 16 — 1, соре 3. К,сХ
В блоке 21 вычитания для каждой кодируемой группы производится вычисдениев -Я,- . Коды ы,,Ф Яу У Л и Т
О кажцой группы поступают в буферный
GJIoK 14 памя (л с помощью котОрОГО производится объединение пар кодируемых групп в блок. Зались групп в блок
14 тактируется частотой f /16, я считывание из блок". 14 — частотой f /32. т
ЧЯ Выходе блока 14 В течение такта чястоть . . ., .. находятся кОды яо я . 35
Ь и Т двух соседних групп, входя1цих
В блок, т.е. всего восемь параллелью! И ных кодов. Колы и первой и в:Орой 1 ðóïë блокa соответственно поступают во второй компаратор 10. Сиг-нЯЛ с ВыхОДЯ компараторЯ 10 ЯвлЯетсЯ управляющим для блоков 15-18 к .ммута— ции. K выходам блоков 15--17 подключаются коды я а< и Tр если Ь Ь о Блок 8 предназначен «ттпя задержки элементов Х двух кодируемых групп на
1 время вычисления ао„а,, Т и 1 для каждой группы. В момент тактировяния блока 14 частотой f /32 с Выходов блот 50 ка 8 с :Ястотой fr начинают считыватьн ся элементы Х; и Х; двух кодиру-емых е групп блока. Коды элементов Х; и поступают в блок 18 коммутации, к вы(I ходам которого подключается код Х, если снгняп ня его управляющем входе
55 и равен "1", т.е. когда Ь Ь . В этом случае ня входы процессоров 5,6 подан ются коды Х, а В преобразователь 20 поступает код Т. С преобразов,1теля 20 разряды t; передаются ня вход 60 процессора 6 и через элемент НЕ 12 — va вход 60 процессоры 5. В процессорах 5, 6 производится вычисление новых значений ао и а1 для второй кодируемой
И и группы — a и а . Эти коды поступают в преобразователь 19, на другие входы которого передаются коды а, à I и Т и записываются ня чястоге Г„/32, а считываются ня выход кодера на частоте f<
На вход 39 декодера в последовательном коде поступает 1щйровой поток видеоданных. Дпя п-16, при восьмиразрягных кодах а, а, и 16-разрядном коде кодовое слово блока иэ двух групп является 48-разрядным. Это слого включает по 8 разрядов а, а, а, а и
1 и и о о
16 разрядов Т. Кодовое слово блока из преобразователя 29 последовательного кода в параллельный переписывается в буферный блок 30 памяти с частотой
1 /32. Таким образом, кодовое слово группы находится на выходах блока 30 в течение такта частоты 1-1-/32. Коды
I cr а и ао с третьих и четвертых выходов блока 30 поступают в четвертый блок
37, который управляется частотой
1 /16. В течение одного такта частоты f /16 на выходах блока 37 будет г а, в течение другого такта — а
Аналогичным образом работает третий блок 36 коммутации: когда на выходах блока 37 находится а, на его выходах
f находится я . В блоке 30 имеется универсальный регистр, тактируемый частотами f /32 и f . На частоте
1 /32 код Т записывается В этот регйстр, а на частоте f — побитно в течение 16 тактов считывается из него,.т.е. из него считываются разряды
Эти разряды перезаписываются в блок 31 задержки на частоте f и одног временно поступают в блок 38 коммуга, который управляется частотой и /16. на такт частоты 1 /32 приходится два такта частоты f16:>
Разряд t; поступает В первый блок
34 коммутации, а разряд t, после ин1649674 вертирования в элементе 32 НŠ— во второй блок 35. Если t,"""1 на входах блока 33 будет значение а для первой (I группы блока или значение а дпя вто б 5 рой группы блока. Коды на входах блока 33 представляют собой коды элементов декодируемой группы. Если в группы объединяются элементы соседних строк кадра, то блок 33 представляет собой кадровую память. Декодируеиые группы записываются в него, а затем осуществляется "сшивание" целого изображения из этих групп. В случае объединения в группы элементов одной стрс.1> ки блок 33 представляет собой параллельно-последовательный регистр, информапия на который поступает на частоте i, а считывается на частоте Gfz.
Для n=16 (группы 4х4 или 16х1) в канал связи для двух кодируемых групп передается кодовое слово из 48 бит, т.е. на 32 элемента приходится 48 бит, пс 1,5 бита на элемент. По сравнению с прототипом затраты бит на элемент 25 изображения уменьшились на 257.. При этом„ как показали эксперименты, уменьшение цифрового потока видеоданных предложенным способом не ведет к заметным потерям качества изоб- 3О ражений. Искажения возможны только на текстурных участках изображения, обладающих иаскируюцдми свойствами.
Уменьшение потока достигнуто за счет исключения из передачи каждого второ- „
ro кода Т. При этом на приемной сто." роне для восстановления двух декодируеиых групп используется один код Т.
Формула изобретения
Устройство для кодирования и деко-. дирования телевизисннот о сигнала, состоящее из кодера и декодера. кодер содертлт входной блок памяти, информационные входы которого являются информационными входами кодера, а выходы подключены к соответствующим информационным входам, первого— третьего процессоров, выходы первого процессора соединены с первыми входаии первого ксмпаратора, выход которого через первый элемент 1Б и непосредственно подключен к управляющим входам соответственно второго и третьего процессоров, первый преобразователь
55 параллельного кода в последовательный, выход котсрога является выходом коде- )
1 ра, декодер содержит преобразователь последовательного кода в параллельный, информационный вход кстсрогс является информационным входом декодера, блок задержки, элемент НЕ, вход и выход которого подключены к управляющим входам соответственно первого и второго блоков коммутации, выходы которых соединены с соответствующими инфсрмациснныии входами выходного блока памяти, выходы которого являю. ся выходами декодера, о т л и ч а ю щ е— е с я тем, что, с целью повышения информативности устройства за счет сокращения избыточности кодированчогс сигнала, в кодер введены четвертый и пятый процессоры, блок вычитания, буферный блок памяти, преобразователь последовательного кода в параллельный, второй ксмпаратср, первый— четвертый блоки коммутации, второй преобразователь параллельного кода в последовательной„ второй элемент HP. и первый и второй блоки задержки, информационные входл Которых соответственно объединены и подключены к выходам входного блока паияти, выходы первого блока задержки соединены с. вторыми вхсдаии первого ксмпаратсра„. информационный вход и выходы преобразоватепя последовательного кода в параллельный подключены к выходу первого KQMHRpBTopB. p первым инфориационным входам буферного блока памяти, выходы второго и третьего процессоров ссединеки соответственно с вторыми и третьиии информационными входами буфернога блока памяти и с первыми и втсрыии вхсдаин блока вычитания, выходы которого подключены к четвертым информационным входаи буферного блока памяти, первые — шестые выходы которого псдкпк:пены соответственно к первым и вторым информационным входам первого - третьего блоков коммутации, седьмые и восьмые выходы буферного блока памяти соединены с первыми и вторыми входами второго компаратора, выход которого подключен к управляющим вхсдам всех блоков комиутаирли выходы первого и второго блоков кс гмутац.1и соединены с первыми и втош,пч1и информационнымн входами первого преобразователя параллельного кода в последовательный„ выходы третьего блока ксммутапин псдключены к третьим информационным входам первого преобразователя параллельногс кода Б последовательный и инфсрия
1 649674 ционным входам второго преобразователя параллельного кода в последовательный, выход которого через второй элемент НЕ и непосредственно соеди5 нен с управляющими входами соответственно четвертого и пятого процессоров, выходы которых подключены соответственно к четвертым и пятым информационным входам первого преобразователя гараллельного кода в последовательный, первые и вторые выходы второго блока задержки соединены с одноименными информационными входами четвертого блока коммутации, выходы которого подключены к информационным входам четвертого и пятого процессоров, тактовый вход второго преобразователя параллельного кода в последовательный объединен с тактовьпы входами всех процессоров, блоков задержки и преобразователя последовательного кода в параллельный и является первым тактовым входом кодера, входы синхронизации всех процессоров объединены с первым входом синхронизации буферного блока памяти и являются первым входом синхронизации кодера, вход син— хронизации первого преобразователя параллельного кода в последовательный объединен с вторым входом синхро.низации буферного блока памяти и является вторым входом синхронизации кодера, тактовые входы входного блока памяти и первого преобразователя параллельного кода в последовательный являются соответственно третьим входом синхронизации и вторым тактовым входом кодера, вход . обнуления всех процессоров объединены и являются входом обнуления кодера, в декодер введены третий — пятый блоки копыта- ° ции и буферный блок памяти, информа- . ционные входы которого подключены с выходам преобразователя последовательного кода в параллельньш, тактовый вход буферного блока памяти объединен с тактовыми входами блока задержки и выходного блока памяти и является первым тактовым входом декодера, тактовый вход преобразователя последовательного кода в параллельный является вторым тактовым входом декодера, r à=ðâûå — четвертые выходы буферного блока памяти соединены соответственно с первыми и вторыми информационными входами третьего и четвертого блоков коммутации, выходы которых годключены к информационным входам соответственно первого и второго блоков коммутации, пятый выход буферного блока памяти соединен с первым информационным входом пятого блока коммутации и информационным входом блока задержки, выход которого подключен к второму информационному входу пятого блока коммутации, выход которого соединен с входом элемента НЕ, управляющие входы третьего — пятого блоков коммутации объединены и являются первым входом синхронизации декодера, входы син" хронизации буферного блока памяти и выходного блока памяти являются соответственно вторым и третьим входами синхронизации декодера.
1649674
1б49674
fh fr
Ф1 Фд
ФΠ— + fr
+ 6/16
+ + frg g
ФФ вЂ” +8(Ф! — 1((1649674
Составитель О.Ревинский
Редактор А.Маковская Техред М.яндык Корректор Н.Ревская
Заказ 1526 . Тираж 470 Подписное
ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР
113035, Москва, Ж-35, Раушская наб., д. 4/5
Производственно-издательский комбинат "Патент", г. Ужгород, ул. Гагарина, 101