Устройство асинхронного сопряжения цифровых сигналов

Иллюстрации

Показать все

Реферат

 

Изобретение относится к электросвязи. Цель изобретения - повышение пропускной способности тракта передачи. Устройство асинхронного сопряжения цифровых сигналов содержит на передающей стороне блок запуска и управления, управляемый распределитель блок памяти, кодер, преобразователь кода и блок асинхронного сопряжения передачи, а на приемной стороне дв-а детектора , два блока памяти, управляемый распределитель , генератор тактовой частоты, блок запуска и управления, блок асинхронного сопряжения приема, счетчик и блок вывода информации Цель достигается путем исключения канала согласования скоростей , т.е. исключения в каждом цикле передачи единичных интервалов служебной информации о согласовании скоростей. Устройство также отличается выполнением преобразователя кода, состоящего из двух элементов ИЛИ, двух элементов И и двух элементов НЕ 1 з п. ф-лы, 2 ил.

СОЮЗ СОВЕТСКИХ социАлистических

РЕСПУБЛИК

«(51) Н 04 J 3/00, 3/06

ГОСУДАРСТВЕННЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР

ЦЖ8

«ц цд; - 1

g,1,ÊÞÈ

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4341187/09 (22) 02.12.87 (46) 15,05.91. Бюл. М 18 (71) Ленинградский электротехнический институт связи им. проф. М.А.Бонч-Бруевича (72) А.Н.Глухов, В.Б.Виноградов, Ю.В.Ларин и А.В.Финагентов (53) 621.394.662 (008.8) (56) Авторское свидетельство СССР

N 11337744443388,, кКл, Н 04 J 3/00, 1984. .(54) УСТРОЙСТВО АСИНХРОННОГО СОПРЯЖЕНИЯ ЦИФРОВЫХ СИГНАЛОВ (57) Изобретение относится к электросвязи.

Цель изобретения — повышение пропускной способности тракта передачи, Устройство асинхронного сопряжения цифровых сигналов содержит на передающей стороне блок

Изобретение отнбсится к электросвязи и может быть использовано при вводе-выводе синхронных двоичных сигналов в цифровые тракты систем с дельта-модуляцией и импульсно-кодовой модуляцией.

Целью изобретения является повышение пропускной способности тракта передачи, На фиг. 1 и 2 представлены структурные электрические схемы устройства асинхронного сопряжения цифровых сигналов на передающей и приемной сторонах.

Устройство асинхронного сопряжения цифровых сигналов содержит на передающей стороне блок запуска и управления (БЗУ) 1, управляемый распределитель 2, блок памяти 3, кодер 4, преобразователь 5 кода, в состав которого входят первый и второй элементы ИЛИ 6 и 7 первый и второй Ы 1649681 А1 запуска и управления, управляемый распределитель, блок памяти, кодер, преобразователь кода и блок асинхронного сопряжения передачи, а на приемной стороне два детектора, два блока памяти, управляемый распределитель, генератор тактовой частоты, блок запуска и управления, блок асинхронного сопряжения приема, счетчик и блок вывода информации. Цель достигается путем исключения канала согласования скоростей, т.е, исключения в каждом цикле передачи единичных интервалов служебной информации о согласовании скоростей. Устройство также отличается выполнением преобразователя кода, состоящего из двух элементов ИЛИ, двух элементов И и двух элементов НЕ. 1 з.п. ф-лы, 2 ил.

1 элементы И 8 и 9 и первый и второй элементы НЕ 10 и 11, а также блок асинхронного О сопряжения передачи (АСП) 12, а на прием- Д ной стороне — детектор 13, дополнительный О детектор 14, первый и второй блоки памяти О

15 и 16, управляемый распределитель 17, Q() генератор 18 тактовой частоты, блок запу- д ска и управления 19, блок асинхронного сопряжения приема 20, счетчик 21 и блок вывода 22 информации, Сущность изобретения состоит в исключении канала согласования скоростей, т.е. в исключении в каждом цикле передачи единичных интервалов служебной информации о согласовании скоростей, Информацию о согласовании скоростей (в прототипе и данном устройстве это информация об отклонении числа единичных интервалов полезной информации в цикле

1649681 передачи от прогнозируемого числа) передают путем комбинированного кодирования полезной информации цикла передачи с защитой от ошибок заданной кратности.

На передающей стороне устройства в блоке запуска и управления 1 формируют цикловые опорные импульсы с частотой следования 1н/tnN. Другими словами организуют так называемые гиперциклы, существенно превышающие по длине используемые в прототипе сверхциклы и содержащие в своем составе m циклов передачи (величина m зависит от взаимной нестабильности сопрягаемых частот и на практике =:100), т.е. циклы такой максимальной длины М = m . N, при которой влияние нестабильности сопрягаемых частот не приводит к сбоям числа интервалов полезной информации в них по сравнению с прототипом. 8 циклах передачи (длиной N элементов) полезную информацию кодируют с защитой от ошибок заданной кратности, При этом, если в гиперцикле число единичных интервалов полезной информации не отличается от прогнозируемого, то передающая сторона устройства выдает в циклах передачи разрешенные комбинации выбранного кода. Если же это число отличается от прогнозируемого, то на выходе передающей стороны устройства в каждом цикле передачи формируются комбинации, инверсные разрешенным (запрещенные комбинации); При этом сам переход к кодированию комбинации того или иного типа является служебной информацией о согласовании скоростей, На приемной стороне устройства декодируют разрешенные или запрещенные комбинации циклов передачи каждого гиперцикла, При декодировании восстанавливают также исходную информацию. При этом в одной из параллельных ветвей восстанавливается информация в случае кодирования разрешенными комбинациями, в другой — в случае кодирования запрещенными комбинациями. На регенерированной частоте осуществляют вывод информации, декодированной в той ветви, где было обнаружено меньше ошибок.

Устройство асинхронного сопряжения цифровых сигналов работает следующим образом.

Синхронный двоичный сигнал, следующий с тактовой частотой fc, вводится в цифровой канал связи, характеризуемый частотой 1н несущей последовательности

Начало работы устройства фиксируется на передаче моментом совпадения тактового импульса частоты 1н/N, где N — длина цикла передачи, в блоке запуска и управления 1, на одном из выходов которого формируются

15

30

40

50

55 опорные импульсы с частотой следования

1н/m N в соответствии с заданной длиной

М = N m гиперцикла.

После включения устройства блок АСП

12 обнуляется и затем начинает работу по первому опорному импульсу частоты

1н/mN. Это обеспечивает работу устройства, начиная с первого информационного цикла каждого сверхцикла. Счет последующих информационных циклов в пределах каждого сверхцикла осуществляется по опорным импульсам.

Фактическое число элемейтов в информационном цикле может отличаться от прогнозируемого вследствие относительной девиации частот fc и 1н или вследствие постоянного фазового сдвига фактической и прогнозируемой последовательностей. В соответствии с информацией об отклонении числа элементов в информационном цикле от прогнозируемого блок АСП 12 выдает единичный сигнал по одному из трех выходов, подключенных ко входам элемента

ИЛИ.6 преобразователя 5 кода. При этом по

5 двум другим выходам выдаются нулевые сигналы. Сигналы на указанных выходах блока АСП 12 несут одну из следующих команд: вычесть один элемент из прогнозируемого количества элементов в информационном цикле; прибавить один элемент (логический ноль) к прогйозируемому количеству элементов в информационном цикле; прибавить один элемент (логическую единицу) к прогнозируемому количеству элементов в информационном цикле, Эти команды объединяются через элемент ИЛИ 6, на выходе которого появляется единичный сигнал в любом случае отклонения числа единичных информационных интервалов полезной информации в информационном цикле от прогнозируемого числа.

Опорными импульсами с выхода блока запуска и управления 1 запускается управляемый распределитель 2, который тактируется импульсами тактовой частоты f<, С помощью управляемого распределителя 2 осуществляется запись информации в блок памяти 3, имеющий (n + 1) ячеек. Информационная часть цикла передачи (длина цикла передачи N = (n + 1)/ m элементов) считывается из блока памяти 3 в кодер 4 "быстрыми" тактовыми импульсами (БТИ), формируемыми в блоке запуска и управления 1. При этом частота их следования превышает канальИ+Я ную частоту fH не менее, чем в 2 раз, где

S — избыточность, необходимая для кодирования информации циклов передачи с защитой от ошибок заданной кратности К, Под

1649681

10

50

55 действием БТИ в кодере 4 формируются комбинации псевдослучайной последовательности (ПСП), соответствующие информации цикла передачи, длина которого Й элементов, и имеющие избыточность S, необходимую для кодирования информации с защитой от ошибок заданной кратности К, С выхода кодера 4 на несущей частоте

fH комбинации поступают на входы первого элемента И 8 и второго элемента НЕ 11 преобразователя 5 кода, с выхода элемента

НЕ 11 инвертированные комбинации поступают на вход второго элемента И 9. Сигналы на выходе передающей части устройства появляются на выходе элемента ИЛИ 7, объединяющего сигналы либо с выхода элемента И 8, либо с выхода элемента И 9 в зависимости от наличия сигнала на других входах элементов И 8 и 9, Сигналы на этих входах (сигналы об отклонении числа информационных интервалов от прогнозируемого) взаимообратны и представляют собой прямые и инвертированные элементы НЕ 10 сигналы с выхода элемента ИЛИ 6. В результате на выходе устройства формируются разрешенные или запрещенные комбинации в циклах передачи каждого гиперцикла в зависимости от того имеется отклонение действительного числа интервалов в информационном цикле от прогнозируемого числа или нет.

На приемной стороне устройства комбинации ПСП параллельно обрабатываются в декодерах 13 и 14. Перед началом сеанса связи на передающей стороне формируется служебная кодовая комбинация — участок

ПСП длиной N + S элементов (соответствующая информационной комбинации, состоящей из нулей, поступающих из обнуленного блока памяти 3). По этому участку ПСП, принятому декодером 13, в блоке запуска и управления 19 осуществляется однократное за сеанс связи начальное фазирование опорных импульсов приемной и предающей сторон устройства, позволяющее осуществить прогнозирование и на приеме и на передаче синфазно, После этого блок запуска и управления 19 начинает формировать им,пульсы частоты fH/N и "быстрые" тактовые импульсы. В декодерах 13 и 14 происходит декодирование с обнаружением и исправлением ошибок заданной кратности К как для случая кодирования информации разрешенными комбинациями, так и для случая кодирования запрещенными комбинациями.

Сигналы наличия несовпадений (ошибок) поступают с выхода декодера 13 на вход счетчика 21, в котором происходит подсчитывание числа циклов передачи с ошибками в гиперцикле при декодировании разрешенных комбинаций. Если это число равно (m/2 + 1), то на выходе счетчика 21 формируеТся единичный сигнал, который служит в дальнейшем указанием на то, что истинной будет информация, восстановленная в другой ветви, т,е. в декодере 14.

Информация циклов передачи, восстановленная при прямом и обратном декодировании с выходов декодеров 13 и 14 записываются s блоки памяти 15 и 16, Считывание информации с того или иного блока памяти (15 и 16) осуществляется на регенерированной тактовойчастоте в зависимости от наличия сигнала на выходе счетчика 21, который поступает на управляющий вход блока вывода 22 информации, на другие входы которого поступает считываемая информация из блоков памяти 15 и 16, Номинальное значение частоты генератора 18 тактовой частоты соответствует случаю, когда в информационном цикле содержится и элементов. B случае, когда в информационном цикле фактически содер- . жи ся (n+ 1) или (n — 1) элементов блок асинхронного сопряжения приема 20 формирует сигнал на соответствующее увеличение или уменьшение тактовой частоты относительно ее номинального значения.

Управляемый распределитель 17 запускается опорными импульсами с выхода блока запуска и управления 19, а тактируется регенерированной тактовой частотой, поступающей с выхода генератора 18 тактовой частоты. С помощью управляемого распределителя 17 иэ блоков памяти 15 и 16 через блок вывода 22 информации происходит считывание восстановленного синхронного двоичного сигнала.

Формула изобретения

1. Устройство асинхронного сопряжения цифровых сигналов, содержащее на передающей стороне последовательно соединенные управляемый распределитель, блок памяти, кодер и преобразователь кода, к управляющим входам которого подключены выходы команд управления блока асинхронного сопряжения передачи, ко входам которого подключены соответственно другой выход блока памяти и выходы сигнала тактовой частоты, опорных импульсов и

"быстрых" тактовых импульсов блока запуска и управления, выход сигнала канальной частоты которого соединен с первым управляющим входом кодера,.ко второму управляющему входу которого подключен выход

"быстрых" тактовых импульсов блока запуска и управления, который соединен с соответствующим входом блока памяти, а к управляющим входам управляемого распределителя подключены соответственно выход сигнала тактовой частоты и выход

1649681 опорных импульсов блока запуска и управления, а на приемной стороне — последовательно соединенные декодер и блок памяти, ко входам записи которого через управляемый распределитель подключен выход генератора тактовой частоты, к управляющим входам которого подключены соответствующие выходы блока асинхронного сопряжения приема, к управляющим входам которого подключены соответственно выход опорных импульсов и выход "быстрых" тактовых импульсов блока запуска и управления, который соединен с соответствующим входом детектора, другой выход которого подключен ко входу блока запуска и управления, выход опорных импульсов которого соединен с другим входом управляемого распределителя, о т л и ч а ю щ е е с я тем, что, с целью повышения пропускной способности. тракта передачи, на приемной стороне введены последовательно соединенные дополнительный детектор, дополнительный блок памяти и блок вывода информации, а также счетчик, при этом дополнительный выход детектора через счетчик соединен с управляющими входами блока асинхронного сопряжения приема и блока вывода информации, к другому входу которого подключен выход блока памяти. входы записи когорого соединены с соответствующими входами дополнительного блока памяти, информационный вход деко5 дера соединен с соответствующим входом дополнительного детектора, к управляющим входам которого подключены соответственно выход "быстрых" тактовых импульсов и дополнительный выход опор10 ных импульсов блока запуска и управления, который соединен с соответствующим входом декодера.

2, Устройство по п.1, о т л и ч а ю щ е е15 с я тем, что преобразователь кода выполнен в виде последовательно соединенных первого элемента ИЛИ, первого элемента НЕ, первого элемента И, второго эле ме нта ИЛ И, к другому вход у кото20 рого подключен выход первого элемента

ИЛИ через второй элемент И, к другому входу которого подключен выход второго элемента НЕ, вход которого соединен с другим входом первого элемента И и является вхо25 дом преобразователя кода, управляющими входами и выходом которого являются три входа первого элемента ИЛИ и выход второго элемента ИЛИ.

1649681

Составитель В.Евдокимова

Редактор М.Самерханова Техред М.Моргентал Корректор М Пожо

Заказ 1873 Тираж 403 Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., 4/5

Производственно-издательский комбйнат Патент", r. Ужгород, ул.Гагарина, 101