Устройство для контроля сопротивления
Иллюстрации
Показать всеРеферат
Изобретение относится к электроизмерительной технике и предназначено для контроля сопротивления различных цепей. Цель изобретения - повышение достоверности функционирования - достигается путем обеспечения непрерывного контроля в процессе бункционирования, обеспечения возможности проведения самопроверки устройства и обеспечения точной локализации неисправности. Нажатием переключателя 2 устройство приводится в исходное состояние. Триггеры 3, 10, 21, регистры 13, 30, счетчики 16, 19 обнуляются. В элементах памяти блока 14 памяти и в элементе памяти блока 24 управления и вычислений записана программа проверки. Измеряемые сопротивления 6 подключены к выходу 37 коммутатора 5 и входам 39 коммутатора 7. Через линию 23 задержки триггер 10 переводится в состояние 1. Комбинация выходных сигналов со счетчика 16 импульсов поступает на дешифратор 15, с выхода которого код поступает на входы из коммутатора 7, и обеспечивается подключение одного из контролируемых сопротивлений 6 к входу аналого-циЛрового преобразователя 8. Выходные сигналы со счетчика 19 поступают на дешифратор 17. Выходной сигнал с триггера 10 через линию задержки 9 поступает на управляюдай вход аналогоцифрового преобразователя 8. Выходной сигнал с цифроаналогового преобразователя 33 поступает на первый вход блока 32 сравнения, на второй вход которого подается напряжение от источника 11 эталонного напряжения . Если значение измеряемого сопротивления не лежит в заданном диапазоне , то с выхода 66 блока 24 совпадения кодов сигнал через бток 24 управления и вычислении поступает на вход прерывания микропроцессора. Результат отображается в блоке 25 индикации . 6 ил. (Л с сд N) СО
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
ЮЛЪЬЛИК..SU„„ t65t23> Д 1
{g )g С 01 R 27/00
Н АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ КОМИТЕТ
ПО ИЗОИ ЕТЕНИЯМ И ОТИРЬ ГИЯМ
ПРИ ГНКТ СССР
1 (21) 4439375/21 (22) 13.06.88 (46) 23.05.91. Бюл. Р 19 (72) А.Н.Гришуткин, В.Н.Луцков, Н.Н.Новиков и В.К.Альмамбетов (53) 621.317.33(088.8) (56) Авторское свидетельство ГССР
Ф 500506, кл . G 0 1 R 27/ОО, 1974.
Авторское свидетельство ГГСГ
Р 1029102, кл. С 01 1 27/ОО, 198 1. (54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ COIIPAТИВЛЕНИЯ (57) Изобретение относится к электроизмерительной технике и предназначено для контроля сопротивления разгйчных цепей. Цель изобретения — повышение достоверности функционирования достигается путем обеспечения непрерывного контроля в процессе функционирования, обеспечения возможности проведения самопроверки устройства и обеспечения точной локализации неисправности. Нажатием переключателя 2 устройство приводится в исходное состояние. Триггеры 3, 10, 21, регистры 13, 30, счетчики 16, 19 обнуляются.
В элементах памяти блока 14 памяти. и в элементе памяти блока 24 управления и вычислений записана программа Изобретение относится к электроизмерительной технике и предназначено для допускового контроля сопротивления различных цепей в контрольноизмерительной аппаратуре.
2 проверки. Измеряемые сопротивления 6 подключены к выходу 37 коммутатора 5 и входам 39 коммутатора ?. Через линию 23 задержки триггер 10 переводится в состояние "1". Комбинация выходных сигналов со счетчика 16 импульсов поступает на дешифратор 15, с выхода которого код поступает на входы из коммутатора 7, и обеспечивается подключение одного из контролируемых сопротивлений 6 к входу аналого-rg«iðî,— вого преобразователя 8. Выходные сигналы со счетчика 19 поступают на дешифратор 17. Выходной сигнал с триггера 10 через линию задержки 9 поступает на управляюций вход аналогоцифрового преобразователя 8. Выход- ной сигнал с цифроаналогового преобразователя 33 поступает на первый вход блока 32 сравнения, на второй вход которого подается напряжение от источника 11 эталонного напряжения. Если значение измеряемого сопротивления не лежит в заданном диапазоне, то с выхода 66 блока ?9 совпадения кодов сигнал через блок 24 управления и вычислений поступает на вход прерывания микропроцессора.
Результат отображается в блоке 75 индикации. 6 ил.
Целью изобретения является повышеьые достоверности функционирования
- устройства.
На фиг. 1 представлена схема устройства для контроля сопротивления;
1651331 на фиг. 2 — схема первого коммутатора; на фиг. 3 — схема второго коммутатора; на фиг. 4 - схема блока памяти; на фиг. 5 — схема блока управления и вычислений; на фиг. 6 схема блока совпадения кодов.
Устройство дпя контроля сопротивления содержит переключатель 1, переключатель ?, RS-триггер 3, блок 4 10 эталонных резисторов, первый коммутатор 5, и объектов контроля 6, второй коммутатор 7, аналого-цифровой преобразователь 8, линию 9 задержки, ЙБ-триггер 10, источник 11 эталонного 15 напряжения, элемент ИЛИ 12, регистр
13, блок 14 памяти, дешифратор 15, счетчик 16 импульсов, дешифратор 17. элемент И 18, счетчик 19 импульсов, элемент ИЛИ 20, RS-триггер 21, элемент?О
HJGI 22, линию 23 задержки, блок 24 управления и вычислений, блок 25 индикации, элемент И 26, элемент И 77, регистр 78, блок 29 совпадения кодов, регистр 30, элемент И 31, блок 32 l5 сравнения, цифроаналоговый преобразователь 33, входы 34 коммутатора 5, вход 35 коммутатора 5, выход 36 коммутатора 5, выход 37 коммутатора 5 управляющие входы 38 коммутатора 5, 30 входы 39 коммутатора 7, вход 40 коммутатора 7, вход 41 коммутатора 7. выход 47 коммутатора 7, управляющие входы 43 коммутатора 7, группу 44
35 п выходов блока 14 памяти, группу 45 и входов блока 14 памяти, группу 46 входов блока 14 памяти, группу 47 входов блока 14 памяти, группу 48 информационных входов блока 14 памяти, группу 49 адресных входов блока 14 па-„ мяти, группу 50 управляющих входов блока 14 памяти, восьмую группу информационных входов 51 блока памяти 14, вход 52 блока 24 управления и вычислений, вход 53 блока 24 управления, выход 54 блока .?4 управления, выход
55 блока 24 управления, шину 56 данных на считывание, шину 57 данных на за пись, шину 58 управления, адресную шину 59, вход 60 блока 24 управления, 50 вход 61 блока 24 управления, адресный вход 62 блока 29 совпадения кодов, управляющий вход 63.блока 29 совпадения, информационный вход 64 блока 29 совпадения, группу 65 входов блока
29 совпадения, выход 66 блока 29 сов55 падения, группу входов 67 блока 29 совпадения, Коммутатор 5 (Лиг ° 7.) содержит реле 68, реле 69, реле 70, замыкающийся контакт 71 реле 68, замыкающийся контакт 72 реле 69, переключающийся контакт 73 реле 70.
Коммутатор 7 (фиг ° 3) содержит реле 74, реле 75, реле 76, замыкающийся контакт 77 реле 73, замыкающийся контакт 78 реле 76, размыкающийся контакт 79 реле 74, замыкающийся контакт 80 реле 74, Блок 14 памяти (фиг. 4) содержит элемент 81 памяти, элемент 82 памяти, элемент 83 памяти.
Блок 24 управления и вычислений (фнг. 5) содержит переключатель 84, RS-триггер 85, элемент ИЛИ 86, генератор 87 импульсов, элемент И 88, генератор 89 импульсов, элемент И 90, микропроцессор 9 1, элемент HF. 92, элемент ИЛИ 93, элемент 94 памяти, переключатель 95, RS-триггер 96, шины данных на считывание 56 и на запись 57, шину 58 управления и адресную шину 59.
Блок 29 совпадения кодов (фиг . 6) содержит группу 97 элементов И, элемент 98 совпадения и группу 99 элементов И.
Выход переключателя 1 подключен к S-входу триггера 3, R-вход которого соединен с выходом переключателя
2, входом 52 блока 24 управления и вичислений, первым входом элемента
ИЛИ 20, первым входом элемента ИЛИ 22, BTopbM входом элемента ИЛИ 12, R-вхо-. дом триггера 21, прямой выход триггера 3 подключен к управляющему входу
35 коммутатора 5, к управляющему входу 41 коммутатора 7, к второму входу элемента И 18 и к первому входу элемента И 27, выход 36 коммутатора
5 соединен с управляющим входом 40 коммутатора 7, выход 37 через объект контроля (контролируемые сопротивления) 6 подключен к группе 39 информационных входов коммутатора 7, управляющие входы 43 которого соедине- ° ны с и выходами дешифратора 15, а выход 42 — с информационным входом аналого-цифрового преобразователя 8, входы 34 коммутатора 5 соединены с выходами блока 4 эталонных сопротивлений, вход которого подключен к выходу источника Ф1 эталонного напряжения, входы 38 коммутатора 5 подключены к и выходам регистра 13, которые соединены с группой 45 п входов блока .14 памяти, группа 46 и входов которого соединена с и выходами пешифратора 15. к информационным входам
1651? которого подключены выходы счетчика
t6 импульсов, счетный вход которого соединен с .Bhtxojlом 54 блока 24 управления и вычислений, со счетным входом
5 счетчика 19 иь(пульсон, с входом,линии 23 задержки и с вторым входом элемента ИЛИ 22, выходы счетчика 19 им-. пульсов подключены к входам де(((иАратора 17,-выходы которого соединены 0 с группой 47 и входов блока 14 памяти, группы 48, 49, 50, 51 управляюп((х, адресных и информационных входов соединены по шинам данных 56, 57, управления 58 и адресным 59 шинам с соответ- 15 ствую((ими выходами 56, 57, 58, 59 блока 24 управления и вычислений, выход 55 которого подключен к первому входу блока 25 индикации, второй вход которого соединен с выходом дешифра,тора 15, с первым входом элемента
И 18, с вторым входом элемента ИЛИ 20, входом. 53 блока 24 управления и вычислений, выход элемента ИЛИ 20 подключен к установочным входам счетчиков
16 и I9 импульсов, выход источника 11 эталонного напряжения соединен с вторым входом блока 32 сравнения, выход которого соединен с первьп(входом элемента И 31, выход которого подкл(о- 30 чен к входу 60 блока 24 управления и вычислений, к входу 61 которого подключен выход 66 блока 29 совпадения кодов, входы 62, 63, 64 которого соединены по шинам адреса 59, управления 58 и данных 56, 57 соответственно с информационными выходами блока
29 управления и вычислений, .к кото- рому по соответствующим шинам . подклю чены первый, второй-и третий входы 4р регистра 28, третья группа входов блока 25 индикации, первый, второй входы
° и выход элемента И 26, второй, третий входы и выход элемента И 27, третий . вход элемента И 26 соединен с прямым 45 выходом RS-триггера 21, к S-входу которого подключен выход элемента И 18, выход элемента ИЛИ 22 соединен с управляющими входами регистров 13 и 30, к и входам регистра 13 подключена группа 44 выходов блока 14 памяти, выход линии 23 задержки соединен с
S-входом RS-триггера 10,.к R-цходу которого подключен выход элемента
ИЛИ 12, первый вход которого соединен с.выходом аналого-циАрового преобразователя 8 и с вторым входом элемента И 31, прямой выход RS-триггера !О соединен с входом ликии 9 задержки, It 6
13Elxo((кОтор(ч(((Одк((((я(ен к Второму входу аналого-и((фрон<1(о преобразователя ((, и выходе в которого соединены с и входами ((иф ров н ал ог о в ого пр еобразоватсля 33 и с и входами регистра 30, п выходов которого подключены к группе 67 и входов блока 29 совпадения, группа 65 и входов 65 которого соединена с и выходами регистра 28, выход цифроаналогового преобразователя 33 соединен с первь(((входом блока 3? сравнения.
Устройстго для контроля сопротивления работает с(ед ющим образом. Нажатием переключателя 2 устройство приводится в исходное состояние, т.е. триггеры. 3, 10, 21, регистры 13, 30, счетчики 16, 19 импульсов приводятся в состояние "0". В элементы 81, 82, 83 памяти блока 14 памяти и в элементе 94 памяти блока 24 управления и вычислений записана программа проверки.
Измеряемые сопротивления 6 подключены к выходу 37 коммутатора 5 и к входам 39 коммутатора 7. В режиме контроля сопротивления устройство начинает работать с нажатием переключателя
84. При этом триггер 85 перебрасывается в состояние "1" и на синхронизирующий вход микропроцессора 91 через элемент И 90 поступают импульсы с генератора 89 импульсов. Микропроцессор
91 переходит к выполнению программь( контроля сопротивления на.соответствующем диапазоне.
Одновременно через элемент И 88 в счетчики 16 и 19 импульсов записывается первый импульс, а также через линию 23 задержки переводится в состояние "1" триггер 10. Комбинация выходных сигналов со счетчика 16 импульсов поступает на дешифратор 15.
С его выхода снимается код, который поступает на входы 43 коммутатора 7.
Он обеспечивает подключение одного из контролируемых сопротивлений 6 ко входу аналого-ц((Арового преобразователя 8.
Выходные сигналы со счетчика 19 поступают на дешиАратор t7. Код, снимаемый с дениАратора 17, обеспечивает считывание с элемента 83 памяти в регистр 13 кода, соответствующего подключенному эталонному сопротивлению в блоке 4 эталонных резисторов.
Выходная информация с регистра 13 поступает на входы 38 коммутатора 5, который в соответствии с поступившим
1651231 кодом (эбеспечпвае Г подклкэч ение эталонного резист ор» с блока 4 к выхолу 37 коммутатора 5 °
Кроме того вихоцные сивналы с Лей
5 юифратора 15 поступают на вход элемента 82 памяти блока 14, обеспечивая считывание с него кода верхнего предела для контролируемого сопротивленияя б. Этот код записывается в первую группу разрядов регистра 28.
Выходная информация с регистра 13 подается также на элемент 8 1 памяти блок 14, обеспечивая считывание с него кода нижнего предела для контролируемого сопротивления 6. Этот код записывается во вторую группу разрядов регистра 28.
Выходной сигнал с триггера I0 через линию 9 задержки поступает на управляющий вход аналого-цифрового преобразователя 8„ обеспечивая начало его работы. С вторых вьгходон аналого-цифровогo преобразователя 8 считывается параллельный код, пропорцио- 25 иальный падению напряжения на эталонном резисторе в блоке 4 и измеряемом сопротивлении 6. Этот код поступает на информационные входы регистра 30 и цифроаналогового преобразователя 33.,30
Выходнои сигнал с цифроаналогового преобразователя 33 поступает на первый вход блока 32 сравнения., на второй вход которого подается напряжение от источника 11 эталонного напряжения.
При исправной работе аналого-цифрового преобразователя 8 напряжение поступающее с выхода блока 33, меньще эталонного напряжения от источни- 10 ка 11. В этом случае блок 32 сравнения выдает сигнал, эквивалентный логическому нулю. Если сигнал с выхода блока 33 равен или больще напряжения источника 11, то блок 32 сравнения выдает сигнал, эквивалентный логической единице, который поступает на второй вход элемента И 31. На первый вход элемента И 31 поступает сигнал "Окончание преобразования" с первого выхода аналого-цифрового преобразователя 8. Этот же сигнал через элемент ИЛИ 12, поступает на
R-вход триггера 10 и возвращает его в исхолное (нулевое) состояние.
С выхода регистра 30 сигнал посту55 пает на вторые входы группы 99 элементов И блока 29 совпадения кодов. Иа первые входы групны 99 элементов И подается кол с адресной щины 59 и иины управления 58, С выходов группы 99 элементов И сигнал поступает на элемент 98 совпадения, При наличии сигналов на обеих группах входов эл"мент 98 осуществляет сравнение поступивщего кола, эквивапентногс измеряемому сопротивлению 6, с кодом нижнего и с кодом верхнего пределов.
В случае, если значение измеряемого сопротивления не лежит между значениями верхнего и нижнего пределов, то с выхола 66 блока 29 совпадения кодов выдается сигнал, эквивалентный единице, который через элемент ИЛИ 93 блока 24 управления и вычислений поступает на вход прерывания микропроцессора 91. Одновременно этот сигнал поступает на вход элемента HF. 92.
По этому же сигналу осуществляется прекращение подачи импульсов с генератора 87 на элементы устройства кон троля .
Аналогично работает устройство, если напряжение на первом входе блока 32 сравнения превыщает напряжение, поступающее на второй вход.
Локапизация сопротивления R параметры которого не укладываются в допуски, осуществляется микропроцессором 9 1 по информации, снимаемой с блока 14 памяти, и индицируется на блок 25 индикации.
Для проведения проверки необходимо нажать переключатель 84.
Если параметры сопротивления R укладываются в заданные пределы, то следующим импульсом, поступающим с выхода генератора 87 импульсов, происходит подключение очередного сопротивления 6 к входам аналого-цифрового преобразователя 8,: триггер 10 переводится в состояние "1" и процесс контроля сопротивления повторяется, Этот процесс продолжается до тех пор, пока не будут опронены все и сопротивлений 6. При возбуждении (и+1) выхода у дешифратора 15 происходит сброс триггера 21 через элемент
ИЛИ 86. Одновременно на блок 25 индикации выдается информация об окончании проверки.
Дпя определения технического состояния самого устройства предусмотрен в работе, устройства режим самопроверки. С этой целью нажимается переключатель 1, триггер 3 переводит1(> "> l? 31
l0 ся в состояние "1". I:rn нь>ходным сиг— налом обеспечивается отклн>чение входов и выходов сопротивлений 6 и подключение блока 4 эталонных резисторов через коммутаторы 5 и 7 к анллогоцифровому преобразователю 8.. Одновременно подается сигнал на элементы
И 18 и 27. После того клк микропроцессор 91 считает информацию с элемен-lð тл И 27. начинается процесс самопроверки устройстна.
При возбуждении (и+1) выхода н дешифраторе 15 происходит переброс триггера 21 в состояние "1". Выходной сигнал триггера 21 поступает на элемент И 2G ° Считлнньш единичный код с элемента И 31 соотнетс>нует оконча-. нию самопроверки устройства.
Коды нижнего и верхнего пределов измеряемых сопротивлений хранятся в элементе 94 памяти б>лока 24 упрлнления и вычислений и через микропроцессор 91 записываются в элементы
81, 02, 83 памяти блока 14 памяти. 25
За счет непрерывного контроля я процессе функционирования устро>йгтвл, обеспечения возможности проведения самопроверки устройства и обеспечения точной локализации места неисправности повышается достоверность функционирования устройства.
Формула изобретения
Устройство для контроля сопротивления, содержащее два коммутатора, источ35 ник эталонного напряжения, две линии задержки, блок памяти, первый счетчик импульсов, первый элемент И, блок совпадения кодов, последовательно соединенные блок сравнения и цифро- 40 аналоговый преобразователь, дна переключателя, блок индикации, о т л ич а ю щ е е с я тем, что, с целью повышения достоверности функционирования устройства, дополнительно введе-45 ны три RS-триггера, три элемента И, три элемента ИЛИ, три регистра управления, аналого-цифровой преобразователь, блок эталонных резисторов, второй счетчик импульсов два дешифрато- 50 ра, блок управления и вычислений, выход первого переключателя подключен к S-входу первого триггера, R-вход которого соединен с выходом второго переключателя, первым входом блока уп-55 равления и вычислений, первым входом первого элемента ИЛИ, первым входом второго элемента ИЛИ, первым входом третьего элемента ИЛИ, R-входом второго триггерл, прямой выход первого
RS-триггера подключен к управляющему входу первого коммутатора, к первому управляющему входу второго коммутатора, к первому входу первого элемента И и первому входу второго элемента И, первый выход первого коммутатора соединен с п>.р»им управляющим входом второго коммутатора, второй выход первого коммутатора соединен с клеммой для подключения первых ннводов контролируемых сопротивлений, вторые выводы которых подключены к первой группе инФормационных входов второго коммутатора, вторые управляющие входы которого соединены с и выходами первого дешифрлторл, а выход— с информационным входом аналогA-öèôрового преобразователя, вторые входы первого коммутаторл соединены с нь>ходами блока эталонных сопротивлении, вход которого подключен к выходу источника эталонного напряжения, третьи входы первого коммутатора подключены к и входам первого регистра и к первой группе и входов блока памяти, вторая группа и нходон которого соединена с и выходами второго дешифраторл, к информационным входам которого подключены выходь> первого счетчика импульсов, счетный вход которого соединен с первым ннходом блока управления и вычислений, с счетным нходом второго счетчика импул>сон, с входом первой линии задержки и с вторым входом второго элемента HlIH, выходы второго счетчикл импульсов подключены к входам второго дешифратора, вь>ходы которого соединены с третьей группой и входов блока памяти, четвертая, пятая, нестля и седьмая группы входов которого соединены с вторым, третьим, четвертым и пять>м выходами блока управления и вычислений, шестой выход которого подключен к первому входу блока индикации, второй вход которого соединен с выходом второго дешифратора, с вторым входом первого элемента И, с вторым входом первого элемента ИЛИ, вторым входом блока управления и вь|числений, вьжод первого элемента ИЛИ подключен к установочным входам первого и второго счетчиков импульсов, выход источника эталонного напряжения соединен с вторым входом блока сравнения, выход которого соединен с первым входом третьего элемента И, выход которого подключен к третьему входу блока уп1651? 31.равления и вычислений, к четвертому входу которого подключен выход блока совпадения кодов, первый, второй. и третий входы которого соединены с
5 третьим, четвертым и пятым выходами блока управления и вычислений и с первым, вторим и третьим входами второго регистра соответственно, третий, четвертый и пятый входы блока индикации соединены соответственно с вторым, четвертым и пятым выходами блока управления и вычислений, первым, вторым входами и выходом четвертого элемента И, вторым, третьим входами и выхо- 15 дом второго элемента И, третий вход четвертого элемента И соединен с прямым выходом второго RS-триггера, к
S-входу которого подключен выход первого элемента И, выход второго элемента ИЛИ соединен с управляющими входами первого и третьего регистров, к и входам первого регистра подключена первая группа выходов блока памяти, выход первой линии задержки соединен c S-входом третьего RS-триггера, к Я-входу которого подключен выход третьего элемента ИЛИ, второй вход которого соединен с выходом аналого-циАрового преобразователя и с вторым входом третьего элемента
И, прямой выход третьего RS-триггера соединен с входом второй линии задержки, выход которой подкпючен к второму входу аналого-ципрового преобразователя„ л виходов которого соединены с и входами цифроаналогового преобразователя и с п .входами третьего регистра, п выходов которого подключены к четвертой группе п входов блока совпадения, пятая группа и входов
1 .оторого соединена с и выходами второго регистра, 165123t
1651231 б>Рб/Х
67
1
I
I
1
1
I
I
l
Редактор О. Стенина
Заказ 1981 Тираж 42>.> Подписное
ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР !
13035, Иосквч, Ж-35, Раушская наб,, д, 4/5
Производственно-издательский комбинат Патент", г, Ужг.>род, ул. Гагарина, 101
Г
l
I
I
1
I
I
I
Составитель ). Минкин т, И. Лидык ехред
Корректор И. Самборская