Делитель частоты

Иллюстрации

Показать все

Реферат

 

ае (и) СОЮЗ СОВЕТСНИХ

РЕСПУБЛИК (gg)g Н 03 К 23/00, 23/48 ОСУААРСТВЕННЫЙ НОМИТЕТ

СЮЮВФ

ПРИ ГКНТ СССР

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

v аатОРСНОм сймдВТВЪс аУ. (21) 4629741/21. (22) 02.01.89 (46) 30.05.91. Бюл. Ф 20 (72) О.К.Филиппов, Н.Л.Новогрудская и Е.П.Колмаков (53) 621. 374 (088.8) (56) Авторское свидетельство СССР

Р 1265996, кл. Н 03 К 23/00, 1989.

Авторское свидетельство СССР

У 894875, кл. Н 03 К 23/00, 1979. (54) ДЕЛИТЕЛЬ ЧАСТОТЫ (57) Изобретение относится к импульсной технике и может использоваться в устройствах автоматики и вычислительной техники. Цель иэобретения— увеличение диапазона коэффициента деления — достигается организацией новых структурных связей. Устройство содержит п-разрядный счетчик 1 импульсов, р-разрядный регистр 2 сдвига, блок 3 управления, входную шину 4 и шину 5 управления. Блок 3 управления содержит элементы И 6, 9, инвертор 7 и элемент ИЛИ 8. Коэффициент деления устройства определяется выражением

К = 2 + р, где 1 р <= 2 " или

n-

2 (р (2 " в зависимости от сиг.нала на шине 5. 1 s.ï. ф-лы, 1 ил.

165 1

Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики и вычисли-тельной техники.

Цель изобретения "- увеличение диапазона коэффициента деления.

На чертеже приведена структурная электрическая схема устройства.

Делитель частоты; одержит и-разрядgg ный счетчик 1 импульсов, выход п-ro разряда которого соединен с ичформационным входом р-разрядного регистра

2 (сдвига) и с первым входом блока 3 управления, выход Ko Topol о соединен 15 с входом запрета =чета п-разрядного.

1 импульсов, которого соединен с входной 1пиной 4 и тактовым входом р-разрядного регис":.

° A u тра 2, выходы p-ro и 2 -го разрядов которого соединены соответственно с вторым и с третьим входами блока 3 управления, четвертый вход которого соединен с шиной 5 управления.

Блок 3 управления сопержит первый 25 элемент И б, выход которого соединен с выходом блока 3 управления, первый вход которого через инвертор 7 соединен с первым входом первого элемента И б, второй вход которого сое- динен с выходом элемента ИЛИ 8, первый вход которого соединен с вторым входом блока 3 управления, третий и четвертый входы которого соединены соответственно с первым и вторым входами второго элемента И 9,:выход которого соединен с вторым входом элемента ИЛИ 8.

Делитель частоты работает следующим образом. 40

Коэффициент деления устройства определяется выражением

К=2 +р, Ь где. 1 р < 2 " -- при -yaeaoM (логическом) сигнале на п|ине 5; .1-1 И

2 « p . 2 — при- единичном сигнале на шине 5.

В первом случае счетчик 1 считает импульсы, поступаюпр :е на шину 4.

Последний п-й разряд счетчика 1 принимает единичное значение после появления 2 -го импульса на пине 4 (при исходном нулевом состоянии счетчика 1) . Следующим (2 " + 1)-м импуль55 сом на пине 4 единичное значение и-го разряда счетчика 1 переписываетси в регистр 2. Единичный сигнал на выходе 2" -го разряда регистра 2

54 4 появляется через 2" последующих импульсов на шине 4, а установка в нуль счетчика 1 происходит через

2 импульсов. При этом на выходе блока З.появляется нулевой сигнал, запрещающий работу счетчика 1 в счетном режиме. Таким образом, происходит запрет счета импульсов счетчиком 1, что приводит к соответствующему увеличению коэффициента деления .

Бо втором случае запрет счета счетчиком 1 импульсов в шины 4 осуществляется при нулевом сигнале на выходе и-го разряда счетчика 1 и при наличии единичных сигналов на одном из выходов регистра 2, причем и в этом случае происходит увеличение коэффициента деления устройства на соответствующее значение р.

Формула.из о бр ет ения

1. Делитель частоты, .содержащий и-разрядный счетчик импульсов, рр а зряд ный р егистр, блок управления, шину управления и входную шину, отличающийсятем, что, с целью увеличения диапазона коэффициента деления, выход блока управления соединен с входом запрета счета и-разрядного счетчика импульсов, выход и-ro разряда которого соединен с информационным входом р-разрядного регистра и с первым входом блока управления, второй и третий входы которого соединены с выходами соответст« венно р-ro и 2 " -ro разрядов р-разрядного регистра, тактовый вход кото- . рого соединен с входной шиной и со счетным входом и-разрядного счетчика импульсов, при этом шина управления соединена с четвертым входом блока управления.

2. Делитель по п.1, о т л и ч а юшийся тем, что блок управления содержит первый элемент И, выход которого соединен с выходом блока управления, первый вход которого соединен через инвертор с первым входом первого элемента И, второй вход . которого соединен с выходом элемента

ИЛИ, первый вход которого соединен с вторым входом блока управления, третий и четвертый входы которого соединены соответственно с первым и вторым входами второго элемента И, выход которого соединен с вторым входом элемента ИЛИ.