Преобразователь постоянного напряжения в переменное n- ступенчатой формы

Иллюстрации

Показать все

Реферат

 

Изобретение относится к преобразовательной технике. Его целью является повышение надежности преобразования при формировании N-ступенчатого напряжения с N , 10. Преобразователь содержит три стойки ключей 8-13 постоянного тока, запоминающие конденсаторы 1 и 2, ключи 14 и 15 переменного тока и блок 16 управления. Формирование ступеней выходного напряжения осуществляют благодаря предварительному заряду конденсаторов до соответствующего напряжения, а приближение формы выходного напряжения к синусоидальной благодаря использованию принципа слежения за задающим синусоидальным сигналом. 3 ил. ё Os сл 00 CJ Јь 00

союз сОВетских

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

ГОСУДАРСТВЕН.(ЫЙ КОМИТЕТ

ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ

ПРИ ГКНТ СССР

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 4359163/07 (22) 07,01,88 (46) 23.06.91, Бюл. N. 23 (71) Специальное конструкторско-технологическое бюро геофизической техники (72) Ю.А.Мордвинов и В.А.Захаров (53) 621.314.572 (088.8) (56) Авторское свидетельство СССР

М 653705, кл. Н 02 M 7/537, 1972, Авторское свидетельство СССР

N. 748744, кл. Н 02 М 7/537, 1978.

Авторское свидетельство СССР

N. 1171940, кл, Н 02 М 7/539, 1985. (54) ПРЕОБРАЗОВАТЕЛЬ ПОСТОЯННОГО

НАПРЯЖЕНИЯ В ПЕРЕМЕННОЕ N-СТУПЕНЧАТОЙ ФОРМЫ

/7 ((9) ((() П ;,- " ." .

> .4

1 ° (s()þ Н 02 М 7/537 i (57) Изобретение относится к преобразовательной технике, Его целью является повышение надежности преобразования при формировании N-ступенчатого напряжения с N >. 10. Преобразователь содержит три стойки ключей 8 — 13 постоянного тока. запоминающие конденсаторы 1 и 2, ключи 14 и

15 переменного тока и блок 16 управления.

Формирование ступеней выходного напряжения осуществляют благодаря предварительному заряду конденсаторов до соответствующего напряжения, а приближение формы выходного напряжения к синусоидальной благодаря использованию принципа слежения за задающим синусоидальным сигналом. 3 ил.

1658343

Изобретение относится к преобразовательной технике, а именно к классу преобразователей постоянного напряжения в переменное N-ступенчатой формы, Цель изобретения — повышение надежности преобразователя при формировании переменного напряжения с N >10.

На фиг,1 представлены силовая схема преобразователя и блок управления; на фиг.2 — 3 — диаграммы напряжений на отдельных элементах схемы.

Силовая схема преобразователя содержит два запоминающих конденсатора 1 и 2, ограничитель 3 зарядного тока конденсатора, включающий в себя дроссель 4 с двумя обмотками 5 и 6 и диод 7>три стойки ключей

8 — 13 постоянного тока, два ключа 14 и 15 переменного тока и блок 16 управления, при этом первые входные силовые выводы стоек силовых ключей 8 — 13 постоянного тока подключены к "концу" первой обмотки 5 дросселя 4,"начало" которой соединено с

"концом" второй обмотки 6 и подключено к входному выводу 17, кроме того, "начало" второй обмотки 6 дросселя 4 соединено с катодом диода 7, анод которого связан с входным выводом 18 и с вторыми входными силовыми выводами стоек силовых ключей постоянного тока.

Выводы первых двух стоек подключены соответственно к первым обкладкам запоминающих конденсаторов 1 и 2 и первым силовым электродам ключей 15 и 14 переменного тока, вторые силовые электроды которых объединены и подключены к выходному выводу 19, Выходной вывод третьей стойки силовых ключей постоянного тока соединен с объединенными обкладками запоминающих конденсаторов 1 и 2 и вторым выходным выводом 20. Блок 16 управления включает в себя два амплитудных компаратора 21 и 22, первые объединенные входы которых соединены с выходом задающего генератора 23, а вторые входы — с различными запоминающими конденсаторами 1 и 2, формирователь 24 прямоугольного напряжения, подключенный входом к выходу задающего генератора 23, а выходом — к входу фазосдвигающего узла 25. четыре трехвходовых логических элемента ЗИ 26-29, два логических элемента НЕ 30 и 31, входы которых подключены соответственно к выходам первого 21 и второго 22 амплитудных компараторов, умножитель 32 частоты, вход которого соединен с выходом формирователя 24 прямоугольного напряжения, а выход — с управляющим входом первого ключа 14 переменного тока и через логический элемент НЕ 33 с управляющим входом второго ключа 15 переменного тока, четыре одно5

55 вибратора 34 — 37, входы первого 34 и третьего 36 иэ которых подключены к выходам амплитудных компараторов 21 и 22 непосредственно, а входы второго 35 и четвертого

37 одновибраторов — через логические элементы НЕ 30 и 31. При этом первый трехвходовой логический элемент ЗИ 26 своим входом подключен к выходу умножителя 32 частоты, выходу первого одновибратора 34 и выходу фазосдвигающего узла 25, который соединен с управляющим входом второго ключа 13 постоянного тока и через четвертый логический элемент НЕ 38 — с управляющим входом ключа 12 постоянного тока.

Второй трехвходовой логический элемент И 27 своими входами подключен к выходу умножителя 32 частоты, выходу второго одновибратора 35 и выходу четвертого логического элемента НЕ 38. Входы третьего трехвходового логического элемента ЗИ 28 соединены с выходом третьего логического элемента НЕ 33, с выходом третьего одновибратора 36 и выходом фаэосдвигающего узла 25, а входы четвертого трехвходового логического элемента ЗИ 29 соединены с выходом третьего логического элемента HE 33, с выходом четвертого одновибратора 37 и выходом четвертого логического элемента НЕ 38, выходы трехвходовых логических элементов ЗИ 26 — 29 подключены к управляющим входам ключей 8-11 постоянного тока соответственно.

На фиг.2 представлены: напряжение

Огз, формируемое на выходе задающего генератора 23, выходное напряжение U < преобразователя, напряжение Ог — на выходе фазосдвигающего узла 25, напряжения

Usa и Озз — на выходах умножителя 32 частоты и логического элемента НЕ 33, напряжения Огб. U28, U2g и Uzq — на выходах первого

26, третьего 28, четвертого 29 и второго 27 трехвходовых логических элементов ЗИ. выходные напряжения U21, U22 амплитудных компараторов 21 и 22, напряжения Озо и

Uzi. получаемые на выходах логических элементов НЕ 30 и 31, выходные напряжения

Оз4, Озв, Оз и Озт соответственно одновибраторов 34, 36, 35 и 37 и выходное напряжение U зя логического элемента НЕ 38.

Преобразователь частоты работает следующим образом

Задающий синусоидальный (в общем случае любой формы) сигнал О з (фиг.2) поступает с выхода задающего генератора 23 на обьединенные неинвертирующие входы . амплитудных компараторов 21 и 22, на инвертирующие входы которых подается сигнал с запоминающих конденсаторов 1 и 2, В качестве задающего генератора может выступать и цифроаналоговый преобразова1658343 тель (ЦАП), на вход которого поступает задающий сигнал в цифровой форме. Результаты сравнения этих сигналов в виде напряжений 021, U22, U30 и U31 с выходов компараторов 21 и 22 поступают соответственно на входы одновибраторов 34 и 36 и через логический элемент НЕ 30 и 31 на входы одновибраторов 35 и 37, Применение одновибраторов 34-37 в блоке 16 управления необходимо для создания зоны нечувствительности величиной в управляющих сигналах О2б — Огэ, исключающей повторные "ложные" включения ключевых элементов 8-11, что беэ применения одновибраторов в условиях действия помех сделать невозможно. Величина тц — ta выбирается примерно равной величине to — tt (to11, tt-1г — длительнОСть пОлупЕРиода умножителя частоты, определяющая частоту переключения разрядных ключей 14 и 15), Кроме того, задающий синусоидальный сигнал Орз поступает на вход формирователя

24 прямоугольного напряжения, на выходе которого формируется сигнал прямоугольной формы, по частоте и фазе совпадающей с задающим напряжением Орз. Далее этот сигнал поступает на фазосдвигающий узел

25, где он сдвигается по фазе относительно исходного на 90 и поступает в виде управляющего сигнала Ор на управляющий вход ключа 13 постоянного тока и через логический элемент НЕ 38 на управляющий вход ключа 12 постоянного тока. Управляющие сигналы Озг и Озз на ключи 14 и 15 переменного тока поступают соответственно с выхода умножителя 32 частоты, вход которого соединен с выходом формирователя 24 прямоугольного напряжения, и с выхода логического элемента НЕ 33, соединенного входом с выходом умножителя 32 частоты.

Частота управляющих импульсов Оз и

Озз должна быть в 2п раз выше частоты задающего сигнала U2z, а величина и определяет количество ступеней в выходном напряжении U»>. С выходов одновибраторов

34 — 37 напряжения Оз4 — Озт поступают на первые входы трехвходовых логических элементов ЗИ 26 — 29, вторые и третьи входы трехвходового логического элемента Uzs подключены к выходу умножителя 32 частоты и выходу фазосдвигающего устройства

25, трехвходового логического элемента ЗИ

27 — к выходу умножителя 32 частоты и выходу логического элемента НЕ 38, трехвходового логического элемента ЗИ 28 — к выходу логического элемента НЕ 33 и выходу фазосдвигающего устройства 25, а трехвходового логического элемента ЗИ 29 — к выходу логического элемента НЕ 33 и выходу логического элемента Н Е 38. В ы ходы

55 трехвходовых логических элементов И 2629 соединены с управляющими входами ключей 8-11 постоянного тока.

Формирование импульсов управления для ключевых элементов происходит следующим образом, В момент времени to первый запоминающий конденсатор 1 заряжен до отрицательного напряжения, величина которого равна первой ступени выходного напряжения Us x, а задающее напряжение Огз больше нуля, следовательно, нэ выходе амплитудного компаратора 21 формируется сигнал логической единицы Ug t (фиг.2). Этот сигнал Uzi через одновибратор поступает на первый вход трехвходового логического элемента ЗИ 26, на второй и третий входы которого поступают "разрешающие" сигналыы U32 и U25 с выхода умножителя 32 частоты и выхода фазосдвигающего устройства 25.

На выходе первого трехвходового логического элемента ЗИ 26 формируется сигнал логической единицы О25, который далее поступает на управляющий вход ключа 8 постоянного тока и открывает его, Постоянное напряжение через ограничитель зарядного тока запоминающих конденсаторов 3 и открытый ключ 8 постоянного тока поступает на вторую обкладку первого конденсатора

1, и конденсатор 1 заряжается по цепи: положительный входной вывод 17, первая обмотка 5 дросселя 4, открытый ключевой элемент 8, конденсатор 1, открытый ключевой элемент 13, отрицательный входной вывод 18. Когда напряжение на конденсаторе

1 достигает величина задающего напряжения Огз, на выходе амплитудного компаратора 21 формируется сигнал Uzi логического нуля (фиг.2), который блокирует трехвходовой логический элемент ЗИ 26 и тем самым обеспечивает выключение ключевого элемента 8. Начиная с момента времени to, трехвходовые логические элементы 28, 27 и

29 блокированы сигналами Озз и Оза соответственно с выхода логического элемента

НЕ ЗЗ и выхода логического элемента HE 38.

При отключении цепи заряда конденсаторов 1 и 2 (в интервале времени, когда транзисторы 8-11 выключены) происходит

"сброс" энергии дросселя 4, входящего в состав ограничителя 3 зарядного тока, в конденсатор входного фильтра по цепи; "конец" второй обмотки 6 дросселя 4, входная клемма 17, входной фильтр, входная клемма

18, диод 7 и "начало" обмотки 6 дросселя 4.

В момент времени to происходит переключение разрядных ключей 14 и 15 переменного тока: первый ключ 14 выключается, а второй ключ 15 включается, подключая к выходным выводам 19 и 20 запоминающий

1658343 конденсатор 1. Одновременно уровень логического нуля сигнала Um с выхода умножителя 32 частоты поступает нэ трехвходовой логический элемент ЗИ 26, обеспечивает закрытое состояние этого элемента до момента времени И, при этом трехвходовые логические элементы ЗИ 27 и 29 блокируются выходным сигналом Озе, в трехвходовой логический элемент ЗИ 28 включается и открывает сигналом 02а ключ

10 постоянного тока. Начинается процесс заряда второго конденсатора 2, который происходит по цепи: положительный входной вывод 17, первая обмотка 5 дросселя 4, открытый ключевой элемент 10, конденсатор 2, открытый ключевой элемент 13, отрицательный входной вывод 18, Как только напряжение на втором sanoминающем конденсаторе 2 достигает уровня задающего напряжения Un, на выходе амплитудного компаратора 22 формируется уровень логического нуля Uzz (фиг.2) и, поступая через одноеибратор 36 на выход трехвходового логического элемента 28, блокирует его, после чего ключевой элемент

10 выключается, В момент времени tz процессы повторяются: открывается первый разрядный ключ 14 переменного тока и подключает к выходным выводам 19 и 20 второй запоминающий конденсатор 2, ключ 15 переменного тока выключается, ключ 8 постоянного тока включается и происходит заряд первого запоминающего конденсатора 1 до значения задающего напряжения Орз. Таким образом; происходит формирование нарастающей части полуеолны выходного напряжения U » до момента времени t>g. В момент времени t1g на выходе фазосдвигающего узла 25 формируется уровень логического нуля сигнала Uzs, который выключает второй 13 и включает первый 12 ключи постоянного тока, Кроме того, сигнал Uzg блокирует включение трехвходовых логических элементов 26 и 28, а следовательно, и ключевых элементов 8 и 10 до момента времени т4 (фиг,2).

Величина напряжения, до которого второй запоминающий конденсатор 2 зарядился в момент времени tm (фиг,2), выше задающего напряжения Огз е момент времени 115, поэтому с выхода логического элемента HE 31, подключенного к выходу компаратора 22, через одноеибратор 37 приходит сигнал Озт, "разрешающий" включение трехвходового логического элемента

ЗИ 29 и, следовательно, ключевого элемента

11. Происходит разряд второго запоминающего конденсатора 2 до величины задающего сигнала Огз по цепи: положительный входной вывод 17, первая обмотка 5 дроссе5

55 ля 4, открытый ключевой элемент 12, конденсатор 2, открытый ключевой элемент 11, отрицательный входной вывод 18. После разряда укаэанного конденсатора до требуемой величины ключевой элемент 11 выключается. К выходным выводам 19 и 20 в это время (c момента времени от tts до11в) через разрядный ключ 15 подключен первый sanoминэющий конденсатор 1.

В момент времени t>a разрядный ключ

15 переменного тока выключается, а разрядный ключ 14 включается, подсоединяя тем самым к выходным выводам 19 и 20 конденсатор 2, трехвходовой логический элемент ЗИ 29 при этом блокируется выходным напряжением Озз логического элемента НЕ ЗЗ до момента тп. Одновременно с этим включается ключ постоянного тока 9 и начинается разряд первого запоминающего конденсатора 1 до величины задающего напряжения Uzg по цепи: положительный входной вывод 17, ограничитель 3 зарядного тока, открытый ключ 12 постоянного тока, конденсатор 1, открытый ключ 9 постоянного тока, отрицательный входной вывод 18.

После разряда укаэанного конденсатора до требуемой величины ключевой элемент 9 выключается, и далее процессы повторяются до момента времени 14, На выходных выводах 19 и 20 в это время формируется спадающая часть первой полуеолны многоступенчатого выходного напряжения О ы.

В момент времени т4е ключевой элемент 12 закрывается, ключевой элемент 13 открывается, управляющие входы ключевых элементов 9 и 11 блокируются, а ключевые элементы 8 и 10 поочередно участвуют в заряде соответственно запоминающих конденсаторое 1 и 2 (до значений, соответствующих задающему напряжению 023), которые с помощью разрядных ключей 14 и

15 формируют на нагрузке спадающую часть отрицательной полуеолны и нарастающую часть положительной полуеолны выходного многоступенчатого напряжения

0вых

Таким образом, предлагаемый преобразователь, работающий на нагрузку с любым коэффициентом мощности, по сравнению с известным имеет большую надежность при формировании напряжения с N > 10 зэ счет резкого сокращения количества ключевых элементов и запоминающих конденсаторов, Формула изобретения

Преобразователь постоянного напряжения е переменное и тупенчатой формы, содержащий два запоминающих конденсатора, ограничитель зарядного тока конденсаторов, включающий в себя деухобмоточный дроссель, начало первой обмотки и конец второй

1658343

10 обмотки которого подключены к положительному входному выводу, а началб второй обмотки через диод соединено с отрицательным входным выводом, три стойки ключей постоянного тока, двэ ключа переменного тока и блок управления, связанный выходами с управляющими электродами укаэанных ключей, отличающийся тем, что; с целью повышения надежности, первые входные силовые выводы стоек силовых ключей постоянного тока подключены к концу первой обмотки дросселя, вторые входные силовые выводы стоек ключей подключены к отрицательному входному выводу, а выходные выводы первых двух стоек — соответственно к первым обкладкам запоминающих конденсаторов и первым силовым электродам ключей переменного тока, вторые силовые электроды которых обьединены и подключены к первому выходному выводу, выходной вывод третьей стойки ключей постоянного тока соединен с объединенными обкладками запоминающих конденсаторов и вторым выходным выводом, а блок управления содержит два амплитудных компаратора, первые объединенные входы которых связаны с выходом задающего генератора, а вторые входы — с различными запоминающими конденсаторами, формирователь прямоугольного напряжения, подключенный входом к выходу задающего генератора, фазосдвигающий узел, входом подключенный к выходу формирователя прямоугольного напряжения, а выходом — к управляющему входу нижнего ключа постоянного тока третьей стойки непосредственно и через первый логический элемент НЕ к управляющему входу верхнего ключа постоянного тока третьей стойки. четыре трехвходовых логических элемента ЗИ, выходы которых подключены соответствен5 но к управляющим входам верхнего и нижнего ключей постоянного тока первой и второй стоек, второй и третий логические элементы НЕ, входы которых подключены соответственно к выходам первого и второ10 го амплитудных компенсаторов, умножитель частоты, соединенный входом с выходам формирователя прямоугольного напряжения, а выходом — с управляющим входом первого ключа переменного тока и

15 через четвертый логический элемент НŠ— с управляющим входом второго ключа переменного тока, четыре одновибратора, входы первого и третьего из которых подключены к выходам амплитудных компараторов не20 посредственно, э входы второго и четвертого одновибраторов — через второй и третий логические элементы НЕ, при этом первый трехвходовый логический элемент ЗИ входами подключен к выходам умножителя ча25 стоты, первого одновибратора и фазосдвигающего узла, второй трехвходовый логический элемент ЗИ вЂ” к выходам умножителя частоты, второго одновибратора и первого логического элемента НЕ, тре30 тий трехвходовый логический элемент ЗИ— к выходам четвертого логического элемента

НЕ, третьего одновибратора и фазосдвигающего узла, а четвертый трехвходовый логический элемент ЗИ вЂ” к выходам четвертого

35 логического элемента НЕ, четвертого одноеибратора и первого логического элемента

НЕ.

1658343

1658343

Составитель Г. Мыцык

Техред М,Моргентал Корректор А. Осауленко

Редактор В. Данко

Производственно-издательский комбинат "Патент", г. Ужгород, ул.Гагарина, 101

Заказ 1720 Тираж 396 Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35, Раушская наб., 4/5