Устройство для передачи и приема дискретной информации по параллельным каналам связи переменной длины
Иллюстрации
Показать всеРеферат
Изобретение относится к технике связи и может найти применение в системах передачи дискретной информации при работе с источником быстростареющих сообщений по параллельным каналам переменной длины . Целью изобретения является увеличение скорости передачи. Устройство содержит на передающей стороне распре делитель 1, датчик 2 циклических номеров , блоки 3 управления, датчики 4 маркирующей комбинации и коммутатор 5, а на приемной стороне дешифраторы 6, приемники 7 циклических номеров, блоки 8 и 11 выбора, определитель 9 порядка чтения , блок 10 сравнения, счетчик 12 адресов чтения и блок 13 памяти. Задержка информации адаптируется к качеству передачи по параллельным каналам и всегда стремится к задержке самого короткого из каналов связи, что увеличивает скорость передачи дискретной информации. 1 ил. fe ON СЛ 00 Jb О VI
СОЮЗ СОВЕТСКИХ
СОЦИАЛИСТИЧЕСКИХ
РЕСПУБЛИК (я)5 Н 04 J 3/16
ГОСУДАРСТВЕННЫЙ КОМИТЕТ
ПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМ
ПРИ ГКНТ СССР
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ
Ql
О 1 (21) 4724943/09 (22) 26,07,89 (46) 23.06.91. Бюл. М 23 (72) Н.Ф. Андрияш, B.Á, Новиков, Э.С. Ушаков и Г.Б. Третяк (53) 621.395.664(088.8) (56) Авторское свидетельство СССР
М 794753, кл. Н 04 JЗ/16,,1978. (54) УСТРОЙСТВО ДЛЯ ПЕРЕДАЧИ И ПРИЕМА ДИСКРЕТНОЙ ИНФОРМАЦИИ ПО
ПАРАЛЛЕЛЬНЫМ КАНАЛАМ СВЯЗИ ПЕРЕМЕННОЙ ДЛИНЫ (57) Изобретение относится к технике связи и может найти применение в системах передачи дискретной информации при работе с источником быстростареющих сообщений
„„5UÄÄ 1658407 А1 по параллельным каналам переменной длины. Целью изобретения является увеличение скорости передачи. Устройство содержит на передающей стороне распределитель 1, датчик 2 циклических номеров, блоки 3 управления, датчики 4 маркирующей комбинации и коммутатор 5, а на приемной стороне дешифраторы 6, приемники 7 циклических номеров, блоки 8 и 11 выбора, определитель 9 порядка чтения, блок 10 сравнения, счетчик 12 адресов чтения и блок 13 памяти. Задержка информации адаптируется к качеству передачи по параллельным каналам и всегда стремится к задержке самого короткого из каналов связи, что увеличивает скорость передачи дискретной информации. 1 ил.
1658407
Изобретение относится к области связи и может найти применение в системах передачи дискретной информации при работе с источниками быстростареющих сообщений по параллельным каналам переменной длины.
Целью изобретения является увеличение скорости передачи.
На чертеже изображена структурноэлектрическая схема устройства.
Устройство содержит на передающей стороне распределитель 1, датчик 2 циклических номеров и в каждом канале — блок 3 управления и датчик 4 маркирующей комбинации, а также коммутатор 5, на приемной стороне в каждом канале — дешифратор 6 и приемники 7 циклических номеров, а также первый блок 8 выбора, определитель 9 порядка чтения, блок - 10 сравнения, второй блок 11 выбора, счетчик 12 адресов чтения и блок 13 памяти.
Устройство для передачи и приема дискретной информации по параллельным каналам связи переменной длины работает следующим образом.
На передаче распределитель 1 формирует с помощью тактов Т1 циклы передачи информации, при этом в каждом цикле в течение времени ti — t2 отводится место для передачи служебной информации, а именно текущего циклического номера передаваемого блока, сформированного датчиком 2 циклических номеров и меняющегося по каждому сигналу начала цикла, сформированному распределителем 1. При этом в течение времени tl t2 через коммутатор 5 по всем каналам одновременно выдается служебная информация, а в остальное время— информация от источника информации (Инф1...Инфо).
В режиме фазирования, раздельного для каждого канала, по сигналам на управляющих входах (от У301...YÇON) осуществляется процедура передачи фазирующих комбинаций "Запрос" и "Фаза". При этом по сигналу "Запрос" передаются сформированные датчиком маркирующей комбинации 4 ...4 отрезок прямой рекуррентной последовательности, а по сигналу "Фаза"— отрезок инверсной рекурренты.
Датчик маркирующей комбинации
4 „,4 синхронизируется сигналом начала цикла, формируемым распределителем 1.
Блок Э .„3 управления осуществляет пере 1 ключение режима передачи рекурренты,а также осуществляет в каждом канале управление, работой коммутатора 5, обеспечивая при этом передачу в соответствующий канал либо информационной последовательности, либо маркирующей комбинации.
Выход иэ режима фаэироеания осуществляется по сигналу "Конец фазы", поступающемуна управляющие входы (из У301...YÇON).
Таким образом, устройство на передаче обеспечивает синхронную работу по всем каналам одновременно, цикловое фазирование в каждом канале, при этом в каждом блоке информации передается текущий циклический номер. Разрядность этого номера и выбирается из условия максимально возможной разности времени распространения в канале связи
10
Запись и чтение информации происходит следующим образом.
15 где т „с — максимальное время распространения, с:
T Hg — минимальное время распространения, с;
Б — скорость передачи, бит/с;
20 Š— длина блока информации, бит, На приеме информация иэ каждого канала (Инфо...Инфо) поступает на вход дешифратора б ...б соответствующего канала, который осуществляет помехо25 устойчивый прием маркирующих комбинаций "Фаза" либо "Запрос" и формирует сигнал начала цикла, который выдается на приемник циклических номеров 7 ...7 .
Распределитель, входящий в состав
30 приемника циклических номеров 7 „7, в соответствующих канальных тактах Т1... TN формирует циклы работы, выделяя при этом в течение времени tt-tz служебную область и осуществляя запись в регистр и-разрядно35 го циклического номера, а в течение времени tz — тз — запись m-разрядного информационного содержания блока.
Циклические номера и информация всех каналов поступают на вход первого
40 блока 8 выбора, который по сигналам "Верно", поступающим на управляющие входы (из У301...YÇON), обеспечивает подключение информации соответствующего канала к блоку 13 памяти, определителю 9 порядка
45 чтения и блоку 10 сравнения, обеспечивающих совместно с вторым блоком выбора 11 и счетчиком 12 адресов чтения запись информации, поступающей из разных каналов в хаотическом порядке (обусловленном раз50 ностью между временем распространения каналов скачкообразным, либо плавным изменением длины каналов, уходом частоты в канале вследствие эффекта До плера и другими причинами), и выдачу ее получателю
55 сообщения в строгом порядке следования циклических номеров.
1658407
Принятый из любого канала циклический и-разрядный номер А сравнивается с положением и-разрядного счетчика 12 адресов считывания (номером В ) и случае А В блок 10 сравнения выдает управляющий сигнал, по которому второй блок 11 выбора устанавливает режим записи.
Предполагается, что в начальный момент включения устройства число В устанавливается равным первому принятому числу А, В режиме записи по адресу, выраженному числом А, осуществляется запись информации в блок 13 памяти и по этому же адресу в запоминающее устройство принятых номеров, расположенном в определителе 9 порядка чтения, заносится признак принятого блока — логическая единица. Установка режима записи синхронизируется тактами
ТИ1. Затем тактами ТИ2 устанавливается режим опроса адреса чтения В, выдаваемого счетчиком адресов 12 чтения. Если В=А, то по адресу В с выхода определителя 9 порядка чтения считывается "единица", которая в такте ТИЗ переключает второй блок
11 выбора в положение чтения, после чего осуществляется считывание информации иэ блока 13 памяти, в запоминающее устройство принятых номеров. расположенное в определителе 9 порядка чтения, записывается логический ноль по адресу чтения — признак считанной информации, а счетчик 12 адресов чтения увеличивает свое значение на единицу в такте ТИ4, полагая В = А + 1 и устанавливая значение ожидаемого номера иэ каналов связи. Если следующий номер из любого канала связи равен ожидаемому, то происходит запись и чтение блока информации. а счетчик 12 адресов чтения, увеличивая на единицу свое значение, устанавливается в положение следующего ожидаемого номера и т,д. Если блок приходит с номером меньше ожидаемого А <В. то это означает, что этот блок "опоздал", т.е. и„-ишел иэ более длинного канала, а ранее этот блок иэ более короткого канала уже плучен, Такой блок не записывается в запоминающее устройство.
Если блок приходит с номером больше ожидаемого А > В, то этот блок вписывается в запоминающее устройство, а вывод его не осуществляется. После прихода ожидаемого блока А-В осуществляется вывод потребителю всех ранее записанных блоков со скоростью, определяемой быстродействием вывода информации получателю информации, Как правило, вывод осуществляется на значительно более высокой скорости, чем ввод информации иэ каналов связи, определяемый ограниченной пропускной способностью каналов связи.
В общем случае. в условиях помех в каналах связи, в режимах плавного, либо скачкообразного изменения длины каналов задержка информации в устройстве адаптируется к качеству передачи по параллельным каналам и всегда стремится к задержке самого короткого из каналов связи.
Формула изобретения
Устройство для передачи и приема дискретной информации по параллельным каналам связи переменной длины, содержащее на передающей стороне распределитель и коммутатор, и в каждом канале — последовательно соединенные блок управления и датчик маркирующей комбинации, выходы которых соединены с канальными входами коммутатора, синхронизирующий вход датчика маркирующей комбинации каждого канала соединен с синхронизирующим выходом распределителя, информационный вход и выходы коммутатора являются информационным входом и выходами передающей стороны, управляющими входами которой являются входы блоков управления каждого канала, а на приемной стороне — блок памяти, первый и второй блоки выбора, счетчик адресов чтения и в каждом канале — дешифратор, причем выход счетчика адресов чтения подключен к входу чтения блока памяти, выход которого является выходом приемной стороны, информационными входами которой я ел я ются входы деш ифрато ров каждого канала, отличающееся тем,что,сцелью увеличения скорости передачи, на передающей стороне введен датчик циклических номеров, синхронизирующий и управляющий входы которого соединены соответственно с синхронизирующим и управляющим выходами распределителя, управляющий выход которого, а также выход датчика циклических номеров подключены соответственно к управляющему и дополнительному входам коммутатора, а на приемной стороне введены определитель порядка чтения, блок сравнения и в каждом канале — приемник циклического номера, информационный, установочный входы и выходы которого соединены соответственно с входом, выходом дешифратора и канальными входами первого блока выбора, информационный выход которого подключен к информационному входу блока памяти, а служебный выход — к входу записи блока памяти, информационному входу определителя порядка чтения и первому входу блока сравнения, второй вход которого соединен с выходами счетчика адресов чтения и входом чтения определителя порядка чтения, управляющий вход и выход которого соединены соответствен 1658407
Составитель О,Андрушко
Редактор В. Бугренкова Техред М. Моргентал Корректор О,Кравцова
Заказ 1723 Тираж 399 Подписное
ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР
113035, Москва, Ж-35, Раушская наб., 4/5
Производственно-издательский комбинат "Патент", r. Ужгород, ул.Гагарина, 101 но с первым управляющим выходом и входом разрешения чтения второго блока выбора, вход разрешения записи и второй управляющий выход которого соединены соответственно с выходом блока сравнения и переключающим входом блока памяти, который также соединен с входом счетчика адресов чтения, а управляющие входы первого блока выбора являются управляющими вхо5 дами приемной стороны.