Генератор тестов
Иллюстрации
Показать всеРеферат
Изобретение относится к вычислительной технике и может быть использовано при тестировании цифровой аппаратуры. Цель изобретения - упрощение генератора. Генератор содержит блок памяти тестов, счетчик адреса, два элемента И, элемент НЕ, регистр и коммутатор. Генератор обеспечивает простоту формирования тестов для контролируемых объектов с двунаправленными выводами. 2 ил.
СОЮЗ СОВЕТСНИХ
СОЦИАЛИСТИЧЕСНИ Х
РЕСПУБЛИН.Р1) G 06 F 11/26 с
Д1 ".. " 1 з 1; д
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
М А ВТОРСКОМУ СВИДЕТЕЛЬСТВУ
ГОСУДАРСТВЕННЫЙ НОМИТЕТ
ПО ИЗОБРЕТЕНИЯМ И ОТНРЫТИЯМ
ПРИ ГКНТ СССР (21) 4684340/24 (22) 27.04.89 (46) 07.07.91. Бюп. Н - 25 (71) Научно-исследовательский и конструкторско-технологический институт средств контроля электронной аппаратуры и изделий электронной техники
"Контрольприбор" (72) Л.Л.Лебедь и И.И.Особов (53) 681.3(088.8) (56) Авторское свидетельство СССР
У 836389, кл. G 06 F 11/26, 1979.
Авторское свидетельство СССР
Ф 1405060, кл . G 06 F 11/26, 1986.
Изобретение относится к вычислительной технике и может быть использовано при тестировании цифровой аппаратуры.
Цель изобретения — упрощение генератора.
На фиг. 1 показана структурная схема .генератора тестов; на фиг. 2 структурная схема коммутатора.
Генератор содержит блок 1 памяти. тестов, счетчик 2 адреса, два элемента И 3 и 4, элемент HF. 5, регистр 6, коммутатор 7, выходные нины 8, вход
9 синхронизации, вход 10 сброса счетчика 2 . Коммутатор (фиг . 2) содержит и триггеров 11.1-11.п и и шинных формирователей 12.1-12.п.
Генератор работает следующим образом.
Контролируемый блок имеет и выводов, каждый из которых может быть входным и выходным. Управление выводами осуществляется с помощью вектора
„„SU„„1661770 A 1
2 (54) ГЕНЕРАТОР ТЕСТОВ (57) Изобретение относится к вычислительной технике и может быть исполь-. зовано при тестировании цифровой ап— паратуры. Цель изобретения — упроще— ние генератора. Генератор содержит блок памяти тестов, счетчик адреса, два элемента И, элемент НЕ, регистр и коммутатор. Генератор обеспечивает простоту формирования тестов дпя контролируемых объектов с двунаправленными выводами. 2 ил . коммутации, записанного наряду с тестовыми словами в блок 1 памяти тестов. Последовательность слов, считываемых из блока 1 памяти тестов, всегда начинается с вектора коммутации, который устанавливает входы и выходы коммутатора !, затем считываются тестовые слова. При необходимости изменения назначения выводов коммутатоI ра 7 из блока 1 памяти тестов считывается новый вектор коммутации, а saтем тестовые слова. В исходное нулевое состояние счетчик 2 адреса устанавливается сигналом, поступающим на вход 10 сброса. Считывание иэ блока 1 памяти тестов производится в соответствии с изменением состояния счетчика 2 адреса, переключение которого происходит по заднему фронту сигнала, поступающего по входу 9 синхронизации.
При установке в исходное состояние счетчика ? адреса на группе выхо1661 7. 70 дОв блока 1 памяти формируется код вектора коммутации (содержимое ячей кн с нулевым адресом). При этом на выходе блока 1 памяти формируется ло5 гнческая единица, что препятствует проходу сигналов через элемент И 3.
По переднему фронту первого синхросигнала" с входа 9 открывается элеь1ент И 4. По сигналу с выхода элемен- 10 та И 4 код вектора коммутации записывается в коммутатор 7. По заднему фронту этого же синхросигнала на выхо е блока 1 памяти формируется код пер ого слова теста. По переднему фронту второго синхросигнала с входа 9 сигнал с выхода элемента И 3 (при логическом нуле на выходе блока 1 памяти) поступает на синхровход регистра 6, После чего код слова теста с выхода . 2p регистра 6 через коммутатор 7 поступает на входы контролируемого блока.
Ответные реакции контролируемого блока через коммутатор 7 поступают на выходные шины 8. 25
Коммутатор 7 работает следующим образом.
При поступлении сигнала с элемента
И 4 на синхравход триггеров 11.1-11.п последние устанавливаются в состоя- 3р ние, соответствующее вектору коммутации. Состояния триггеров определяют направления передачи данных через соответствующие шинные формирователи
12.1-12.п. Например, шинный формирователь 12.1 может пропускать инфор-! мацию от регистра 6 на контролируемый блок или от контролируемого блока на шины 8.
Формула из о брет ения
Генератор тестов, содержащий блок памяти тестов, счетчик адреса, два элемента И, элемент HE регистр и коммутатор, причем вход синхронизации генератора тестов соединен с первыми входами первого и второго элементов И и счетным входом счетчика адреса, группа разрядных выходов которого соединена с группой адресных входов блока памяти тестов, группа вьмодов которого соединена с группой информационных входов регистра и с первой группой информационных входов коммутатора, вторая группа информационньм входов которого соединена с группой выходов регистра, второй вход первого элемента И соединен с выходом элемента НЕ, группа выходов коммута-: тора является группой выходов генератора, отличающийся тем, что, с целью упрощения генератора тестов, вьмод разряда признака вектора коммутации блока памяти тестов . соединен с входом элемента НЕ и с вторьм входом второго элемента И, выход которого соединен с входом управления коммутатора, управляющий вход регистра соединен с выходом первого элемен- та И.
1661770
Фиг. 2 °
Составитель В.1циянов
Техред А,Кравчук
Редактор, А.Мотыль
Корректор Н.Ревская
Заказ 2125 Тираж 413 Подписное
ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР
113035, Москва, Ж-35, Раушская наб., д. 4/5
Производственно-издательский комбинат "Патент", r. Ужгород, ул. Гагарина, 101